You are on page 1of 2

Autor: Fermi Vzquez Villanueva.

Disear el circuito que implemente el sistema secuencial mostrado en el diagrama de estados, donde la entrada es x y las salidas a y b .
0/00 1/01 0/01

EDO0 1/00 EDO3

EDO1 1/10 EDO2

0/11

1/11

0/10

Tabla de cambio de estados. Estado presente EDO0 EDO1 EDO2 EDO3 Entrada Estado Salidas Siguiente a b b1 b0 0 0 0 0 0 0 0 0 0 1 0 1 0 1 0 1 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 1

b1 b0 0 0 0 0 0 1 0 1 1 0 1 0 1 1 1 1

0 1 0 1 0 1 0 1

Mapas de Karnaugh de la entrada de los FLIP-FLOP tipo D. b1 b0 01 11 10 Db0 00


x 0 1
0 1

0 1

2 3

1 0

6 7

1 0

4 5

0 1

Db0 b0 x b0 x b0 x
b1 b0 11

Db1 0 1

00
0 1

01 0 0
2 3

10 1 0
4 5

0 1

6 7

1 1

Db1 b1 x b1 b0 b1b0 x
Mapas de Karnaugh de las salidas b1 b0 a 00 01 11 0 2 6 x 0 0 0 1 3 7 1 1 0 1 0

10
4 5

1 1

a b1 x b1 b0 b1b0 x
b1 b0

b 0 1

00
0 1

01 0 1
2 3

11 1 0
6 7

10 1 0
4 5

0 1

b b0 x b0 x b0 x
Diagrama de implementacin del sistema secuencial.

b( H )

a( H )

x( H ) b0 ( H )

Db0 ( H )

SET

b0 ( H )
b0 ( L)

b0 ( H ) b1 ( L) x( H )
b0 ( L) b1 ( H )
b1 ( H )

CLR

Db1 ( L)

SET

b1 ( H )
b1 ( L)

CLR

x( H )

CK ( H )

You might also like