You are on page 1of 5

LAB. 4 : Contadores Profesor: Ing.

Oscar Casimiro Pariasca

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS FACULTAD DE INGENIERIA ELECTRONICA LABORATORIO DE CIRCUITOS DIGITALES II

I. OBJETIVO: - Disear circuitos secuenciales autnomos (contadores) utilizando CIs estndar. II. MATERIALES y EQUIPO : - Protoboard, cables de conexin, Opcional: mdulos EB-205, TM-01 - CI TTL : - 2 CI 74LS90 (contador de dcadas, de 0 a 9) - 1 CI 74LS93 (contador de rizo, 4 bits) - 1 CI 74LS161 (contador binario con carga en paralelo) - 2 CI 74LS47 (decod BCD a 7 segmentos) - 1 CI 74LS193 (contador ascendente-descendente) - 1 CI 74LS154 (decodificador) - 2 CI 74LS76 (flip-flop JK) - 1 CI 74LS08 - 1 CI 74LS160 (contador sncrono 4 bits) - 1 CI 74LS163 (contador sncrono 4 bits) - 1 CI 74LS151 (multiplexor) - 2 display de 7 segmentos - Leds (varios) - Resistencias : - 14 x 120 OHM, Watt; - 2 x 47 ohm - Fuente C.C. +5 voltios; VOM; ORC; Generador de Pulsos. III. CUESTIONARIO PREVIO: 1. Describir el modo de operacin del CI 74LS90, CI 74LS93 , CI 74LS160, CI 74LS161 y del CI 74LS193. 2. Disear un contador de mdulo 6 con el CI 74LS90. Determinar la relacin que hay entre las frecuencias de las seales en las salidas de los flip-flop con la frecuencia de la seal de reloj. 3. Explique el funcionamiento del CI 74LS93. Mediante el uso de las dos entradas de reloj (CLKA y CLKB) y las dos entradas R0(1) y R0(2) se puede truncar la secuencia en cualquier valor entre 0 y 16. Para cada una de las configuraciones mostradas indique la secuencia de conteo.

4. 5.

(NOTA: Solo es necesario conectar CLKA a la seal de reloj externa, ya que CLKB viene controlada por Q0 en todos los casos). Para el CI 74LS193, cmo se determina la seal de conteo? Cul es la finalidad de las salidas /BORROW y /CARRY ? .Qu ocurre cuando la carga y las entradas de RESET se activan simultneamente?. Cul de las dos entradas tiene mayor prioridad?. Explique el modo de carga paralelo en el contador 74LS193 El circuito mostrado es un contador-divisor sncrono de 3 bits, que puede ser implementado utilizando los CI 74LS76 y 74LS00: Explique el funcionamiento del contador y cmo se trunca la secuencia de conteo? Qu papel hace la puerta NAND? Introducir una seal de reloj y compare las salidas Q0, Q1 y Q2 respecto a esta seal de reloj. Grafique estas seales en un cronograma de tiempos.

6.

ANALIZAR LOS CIRCUITOS DE LA PARTE EXPERIMENTAL Y VERIFICAR CON UN SIMULADOR DIGITAL (PROTEUS) EL FUNCIONAMIENTO DE ESTOS CIRCUITOS. ANEXAR SUS ARCHIVOS DE SIMULACIN

IV. PARTE EXPERIMENTAL: 1. Uso del CI 74LS90 a) Realizar el diseo de un contador de 0 a 9 teniendo en cuenta slo las conexiones de la parte superior del esquema adjunto. Comprobar su correcto funcionamiento. Ing. Oscar Casimiro Pariasca Sem. 2013-II

Opcional:

b) Duplicar el circuito anterior y comprobar nuevamente su funcionamiento. c) Enlazar convenientemente ambos montajes, segn el esquema indicado, para construir un contador de 0 a 99. d) Realizar las modificaciones necesarias para que el circuito anterior cuente de 0 a 59.

2. Uso del CI 74LS93 (Contador de 3 bits y 4 bits) (Fig. 3) - Conecte el CI 74lS93 para que trabaje como contador de 3 bits usando la entrada B y los FF Qb, Qc y Qd. Verificar el funcionamiento conectando leds a las salidas. - Ahora conecte el CI 74LS93 como un contador de 4 bits usando la entrada A y conectando la salida Qa al terminal de entrada B. Las entradas R1 y R2 deben estar a tierra, Los terminales 5 y 10 se conectan a la fuente de 5 V c.c. Los pulsos se aplican a la entrada 14 (A). La salida Qa corresponde al bit menos significativo. Verificar el funcionamiento del contador conectando leds a las salidas.

Fig. 3 Contador binario.

Fig. 4

Conectar el CI 74LS93 como se muestra en la figura 4 . La cuenta llega al 15 binario y luego regresa a 0. Aplicando una seal de reloj de 1 KHZ, observar las salidas con el osciloscopio. Dibujar las formas de onda, considerando al menos 16 ciclos de reloj. Observe que la frecuencia de reloj en la salida del primer FF es la mitad que la frecuencia de entrada del reloj. Cada FF subsiguiente reduce a la mitad la frecuencia que recibe. El contador de 4 bits divide la frecuencia de entrada entre 16 en la salida Qd

Ing. Oscar Casimiro Pariasca Sem. 2013-II

Contador BCD Conectar el CI 74LS93 como contador BCD tal como se observa en la figura 5. La representacin BCD emplea los nmeros binarios del 0000 al 1001 para codificar los nmeros decimales del 0 al 9. Observar las formas de onda en las salidas con el osciloscopio, dibujar las formas de onda, considerando al menos 10 ciclos de reloj. Otros contadores: Fig. 5 El CI 74LS93 puede conectarse de modo que cuente desde 0 hasta diversos conteos finales. Esto se hace conectando una o dos salidas a las entradas de CLEAR es decir a R1 y R2. Por ejemplo, si se conecta R1 a Qa en vez de Qd, el conteo ser de 0000 a 1000. Verificar experimentalmente. Verificar, asimismo, el conteo desde 0000 hasta: a) 1101 b) 0111 c) 1011

Conecte cada circuito y verifique la sucesin de conteo aplicando pulsos con el pulsador y observando el conteo de salida en los leds. Formas de onda en compuerta NAND Conectar el circuito de la figura 6 y verificar las formas de onda a la salida de la compuerta NAND Fig. 6

Contador

3. Uso del CI 74LS76 Contador de rizo Construya un contador de rizo de 4 bits usando el CI74LS76. Conecte a 1 lgico todas las entradas asincrnicas de preset y clear. Conecte la entrada de pulso de conteo a un pulsador y verifique que el contador funcione correctamente. Modifique el contador de modo que cuente hacia abajo. Compruebe que cada pulso de entrada disminuye en 1 el contador. Contador sincrnico Construya un contador sincrnico de 4 bits y verifique su funcionamiento. Use 2 CI74LS76 y un CI 74LS08.

Contador decimal

Fig. 7 - CI 74LS76

Disee un contador BCD sincrnico que cuente de 0000 a 1001. Use dos CI 74LS76 y un CI 74LS08. Verifique que la sucesin de conteo sea la correcta. Determine si el contador se reinicia automticamente. Esto se hace iniciando el circuito con cada uno de los seis estados no utilizados mediante las entradas de set y reset. Si el contador se reinicia automticamente, la aplicacin de pulsos deber transferir el contador a uno de los estados validos.

Ing. Oscar Casimiro Pariasca Sem. 2013-II

4. Uso del CI 74LS161 Contador binario con carga paralela El CI 74LS161 es un contador binario sincrnico de 4 bits con carga paralela y despeje asincrnico. Verificar el funcionamiento del CI 74LS161 de acuerdo a la tabla de funcin. (Fig. 8) Muestre como puede hacerse que el CI 74161, junto con una compuerta NAND de dos entradas opere como contador BCD sincrnico que cuente de 0000 a 1001. No utilizar la entrada de reset. Utilice la compuerta NAND para detectar la cuenta 1001, lo que har que se carguen ceros en el contador. Fig. 8 - 74LS161

5. Uso del CI 74LS193 - Verificar el funcionamiento del CI 74LS193 (Opcional: utilizar el mdulo EB-205). a) Comprobar la cuenta ascendente y descendente. b) Verificar la carga paralelo del contador. c) Modificar para que la cuenta sea de 0 a 8 d) Cargar en paralelo el nmero 6, inmediatamente despus de identificar el nmero 4. Proseguir la cuenta de 6 a 7. Resetear el contador en el octavo pulso, sin generar /CARRY. e) Verificar la utilidad de los decodificadores y del display. 6. Disear un circuito conversor paralelo/serie de 8 bits con un contador 74LS93 y un multiplexor 74LS151. Explique su funcionamiento. Indique algunas aplicaciones utilizadas para la transmisin de datos. Comprobar su funcionamiento convirtiendo el dato 10110101. Dibuje la forma de onda de salida e identifique los bits de entrada en la salida. Qu bit se transmite primero, el ms significativo o el menos significativo? OPCIONAL: 7. Disear un sistema que para cada nueve pulsos de entrada de reloj exista en la salida un pulso. Solucin: Para esto el contador debe pasar por nueve estados, la salida se obtiene haciendo una AND con el reloj con un circuito que detecte los nueve estados. a) Usando un contador sincrnico con limpieza sincrnica 74163
VCC

b) Usando un contador con limpieza asincrnica (esttica) 74160


U3A VCC 7400N U1 3 4 5 6 A B C D QA QB QC QD 14 13 12 11

5V 3 4 5 6 A B C D

U1 QA QB QC QD 14 13 12 11 U3A 7408N

5V

U2A 7408N U2B 7408N U2C 7408N

U2A 7404N

7 ENP RCO 15 10 ENT 9 ~LOAD 1 ~CLR 2 CLK 74163N V1 100 Hz 5 V

7 ENP RCO 15 10 ENT 9 ~LOAD 1 ~CLR 2 CLK 74160N V1 100 Hz 5 V 74160 usa CLR asinc.

Ing. Oscar Casimiro Pariasca Sem. 2013-II

V. CUESTIONARIO FINAL:
1. 2. 3. 4. 5. 6. 7. 8. 9. Analice y explique el funcionamiento de los circuitos de la parte experimental. Los contadores tienen su cuenta mxima definida por el nmero de FF que tienen. Qu sucede cuando se desea llegar a una cuenta menor a sta?. Cmo se implementaran los circuitos?. Muestre ejemplos especficos de contadores de mdulo-n. Qu operacin se efecta en el contador ascendente-descendente de la prctica cuando ambas entradas, arriba y abajo, estn habilitadas?. Qu modificacin podra hacerse de modo que cuando ambas entradas sean 1, el contador no cambie de estado, sino que permanezca en la misma cuenta? Disear un contador binario sincrnico de 4 bits con flip flops tipo D Disear con flip flops tipo T un contador que pase por la siguiente sucesin binaria repetida: 0-1-3-7-6-4-... Demuestre que si los estados binarios 010 y 101 se consideran condiciones de indiferencia, el contador podra no funcionar correctamente. Encuentre una forma de corregir el diseo. Disear un sistema usando el registro de desplazamiento 74164 para producir una salida 1 cuando las ltimas seis entradas han sido 1 y de lo contrario ser cero. Disea un sistema, usando un contador 74161 que produzca un 1 en la salida cuando la entrada ha sido 1 al menos 12 pulsos consecutivos. ANEXAR SUS ARCHIVOS DE SIMULACION CON EL PROTEUS otro simulador. Conclusiones

Conclusiones.

Ing. Oscar Casimiro Pariasca Sem. 2013-II

You might also like