You are on page 1of 3

Anlise de Circuitos Combinatrios

Como tnhamos visto atrs, a tabela de verdade usada para podermos facilmente representar o funcionamento de um circuito combinatrio.
Notas:

Com essa tabela obtemos a resposta de um circuito para cada combinao presente nas entradas. Para analisar e conseguir definir o comportamento dos circuitos combinatrios ter que se proceder simulao de todas as combinaes possveis nas suas entradas, para se poder ento determinar o resultado lgico que aparecer nas sadas. Ao colocar cada combinao binria nas entradas do circuito, procedese verdadeira anlise, determinando os nveis lgicos presentes nas entradas das portas e atribuindo os resultados fornecidos por elas. As sadas lgicas das portas podero, ento, ser teis para a determinao do valor das entradas de outras portas, at chegar ao resultado lgico das sadas do circuito. Iremos de seguida dar um exemplo prtico analisando o circuito interno de uma porta or-exclusivo e determinando a tabela de verdade que traduz o seu funcionamento.
A B

Fig.14 Circuito equivalente a uma porta XOR.

A 0 0 1 1

B 0 1 0 1

Em primeiro lugar constri-se uma tabela de verdade de acordo com o nmero de entradas e sadas do circuito. Como o circuito tem duas entradas, A e B, a tabela ter 22 combinaes diferentes. Preenche-se ento a tabela com todas as combinaes possveis nas entradas.

Tabela de verdade inicial.

A 0

B 0

Coloca-se a primeira combinao da tabela de verdade, nas entradas do circuito, e verificam-se os estados lgicos presentes nas entradas de todas as portas.
0 P2 1 1 0 0 P3 1 0 0 P4

Notas:

0 P1 1

0 0 0 P5

Determinam-se ento as sadas das portas e, por sua vez, as entradas de outras portas que se sigam, e a por diante.
S

Fig.15 Valores lgicos para a 1 combinao na entrada.

Seguindo o exemplo proposto, a primeira combinao (0, 0) ir proporcionar em ambas as entradas das portas P1 e P2 um nvel lgico 0.

Essas portas iro produzir nas suas sadas dois nveis lgicos 1 que sero levados at s entradas das portas P3 e P4. As entradas do circuito A e B esto tambm ligadas s portas P3 e P4. Sabendo o valor das entradas de ambas as portas P3 e P4, poderemos ento saber os nveis lgicos nas suas sadas e nas entradas de P5. As portas P3 e P4 iro ambas produzir nveis lgicos 0 nas suas sadas, e estes sero transportados at s entradas da porta P5. Esta, por sua vez, produz um nvel lgico 0 na sua sada que traduz o resultado de todo o circuito para esta combinao.

Prossegue-se para a segunda combinao (0, 1) e analisa-se o circuito. Esta combinao ir proporcionar na entrada de P1 um 0 lgico e na entrada de P2 um nvel lgico 1.
1 P2 0 0 0 0 P3 1 1 1 P4

A 0

B 1

0 P1 1

0 1 1 P5

Na sada de P1 ir produzir-se 1 lgico e na sada de P2 0 lgico. Isso ir fazer aparecer nas entradas de P3 dois 0 lgicos e nas entradas de P4 dois 1 lgicos.
1 S

Fig.16 Valores lgicos para a 2 combinao na entrada.

Na sada de P3 ir produzir-se 0 lgico e na sada de P4 1 lgico. Nas entradas de P5 iro aparecer 0 e 1. Esta, por sua vez, produz um nvel lgico 1 na sua sada que traduz o resultado de todo o circuito para esta combinao.

Prossegue-se para a terceira combinao (1, 0) e analisa-se o circuito. Esta combinao ir proporcionar na entrada de P1 um 1 lgico e na entrada de P2 um nvel lgico 0.
0 P2 1 1 1 1 P3 0 0 0 P4

Notas:

A 1

B 0

1 P1 0

Na sada de P1 ir produzir-se 0 lgico e na sada de P2 1 lgico. Isso ir fazer aparecer nas entradas de P3 dois 1 lgicos e nas entradas de P4 dois 0 lgicos. Na sada de P3 ir produzir-se 1 lgico e na sada de P4 0 lgico. Nas entradas de P5 iro aparecer 1 e 0. Esta, por sua vez, produz um nvel lgico 1 na sua sada que traduz o resultado de todo o circuito para esta combinao.

1 1 0 P5

Fig.17 Valores lgicos para a 3 combinao na entrada.

Prossegue-se para a quarta combinao (1, 1) e analisa-se o circuito.


A 1 B 1

Esta combinao ir proporcionar nas entradas de P1 e P2 1 lgico.


1 P2 0 0 0 1 P3 0 0 1 P4

1 P1 0

Na sada de P1 e P2 ir produzir-se 0 lgico. Isso ir fazer aparecer em P3 e P4 dois nveis lgicos diferentes, 0 e 1. Na sada de P3 e P4 iro produzir-se 0 lgico. Nas entradas de P5 ir aparecer 0 lgico. P5 produz um nvel lgico 0 na sua sada que traduz o resultado do circuito para esta combinao.

0 0 0 P5

Fig.18 Valores lgicos para a 4 combinao na entrada.

A 0 0 1 1

B 0 1 0 1

S 0 1 1 0

Finalmente preenche-se a tabela construda inicialmente com os resultados obtidos para cada combinao analisada.

Fig.19 Tabela de verdade final.

Com estes procedimentos consegue-se obter uma tabela que demonstra o funcionamento do circuito para cada combinao lgica aplicada s entradas.

You might also like