You are on page 1of 40

2011

UNIVERSIDAD TECNOLOGICA FIDEL VELAZQUEZ


MATERIA: SISTEMAS DIGITALES TEMA: CIRCUITOS LOGICOS GRUPO: RT 501 ALUMNOS: SOTO AMEZQUITA JEON ALLEN SANCHEZ CALDERON LUIS IVAN DE LA ROSA ROSAS RODOLFO JUAN DOMINGUEZ JORGE HERNANDEZ REYES CARLOS CEDILLO AVILA ARTURO CRISOSTOMO ELEUTERIO SERGIO

INDICE
OBJETIVO DE LA PRACTICA. ....................................................................... 3 INFORMACION TEORICA BSICA. .............................................................. 3 Circuitos digitales lgicos ............................................................................. 3 La base de las operaciones digitales son las compuertas lgicas. ......... 3 Los circuitos digitales manipulan y almacenan la informacin ................. 4 Los circuitos bsicos de compuertas toman tres decisiones lgicas. ..... 5 La Truth Table (Tabla verdadera). ............................................................... 6 Rels mostrando como se realizan las funciones lgicas. ....................... 6 Compuertas de lgica negativas o lgica positivas. .................................. 8 La tabla de funciones .................................................................................... 8 Lgica negativa. ............................................................................................. 8 Las compuertas electrnicas usan transistores en lugar de rels. .......... 8 Combinando pequeas decisiones para hacer otras mas complejas. .. 10 Combinaciones cannicas.......................................................................... 11 Conectando las compuertas AND. ............................................................ 11 Conectando las compuertas OR. ............................................................... 12 Sumando nmeros binarios con sumadores de 1-bit. ............................. 12 MATERIAL EMPLEADO. ............................................................................... 15 DESARROLLO................................................................................................ 15 MEDICIONES EN EL CIRCUITO INTEGRADO 7400 (NAND) ................. 15 CIRCUITO INTEGRADO 7400 (NAND) ..................................................... 16 FOTOS DE LA PRCTICA ......................................................................... 19 EXPERIENCIA: ANALISIS DE INVERSORES ........................................ 19 FOTOS DE LA PRCTICA ......................................................................... 22 EXPERIENCIA: ANLISIS DE PUERTAS AND ...................................... 22 FOTOS DE LA PRACTICA ......................................................................... 25

EXPERIENCIA: ANLISIS DE PUERTAS NAND ................................... 25 FOTOS DE LA PRACTICA ......................................................................... 27 EXPERIENCIA: ANLISIS DE LA FUNCIN REUNIN (O). ............... 27 FOTOS DE LA PRACTICA ......................................................................... 28 EXPERIENCIA: ANLISIS DE UNA PUERTA OR ............................... 28 FOTOS DE LA PRACTICA ......................................................................... 30 EXPERIENCIA: ANLISIS DE LA PUERTA O EXCLUSIVA ................. 30 FOTOS DE LA PRACTICA ......................................................................... 33 EXPERIENCIA: ANLISIS DE LA PUERTA Y EXCLUSIVA.................. 33 FOTOS DE LA PRACTICA ......................................................................... 35 EXPERlENCIA: EJERCICIOS DIVERSOS .............................................. 35 FOTOS DE LA PRACTICA ......................................................................... 37 CONCLUSIONES ........................................................................................... 38 BIBLIOGRAFIA ............................................................................................... 39

OBJETIVO DE LA PRACTICA. El alumno conocera la identificacin, nomenclatura y el funcionamiento de las compuertas lgicas bsicas AND, OR y NOT y las universales NOR y NAND. Elalumnjo comprobara el funcionamiento de cada una de las compuertas lgicas de acuerdo a su tabla de verdad. INFORMACION TEORICA BSICA. Circuitos digitales lgicos En los circuitos de trasmisin digitales, la informacin se enva de unos circuitos a otros como dos estados de voltaje, uno "alto" y otro "bajo", esos estados son tratados como bits, se pueden representar como ceros (0) y unos (1) y forman nmeros binarios. Para este artculo asumimos que usted conoce esas cuestiones bsicas. En caso contrario ver trasmisin digital primero. La base de las operaciones digitales son las compuertas lgicas. Los sistemas digitales estn constituidos por miles de circuitos permutadores, cada uno de los cuales permuta otros a "apagado" y "encendido", como se muestra en la figura 1.

Estos simples circuitos permutadores que hacen el cambio de encendido y apagado en cadena son la base de todas las operaciones digitales de las mquinas. Como pueden estos simples circuitos permutadores hacer todos los trabajos digitales complejos de las mquinas? La respuesta est en que los trabajos complicados se separan en infinidad de trabajos muy simples, que pueden ser manejados por simples circuitos permutadores especiales. Hay solo tres tipos de estos simples circuitos, se llaman "compuertas", o mejor, "compuertas lgicas". Las compuertas se conectan juntas para formar sistemas de cualquier tamao y variedad, tal como en un juego para armar estructuras con bloques de las que se compran para los nios. Veamos.

Los circuitos digitales manipulan y almacenan la informacin

Primero, para comprender, veamos que sucede en general en un sistema digital. Auxilimonos de la figura. Generalmente, el propsito de un sistema digital es manipular informacin, esta informacin pueden ser, nmeros o letras en una computadora, imgenes en la pantalla en juego de vdeo, ondas sonoras en un reproductor de CD, el control de vlvulas y motores en una lavadora de ropa, o casi cualquier otra tarea. Dentro del sistema toda esta informacin est como seales digitales. Esto es, consiste en bits, o lo que es lo mismo, "ceros" y "unos". Para operar, un sistema digital primero toma informacin del exterior. Esta funcin se llama entrada, como en el caso de una persona poniendo informacin en una computadora o calculadora mediante el presionado de teclas. Una vez traducida esta entrada a seales digitales, el sistema la usa para crear cierta nueva informacin llamada datos procesados. Estos datos procesados son la base que le permite al sistema tomar decisiones, como en el caso de cundo una mquina lavadora debe abrir o cerrar las vlvulas de llenado del tambor, encender y apagar el motor de agitacin etc. Para ayudar a tomar decisiones, la mayora de los sistemas digitales almacenan cierta cantidad de informacin para entonces usarla despus. Esta funcin se llama memoria. En la memoria la informacin se guarda como 0 y 1 tal y como si se escribiera en un trozo de papel para no olvidarla, y se localiza en lugares especficos para luego tomarla de ah. Finalmente el sistema hace uso del resultado de sus decisiones para hacer una operacin en el exterior. Esta funcin se llama salida y en general se traduce a una seal utilizable por algn dispositivo externo. Como por ejemplo, escribir caracteres o construir imgenes en la pantalla de un monitor. En realidad casi cualquier cosa que pueda llamarse sistema hace uso de esas cuatro funciones: entrada, decisiones, memoria y salida. El propio cuerpo humano lo hace, por ejemplo; los ojos ven algo (entrada), el cerebro lo procesa y memoriza, y los msculos finalmente ejecutan la accin (salida).

Los circuitos bsicos de compuertas toman tres decisiones lgicas. El propsito de los tres tipos de compuertas lgicas que se mencionaron anteriormente es el de usar bits o informacin digital para tomar decisiones muy simples. Sin embargo, cuando se conectan juntas muchas de estas compuertas en diferentes modos, pueden trabajar muy rpido y tomar decisiones muy complejas. De manera que los trabajos que realizan los circuitos digitales son llevados a cabo, a ltima instancia por circuitos de compuertas. Cada tipo de compuerta hace un tipo simple de decisin, llamada funcin lgica. Lgica significa el uso de reglas para razonar correctamente; por ejemplo, "Si Juan es mas alto que Maria y Maria es mas alta que Toms, entonces Juan es mas alto que Toms". Las tres decisiones lgicas bsicas que hacen las compuertas, mostradas en la figura 3 son las llamadas funcin AND, funcin OR y funcin NOT.

En la figura se muestran los smbolos de una compuerta AND, una OR y una NOT, las que realizan las respectivas funciones lgicas (observe que los nombres estn escritos a propsito con letras maysculas). Siendo precisos, el circuito que hace la funcin NOT, no es realmente una compuerta y en su lugar generalmente se le llama un inversor. Lo incluimos porque su funcin es muy importante y bsica. El smbolo de la compuerta AND, recuerda a una letra D mayscula alargada. El smbolo de una compuerta OR luce como un corazn alargado y el smbolo del inversor es un tringulo como un amplificador operacional con un pequeo crculo en la salida que denota inversin.

Las compuertas AND y OR tienen por lo menos dos entradas (nunca una) para recibir bits, los de la figura 3 tienen 3 llamados A, B y C. Sin embargo algunas de estas compuertas pueden tener muchas. Por otro lado un inversor solo tiene una entrada marcada como A. Todas las compuertas solo tienen una salida, marcada como Q en la figura. El bit de salida se crea por la compuerta y se trasmite al la prxima en el circuito. La Truth Table (Tabla verdadera). En la figura, la funcin lgica de cada compuerta est en una tabla prxima a ella. Esta tabla se le llama truth table. Una truth table completa muestra cada combinacin posible de los bits de entrada recibidos por una compuerta lgica o un circuito, y el estado de la salida para cada combinacin. Para una compuerta de tres entradas, hay 8 (2) posibles combinaciones de los bits de entrada, los que corresponden a los nmeros binarios desde 000 (decimal 0) hasta 111 (decimal 7). La salida de una compuerta AND, mostrada en la figura 3A, es 1 solo si todas las entradas son 1, si una o mas de las entadas es 0, la salida es 0. Por eso el nombre, ya que la salida ser 1 si la entrada A AND ("y" en Ingls) la entrada B AND la entrada C (todas ellas) son 1. La salida de una compuerta OR, mostrada en la figura 3B, es 1 si al menos una de las entradas es 1. En otras palabras, si la entrada A OR ("o" en Ingls) la entrada B OR la entrada C es 1, OR si mas de una de las entradas, OR todas las entradas son 1, la salida ser 1. Para el inversor, siempre el bit de entrada saldr invertido a la salida, o sea si la entrada es 1, la salida ser NOT ("no" en Ingls) 1, esto es 0, y si la entrada es 0 la salida es NOT 0 o sea 1. Rels mostrando como se realizan las funciones lgicas. Pronto veremos como estas tres simples decisiones pueden combinarse para hacer decisiones mas complejas. Pero antes vamos a ver como los circuitos elctricos pueden realizar las funciones AND, OR y NOT. Las compuertas son dispositivos digitales, pero no tiene que ser necesariamente electrnicos. Probablemente la forma mas fcil de entender las compuertas elctricas es con el uso de rels electromagnticos. Tal y como en un circuito permutador con transistores, los rels solo tienen dos estados "conectado" y "desconectados".

Como se muestra en la figura , podemos construir una compuerta AND de tres

entradas con el uso de tres rels cuyos contactos sean normalmente abiertos, y estn conectados en serie. En este circuito todos los rels deben estar conectados para que la lmpara alumbre, es decir los interruptores A, AND B, AND C deben estar cerrados o lo que es lo mismo valores 1 en las tres entradas (recuerde que la palabra AND en Ingls significa "y").

En la figura aparece una compuerta OR de tres entradas con el uso de rels de contactos normalmente abiertos conectados en paralelo, observe que en este caso la lmpara alumbra si el interruptor A, OR B, OR C, OR dos de ellos, OR todos, estn cerrados, es decir, alguna, algunas, o todas las entradas tienen valor 1 (recuerde que la palabra OR en Ingls significa "o").

En la figura se muestra un inversor con la ayuda de un rel de contacto doble normalmente cerrado. La lmpara enciende cuando el interruptor A esta desconectado, y se apaga cuando este se conecta. Observe que el efecto es invertido, cuando A=1 Q=0 y viceversa. En el ao 1930 los primeros sistemas digitales utilizaron rels en la forma descrita, o rels+resistencias+diodos para hacer operaciones binarias digitales. Estos circuitos digitales eran de lenta velocidad de trabajo y su operacin requera de la manipulacin de muchos interruptores. Las compuertas lgicas actuales de alta velocidad utilizan transistores en el lugar de los rels.

Compuertas de lgica negativas o lgica positivas. En los circuitos de compuertas lgicas hechos con rels de las figuras se ha considerado las entradas y salidas como 0, cuando el voltaje es cero (bajo) y 1, cuando es +6 v (alto), esta convencin de equivalencias se le denomina positiva. Con esta consideracin la compuerta de la figura 4 resulta AND, y la de la figura 5 OR, pero esto puede cambiar si se usa una convencin diferente o negativa, es decir considerando 1 al valor del voltaje bajo y 0 al valor alto. Veamos. La tabla de funciones Mas arriba habamos visto que para cada compuerta lgica o circuito formado por ellas exista una tabla denominada tabla verdadera (truth table en Ingls) y habamos definido que: "una truth table completa muestra cada combinacin posible de los bits de entrada recibidos por una compuerta lgica o un circuito, y el estado de la salida para cada combinacin", observe que se refiere a la funcin lgica, es decir tiene que ver con bits y sus valores, esto es 0 1, tomados convencionalmente. Tambin hemos visto que cada bit puede tener uno de dos estados elctricos, es decir ser "Alto o "Bajo" esto es real, un estado Bajo se refiere a bajo voltaje y uno Alto a voltaje alto. Cuando se confecciona una tabla equivalente a la tabla verdadera, pero utilizando los valores Alto y Bajo estamos mostrando los estados elctricos reales del circuito. Esta tabla se denomina Tabla de funciones y caracteriza por completo una compuerta o un circuito formado por ellas. Ambas son muy parecidas, la diferencia es que la tabla verdadera muestra estados lgicos mientras que la tabla de funciones muestra estados elctricos. Lgica negativa. Las tablas verdaderas para esas mismas compuertas, usando lgica negativa es completamente diferente. Recuerde que en este caso el valor de voltaje alto corresponde al 0 y el bajo al 1. Cuando se usa esta lgica el comportamiento de las compuertas hechas con rels en serie realizan la funcin OR, contrariamente a lo que sucede con lgica positiva. Lo mismo sucede con el circuito paralelo, realizan la funcin AND, en lugar de la OR como era en el caso de lgica positiva. Todo esto muestra una regla muy importante: "Una compuerta AND positiva acta como compuerta OR negativa y una compuerta OR positiva acta como una compuerta AND negativa". Aunque parezca poco importante,esta diferencia resulta muy til cuando se disean sistemas digitales. Para completar diremos que un inversor ser siempre un inversor, aunque se use lgica positiva o negativa. Las compuertas electrnicas usan transistores en lugar de rels. Decenas de conceptos de diseos se utilizan para elaborar circuitos de compuertas electrnicas con transistores en el lugar de los rels.

La figura muestra un ejemplo de un concepto de elaboracin de compuertas. Para mantener el dibujo simple, solo se colocan dos entradas, pero pueden ser tres o mas. Este diagrama simple, corresponde al modo tradicional de compuerta de conexin directa de dos transistores NPN, parece como dos inversores que comparten una resistencia comn llamada resistencia de empuje. Cuando ambas entradas estn en el nivel alto del voltaje (alrededor de de 0.7 voltios) los dos transistores se saturan y vuelcan la salida a baja (alrededor de 0.2 v). El comportamiento de la compuerta se resume en la tabla de funciones. Dos tablas verdaderas se muestran tambin, una con lgica positiva y otra con lgica negativa. Usted puede ver que ninguna de esas tablas representan a una funcin AND o OR, por esto las llamamos una compuerta positiva NOR o una compuerta negativa NAND. Una compuerta NOR acta como una compuerta OR seguida por un inversor. Comoquiera que una o mas de las entradas sea 1, la salida ser 0. El smbolo de una compuerta NOR es un corazn alargado tal y como una OR pero seguida de un pequeo crculo que denota inversin. Esto identifica la funcin OR sobre el bit de entrada pero usando un inversor sobre el bit de salida del OR. Similarmente una compuerta NADN se comporta como una AND seguida de un inversor. En la prctica los diseadores de circuitos digitales usan con mas frecuencia las compuertas NAND y NOR en el lugar de las AND y OR, esto se debe a que con su uso el circuito se hace mas simple y con menos transistores. Cuando el circuito exige el uso de una compuerta pura OR o AND los diseadores tpicamente usan una NAND u OR seguida por un inversor. Un circuito de un sistema digital completo actual est casi totalmente incluido de manera integrada en una pastilla (chip). Estas pastillas pueden tener cientos o miles de compuertas incluidas en una sola pastilla. Por lo general todas las compuertas de una pastilla usan sistemas de diseo muy similares. Hay varios grupos diferentes de pastillas de circuitos integrados, llamadas familias lgicas o tecnologas, con nombres como MOS, CMOS, TTL, ECL, IL y otras.

Combinando pequeas decisiones para hacer otras mas complejas. Ahora que sabemos sobre compuertas lgicas, veamos como se ponen estas a trabajar juntas para hacer decisiones mas complejas y tiles. Como ejemplo examinemos la red lgica para el sumador total de nmeros de 1-bit (1-bit full-adder).

La figura muestra un particular diseo para esta funcin. Este diseo usa siete compuertas AND, dos compuertas OR y tres inversores. Durante el estudio y desarrollo de diagramas como este, no importa si se usa lgica positiva o negativa, de cualquier manera el diagrama es el mismo. Por si mismo, el sumador de 1-bit de la figura 8 simplemente "cuenta" los 1 de las tres entradas. Esta funcin se muestra en la tabla verdadera. Como la mayora de las tablas verdaderas, esta muestra todas las posibles combinaciones de los bits a las entradas, tambin muestra la salida resultante de cada combinacin. El sumador tiene dos salidas en lugar de una como la compuerta simple. Las tres entradas se llaman A, B y N. Piense en ellas como tres nmeros separados de 1 bit. Los dos bits de salida se llaman C y S. Estas salidas forman un nmero de 2 bits. El bit C es el primer lugar significativo del nmero con un valor de 1, y el bit S es el segundo lugar significativo del nmero con el valor de 2. En la tabla verdadera, note que si los tres bits de entrada son 0 la suma es 00. Si solo uno de los bit de entradas es 1, el bit de salida es 01 (C es 0 y S es 1) lo que constituye el nmero binario correspondiente al decimal 1. Si dos cualesquiera de las entradas es 1, el bit de salida es 10, que constituye al binario correspondiente al decimal 2. Si las tres entradas son 1, el bit de salida es 11, que constituye el binario correspondiente al decimal 3. Por lo tanto, los tres bits de las entradas han sido sumados para dar una respuesta entre 0, 1, 2 3.

Combinaciones cannicas. El sumador estudiado ilustra algunos de los principios generales acerca del diseo de los sistemas digitales. Se pueden usar estos principios para disear redes digitales por usted mismo, tanto en un papel, como conectando compuertas reales. Un diseo de este tipo, generalmente comienza con la tabla verdadera donde se especifica qu cosa la red de compuertas har. Para cada combinacin de los bits de entrada en una linea de la tabla verdadera, hay una cierta combinacin preestablecida de los bit de salida. Este campo particular del diseo se llama lgica combinacional. Puede utilizarse cualquier nmero de diseos diferentes de lgica combinacional para conseguir el objetivo perseguido en la tabla verdadera. Los diseadores generalmente tratan de buscar el diseo que produzca la red de compuertas mas simples, y que pueda construirse con las compuertas menos caras disponibles, pero para cada tabla verdadera, hay siempre una combinacin que es la mas fcil de disear y que se deduce directamente de la tabla verdadera. Esta combinacin se llama combinacin lgica cannica para esa tabla verdadera. El caso particular que veremos del sumador (1-bit full-adder) es la combinacin cannica para la tabla verdadera que le acompaa. Estudiemos esta mas cerca para ver como funciona. Conectando las compuertas AND. Una red cannica generalmente tiene una compuerta AND separada para cada combinacin de entrada, es decir, hay una compuerta AND por cada linea de la tabla verdadera. cada una de esas compuertas AND reconoce un patrn particular de los bits de entrada, detallado por la linea correspondiente en la tabla verdadera, y tiene el bit de salida 1 cuando esa combinacin aparece en las entradas.

Cada compuerta AND en la figura est marcada de acuerdo a la combinacin de

entradas que detecta, esto es, cuando la combinacion de las entradas ABN es 000 (cero), la compuerta 0, tiene 1 de salida, mientras que todas las otras compuertas tienen salida 0. Y cuando se recibe 001 (decimal 1), solo la compuerta 1 responde con 1. Todas las otras compuertas tienen de salida 0, de ese mismo modo si se recibe 010 (decimal 2) la compuerta que se activa es la 2. Para permitir a las compuertas AND detectar el 0 en sus entradas A, B y N se colocan inversores en cada entrada, la salida de cada inversor se la llama entrada invertida y se marcan como , A, B y N con barra superior. En cada momento el valor de la entrada sin barra (A, B y N) sern invertidos a los de la misma letra con barra. Note que cada compuerta AND tiene una entrada desde cada una de las tres entradas principales A, B y N, o de las entradas invertidas. Es decir una entrada de cada compuerta AND se conecta a la entrada A o a la A con bara, la otra entrada se conecta a B o a B con barra y la tercera entrada a N o a N con barra. Si queremos que una compuerta AND responda con 1 en la entrada A, se conecta directamente a A, pero si queremos que responda al 0 en la entrada A se conecta a la A con barra. De la misma forma las otras dos entradas de una compuerta AND particular se conectarn para detectar lo mismo el 0 que el 1 en las entradas correspondientes B y N. Por ejemplo, la compuerta 1 que reconoce la combinacin A=0, B=0 y N=1 se conecta a A con barra, B con barra y N. Similarmente, la compuerta 2 que reconoce la combinacin 010 se conecta a A con barra, B y N con barra. Conectando las compuertas OR. Finalmente las dos salidas C y S se producen por dos compuertas OR separadas. Marcadas como compuerta C y compuerta S, la entrada de las compuertas C y S vienen de varias compuertas AND. Cmo determinamos cual compuerta AND debe conectarse? Observe las columnas de salida de la tabla verdadera. Se supone que la salida de C ser 1 cuando la combinacin de las entradas forme alguno de estos nmeros binarios, 3, OR 5, OR 6, OR 7. Entonces conectamos las salidas desde las compuertas 3, 5, 6 y 7 a las entradas de la compuerta OR C. Similarmente, la salida de la compuerta S debe ser 1 cuando tenga la combinacin, 1, OR 2, OR 4, OR 7, por lo que las entradas de la compuerta S deben ser manejadas por las salidas de las compuertas AND 1, 2, 4 y 7. Ahora podemos ver que la compuerta 0 no es necesaria, debido a que la combinacin 000 en las entradas no produce ninguna salida con 1, por lo que en este caso la compuerta 0 se omite y el circuito final se separa un tanto del cannico, quedando con solo 7 compuertas. La red de compuertas cannicas son apenas una simplificacin del diseo, con la utilizacin de un nmero pequeo de compuertas y conexiones pero.... la funcin de la red mostrada en la figura 9 puede arrojar los mismos resultados si se eliminan algunas conexiones, por lo que pueden lograrse con menos entradas en las compuertas. No obstante el diseo cannico es un buen punto de partida para luego encontrar versiones mas simples. Sumando nmeros binarios con sumadores de 1-bit. Por ltimo veamos como varios sumadores de 1-bit pueden usarse juntos para hacer trabajos mas grandes, por ejemplo, sumar dos nmeros binarios. Lo que mostramos ilustra el principio fundamental de los sistemas binarios, que es separar las funciones

complejas en varias mas simples. O, dicho de otro modo, la utilizacin de circuitos simples, usados como bloques de construccin, para hacer una gran variedad de circuitos mas complicados. Por supuesto, podemos usar una red cannica u otro circuito especial para sumar dos nmeros binarios, pero hacer el trabajo usando sumadores de 1-bit es simple, conveniente y constituye un buen ejemplo de aprendizaje.

La figura muestra un diseo lgico de un sumador de nmeros binarios de 4 bits, construida a partir de cuatro sumadores de 1-bit como el la figura 9. Las ocho entradas de esta red combinacional forman los nmeros binarios A y B que sern sumados. Esos nmeros se llaman sumandos. Cada uno de ellos puede tener el valor de entre cero (0000) a quince (1111). Las cinco salidas, convierten las entradas en el nmero S de 5-bit, que puede ir desde cero (00000) hasta treinta y uno (11111). Observe que el primer bit significativo, los "unos" del sumando A se les nombra A0 (A-cero), los bit "dos", A1 (A-uno), los bits cuatro, A2 (A-dos) y el ltimo significativo, los "ochos" como A3 (A-tres). Los bit del sumando B y la suma S se nombran de la misma manera. La suma S tambin tiene los bit "diecisis" y se nombra S4 (S-cuatro) Observe tambin que los sumadores de 1-bit se nombran de 0 a 3 igual que los bits de los sumandos. Los bits A0 y B0 de los sumandos se agregan mutuamente en las entradas A y B del sumador 0 y la salida S0 del sumador 0 provee el bit 0 de la suma total. Igualmente el sumador 1 suma los bit A1 y B1 para producir el bit S1 de la suma total, el sumador 2 suma los bits A2 y B2 para lograr el bit S2 del total y el sumador 3 los hace igual con los bit A3 y B3 para dar el bit S3 del total, este ltimo genera adems el bit S4. Aqu hay un punto importante que debemos considerar, y es bsico para que la suma total se lleve a cabo. La salida C de cada sumador de 1-bit alimenta la entrada N del prximo sumador de la izquierda. De esta forma el bit C de un sumador "se coloca encima" del bit N del sumador que sigue, tal y como hacemos cuando ejecutamos una suma de nmeros de varios dgitos a mano en un papel, el ejemplo de suma de la izquierda en la figura 10 ilustra lo que decimos. El sumador 3 no tiene ningn sumador a la izquierda por lo que su salida C sale como el bit "diecisis" de la suma. El sumador 0 no tiene ningn sumador encima a la derecha para recibir entrada por

N, por lo que se le suministra entrada 0 constante, el sumador 0 solo tiene que agregar dos bits no tres y por lo tanto puede ser un tipo mas simple de sumador sin la entrada N. Tal como el llamado "medio sumador". Como ver, es posible extender este conjunto de sumadores de 1-bit tanto como se quiera para sumar nmeros de muchos bits, es comn que las computadoras usen nmeros de hasta 128 bits y mas. Aunque este modo de suma cumple bien sus objetivos, su trabajo toma algo mas de tiempo que otros diseos de circuitos de sumadores, ya que cada compuerta demora algunos nanosegundos (millonsimas de segundo) en reaccionar y esto, cuando se trata de muchos sumadores puede hacer lento el trabajo del sistema, por eso, cuando grandes dgitos deben ser sumados en el menor tiempo este mtodo no es apropiado.

MATERIAL EMPLEADO.

1 Fuente regulada 5v C.D. 2 Protoboard 5 CI (7400,7402,7404,7408,7432) 5 Leds 10 metros de alambte telefnico 10 interruptores tipo push-button Multimetro digital

DESARROLLO MEDICIONES EN EL CIRCUITO INTEGRADO 7400 (NAND)

Cuadro de propiedades
Cicuito Integrado: Operador: Tecnologa: Puertas: Entradas:: Cpsula: Comentario: 7400 74LS00, 74S00 NAND TTL 4 2 por puerta DIP 14 pins X

Norma CEI

Cpsula

Caractersticas tcnicas: Parmetro Tensin de alimentacin Vcc Tensin de entrada nivel alto VIH Tensin de entrada nivel bajo VIL Tensin de salida nivel alto VIL condiciones de funcionamiento: V CC = 4.75, VIH = 2.0, VIL = 0.8 Tensin de salida nivel bajo VCL condiciones de funcionamiento: V CC = 4.75, VIH = 2.0 7400 5 0.25 2.0 a 5.5 74LS00 50.25 74S00 50.25 UNIDAD V V V V

2.0 a 7.0 2.0 a 5.5

-0.5 a 0.8 -0.5 a 0.8 -0.5 a 0.8 2.4 a 3.4 2.7 a 3.4 2.7 a 3.4 0.35 a 0.5

0.2 a 0.4

0.5

Corriente de salida nivel alto IOH Corriente de salida nivel alto IOH Tiempo de propagacin

mx -0.4 mx 16 9.0

mx -0.4 mx 8 9.5

mx -1 mx 20 3.0

mA mA ns

Entradas A L L H H B L H L H

Salida Y H H H L

-Estas mediciones se anotan en la tabla 1. -El voltaje de salida para un cero lgico se mide entre el negativo (-) y las terminales de salida 3,6,8 y 11. Para medir el voltaje de salida para un uno lgico, primero se conectan al negativo (-) las terminales de entrada 1,4,9 y 12 y a continuacin se mide entre el negativo y las terminales de salida 3,6,8 y 11. Para medir la corriente de entrada en una compuerta (cero lgico), se coloca un miliamperimetro entre el negativo (-) y las terminales de entrada 1,4,9 y 12. La corriente de salida de una compuerta (uno lgico) se mide colocando un miliamperimetro entre el negativo (-) y las terminales de salida 3,6,8 y 11. CIRCUITO INTEGRADO 7400 (NAND)

Mediciones de: 3 Voltaje de salida para cero laico entre (-) y: Voltaje de salida para uno lgico entre (-) . 0 1 2

TERMINALES 6
.12

11

.15

.13

0.51

.92

1.52

2.33

y.

Corriente de salida para uno lgico entre (-) Corriente de y; entrada para cero laico entre (-) y :

800mA

800mA

800mA

800mA

1
355mA

4
3021mA

9
400mA

12
400mA

TABLAS DE VERDAD AND (7408)


A 0 0 1 1 B 0 1 0 1

0 0 0

s
1

ECUACIN : S= A.B

ECUACIN: S=A-B

OR (7432)

A 0 0 1 1

B 0 1 0 1

S 0 1 1 1

NAND (7400) A 0 0 1 1 B !S ECUACIN: S=A+B

o 1
!0

1 1 1 10

NOR (7402)

A 0 0 1 1

B 0 1 0

s 1 0
0 0

NOT (7404)

FOTOS DE LA PRCTICA

EXPERIENCIA: ANALISIS DE INVERSORES

Cuadro de propiedades
Cicuito Integrado: Operador: Tecnologa: Puertas: Entradas: Cpsula: Comentario: 7404, 74LS04, 74S04 NOT TTL 6 1 por puerta DIP 14 pins X

Norma CEI

Cpsula

Caractersticas tcnicas: Parmetro Tensin de alimentacin Vcc Tensin de entrada nivel alto VIH Tensin de entrada nivel bajo VIL Tensin de salida nivel alto VOH condiciones de funcionamiento: V CC = 4.75, VIL = 0.8 Tensin de salida nivel bajo VOL condiciones de funcionamiento: V CC = 4.75, VIH = 2.0 Corriente de salida nivel alto IOH Corriente de salida nivel alto IOL Tiempo de propagacin 7404 5 0.25 74LS04 50.25 74S04 50.25 -0.5 a 0.8 2.7 a 3.4 mx 0.5 mx -1 mx 20 3.0 UNIDAD V V V V

2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 -0.5 a 0.8 -0.5 a 0.8 2.4 a 3.4 2.7 a 3.4 0.35 a 0.5 mx -0.4 mx 8 9.5

0.2 a 0.4 mx -0.4 mx 16 10.0

V mA mA ns

Entrada Salida A L H Y H L

S se aplica a una entrada un nivel 1 , entrega en su salida un nivel O, y si ss aplica la entrada un nivel O se obtiene en su salida un nivel 1 . Aunque tericamente el smbolo lgico de un inversor es un circulito, en los esquemas prcticos se usa el smbolo de la figura 5-22.

La tabla de verdad a la que responde el inversor se expone en la figura 5-23. Circuitos integrados que contienen inversores'. Cada fabricante dispone de varios modelos, entre los que se pueden citar el SN 7404 N de Texas, as como el SN 7405 N, que se diferencia del anterior por tener la salida en circuito de colector abierto, el F9N04 de Fairchild, DM 7404 N de National, etc. La figura 5-24 presenta el esquema del SN 7404-N.

Montaje a realizar: Para comprobar el funcionamiento del inversor se precisa de un interruptor, a travs del cual se suministra tensin o nivel lgico 1, as como de dos LED colocados respectivamente a la entrada (patita 1) y a la salida (patita 2) de la puerta inversora a probar del circuito integrado SN 7404 N (figura 5-25). En el caso de emplear el c.i. SN 7405 N, que es de colector abierto deber aadirse una resistencia de carga R a la salida, segn la figura 5-76.

Doble inversin: Usando dos inversores en serie, de modo que la sal da del primero se conecte a la entrada del serondo, se obtiene una doble inversin, lo que supone que la salida final, que en el montaje de la figura 5-27 es 5', est con el mismo nivel lgico que la entrada e .

FOTOS DE LA PRCTICA

EXPERIENCIA: ANLISIS DE PUERTAS AND Cuadro de propiedades


Cicuito Integrado: Operador: Tecnologa: Puertas: Entradas: Cpsula: Comentario: 7408, 74LS08, 74S08 AND TTL 4 2 por puerta DIP 14 pins X

Norma CEI

Cpsula

Caractersticas tcnicas: Parmetro Tensin de alimentacin Vcc Tensin de entrada nivel alto VIH Tensin de entrada nivel bajo VIL Tensin de salida nivel alto VOH condiciones de funcionamiento: V CC = 4.75, VIH = 2.0 Tensin de salida nivel bajo VOL condiciones de funcionamiento: V CC = 4.75, VIL = 0.8 Corriente de salida nivel alto IOH Corriente de salida nivel alto IOL Tiempo de propagacin 7408 5 0.25 74LS08 50.25 74S08 50.25 -0.5 a 0.8 2.7 a 3.4 mx 0.5 mx -1 mx 20 5.0 UNIDAD V V V V

2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 -0.5 a 0.8 -0.5 a 0.8 2.4 a 3.4 2.7 a 3.4 0.35 a 0.5 mx -0.4 mx 8 9.0

0.2 a 0.4 mx -0.8 mx 16 15.0

V mA mA ns

Entradas A L L H H B L H L H

Salida Y L H H H

Definicin: Las puertas Y son circuitos de varias entradas y una sol; salida, caracterizadas porque necesitan disponer de un nivel 1 en toda las primeras para que tambin la salida adopte ese nivel. Basta con que una o varias entradas estn a nivel O para que la salida suministre tambin dicho nivel. El smbolo representativo de una puerta Y de dos entradas es el de la figura 5-28.

La tabla de verdad correspondiente a esta funcin Y de dos entradas es la de la figura 5-29. Circuitos integrados que contienen puertas "Y": Con referencia ala serie 74 de Texas se pueden emplear el modelo SN 7408 N y el SN 7409 N, que presenta la misma disposicin que el anterior, pero la salida la tiene con circuito de colector abierto. Su esquema se presenta en la figura 5-30.

Montaje a realizar: A travs de los interruptores II e 72 se podr aplicar a las entradas ev y e2 (patitas 1 y 2 del c.i.) el nivel lgico 1 el O, analizando si en la patita 3 que es la de salida se obtiene el resultado previsto por la tabla de verdad (figura 5-31). Al igual que en la experiencia anterior, en el caso de usar el SN 7405 N en el montaje a realizar para su comprobacin, habra que incluir a l salida una resistencia de carga, por ser un circuito de colector abierto.

FOTOS DE LA PRACTICA

EXPERIENCIA: ANLISIS DE PUERTAS NAND

Definicin: La funcin NO~Y, llamada ms comnmente NAND, es la negacin de ia funcin Y (AND) precedente. As como en una puerta Y se necesita que exista nivel 1 en todas las entradas para obtener el mismo nivel en la salida, en una NAND el nivel de salida sera O en las mismas condiciones. Por lo contrario, cuando hay un nivel O en alguna de las entradas de una puerta Y la salida est a nivel O, mientras que en iguales circunstancias en una puerta NAND el nivel de salida sera 1. El smbolo de una puerta NAND es el de la figura 5-32.

La tabla de verdad correspondiente a la puerta NAND es la que se muestra en la figura 5-33. Un montaje prctico para conseguir realizar la funcin NAND con los elementos ya estudiados consiste en colocar en serie con una puerta Y del tipo SN 7408 N un inversor de tipo SN 7404 N, tal como se representa en la figura 5-34. Si en lugar de utizar los c.i. SN 7408 N y SN 7404 se usan los SN 7409 y SN 7405, que son similares pero con salida con colector abierto, ra necesario poner una resistencia de carga R tanto en la salida S de la 1 .a puerta Y como en la del inversor S'.

Montaje a realizar: Para ejecutar una funcin NAND no es preciso emplear dos c.i. como se vio en la figura 5-34, sino que hay tipos que contienen directamente estas puertas, tal como el famoso SN 7400 N, que consiste en un conjunto de 4 puertas NAND con dos entradas cada una, como se representa en la figura 5-35.

Usando este circuito se puede comprobar una de las 4 puertas NAND que contiene el c.L, segn el voltaje mostrado en la figura 5-36.

FOTOS DE LA PRACTICA

EXPERIENCIA: ANLISIS DE LA FUNCIN REUNIN (O). La funcin reunin, tambin llamada O, al traducir su nombre ingls OR, es la que slo necesita que exista una de sus entrada a nivel 1 para que la salida obtenga este mismo nivel. La expresin algebraica de esta funcin, suponiendo que disponga de dos entradas, es la siguiente: s - el + e^ y el smbolo graneo el mostrado en la figura 5-37. Las combinaciones que simultneamente se obtienen en las entradas y salidas de una puerta O se expresan en la figura 5-38 en la correspondiente tabla de verdad.

Montaje a realizar: El c.. SN 7432 N dispone en su interior de 4 puertas O de dos entradas, cada una tal como se presenta en la figura 5-39.

Con este circuito puede comprobarse una puerta O mediante la dis-posicin indicada en la figura 5-40.

FOTOS DE LA PRACTICA

EXPERIENCIA: ANLISIS DE UNA PUERTA OR La funcin OR consiste en la negacin de la O, o sea, as como sta suministra nivel 1 a su salida si cualquiera de las entradas que posee est a nivel 1 , una puerta OR se comporta justamente al revs.

Para conseguir la funcin OR se pueden utilizar dos circuitos integrados ya conocidos, el SN 7432 N y el SN 7404 N, que actan como puerta O y como inversor respectivamente, tal como se muestra en la figura 5-43.

La comprobacin de una de las puerta NOR del c.i. expuesto re-quiere el esquema de montaje con el que se pueda seguir el comportamiento o identidad con la tabla de verdad (figura S-4S).

FOTOS DE LA PRACTICA

EXPERIENCIA: ANLISIS DE LA PUERTA O EXCLUSIVA Al caso de dos entradas la senta por s = e e2 y el La funcin O exclusiva se caracteriza porque su salida est a nivel 1 siempre y cuando tambin lo esten un nmero impar de sus entradas. E ecuacin algebraica de esta funcin se smbolo grfico es el presentado en la fig 5-46

Montaje a realizar: Una de las formas de obtener la funcin O exclusiva es la mostrada en la figura 5-48.

Utilizando adecuadamente un c.i. SN 74CM) N y sus 4 puertas NAND se puede conseguir la funcin O exclusiva. Otra forma de poder llegar a la consecucin de la funcin que se comenta en este epgrafe es la que se ha dibujado en la figura 5-49, mediante la conexin de los circuitos integrados SN 7404, SN 7408 y SN 7432. Para conseguir la funcin O exclusiva de 3 entradas pueden usarse funciones O exclusiva de dos entradas acopladas de forma que se indica.

En la figura 5-50 y para la que se ha utilizado el c.i. SN 7486 N que se detalla ms adelante. Basta realizar la tabla de verdad del circuito de la figura 5-50 para cerciorarse de que se trata de un detector de imparidad de las entradas

Cuando existe un nmero impar de niveles 1 en las entradas et, e^ y habr en la salida un nivel 1, mientras que si dicho nmero es par, la uda adoptar el nivel lgico O. Tambin se puede realizar la funcin O exclusiva mediante un nico f i- que englobe todas las puertas necesarias en un solo chip: el SN 7486 que se representa a continuacin. La comprobacin de la tabla de verdad y el funcionamiento de una ; sus puertas puede realizarse con el circuito de la figura 5-53.

En la figura 5-54 se presenta un circuito denominado "detector de imparidad" a base de puertas O exclusiva, cuyas combinaciones de los estados de las entradas producen la tabla de verdad que s incluye en dicha figura.

FOTOS DE LA PRACTICA

EXPERIENCIA: ANLISIS DE LA PUERTA Y EXCLUSIVA La funcin Y exclusiva (exclusive AND, en ingls) se emplea para verificar comparaciones entre sus entradas. En efecto, su salida presenta nivel 1 cuando sus entradas se encuentran en el mismo nivel, sin importar que dicho nivel sea 1 0. La tabla de la verdad es la de la figura 5-55.
6| 0

ez
0

0 0

El circuito Y exclusivo se puede realizar con puertas Y, tal como se presenta en la figura 5-56.

Es fcil comprobar que una funcin Y exclusiva se comporta como la inversa de una funcin O exclusiva, por lo que para conseguirla bastar aadir un inversor a una funcin O exclusiva, como se muestra en la figura 5-"7.

FOTOS DE LA PRACTICA

EXPERlENCIA: EJERCICIOS DIVERSOS

En los ejercicios prcticos anteriores se ha realizado el estudio de las diferentes funciones lgicas bsicas. Ahora se pretende realizarlas con operadores NAND y OR. a) Inversor: Se trata de realizar el montaje de la figura 5-58. Su tabla de verdad viene representada en la figura 5-59.

Aprciese que esta tabla responde a la funcin inversin, tambin denominada NO, por lo que puede expresarse mediante la figura 5-60

A continuacin se presenta el montaje de la. figura 5-61. Su tabla de verdad se da a continuacin.

Se trata igualmente de una inversin, lo que puede expresarse segn la figura 563.

FOTOS DE LA PRACTICA

CONCLUSIONES

Las compuertas lgicas las podemos encontrar en los circuitos integrados y en estas practicas pudimos ver su funcionamiento y comprobar las distintas compuertas lgicas que existen. Tambien pudimos comprobar que se pueden realizar diversas convinaciones entre las compuertas para crear otras nuevas. Todos los aparatos funcionan con compuertas lgicas los cuales representan pulzos de voltajes y estao se trabajan con circuitos integrados los cuales son muy complejos pero en estas practicas nos dimos cuenta de cmo funcionan cada una de ellas y tambin pudimos ver sus variantes que tiene cada una de ellas.

BIBLIOGRAFIA
http://www.sabelotodo.org/informatica/digitallogico.html

http://www.gestialba.com/public/electronica/eletacast004.htm http://www.gestialba.com/public/electronica/eletacast002.htm http://www.gestialba.com/public/electronica/eletacast002.htm

http://www.gestialba.com/public/electronica/eletacast001.htm

You might also like