You are on page 1of 7

2013

UPS Encalada Gabriel Alfonso Jimenez

[PRACTICA 2]
Aplicacin prctica de circuitos lgicos combinatorios comandando un motor de 12 voltios un led!

UNIVERSIDAD POLITECNICA SALESIANA


Prctica 2
Tema: Diseo de Circuitos Lgicos Combin torios !CLC"# 1. Objetivos: Dise r $ Arm r un CLC# Com%rob r & ' &ide( de & s di)erentes et % s de diseo de un CLC# Com nd r un motor de CC de cuerdo ciert s condiciones de diseo#

2. Materiales: * motor de CC %e+ueo# Set de resistenci s# Diodos LED# Com%uert s &gic s , %u&s ntes# C b&e % r circuitos- %in( - cort )r.os# /uente de 0Vcc# !2" 1,** !2" 1,34 !2" 1,22 !2" 1,3,

3. Marco Terico: Circuitos Lgicos Combinatorios (CLC : 5 st 6or usted us do e& 7&gebr 8oo&e n $ sus teorem s % r describir- n &i( r $ sim%&i)ic r e9%resiones &gic s: es decir% rtir de condiciones $ d d s im%&.cit mente en un e9%resin &gic se obten. & t b& de 'erd d $ e& circuito &gico corres%ondiente- %ero ;ste no % rt. de ningun condicin de diseo ' &id sim%&emente er un e<ercicio de diestr miento en 7&gebr boo&en $ circuitos &gicos# A6or - se com%rob r7 & )orm - % r +ue % rtiendo de condiciones ' &id s im%uest s %or un %rob&em es%ec.)ico- se obteng un circuito &gico sim%&i)ic do +ue s tis) g es s condiciones de& %rob&em - eso &e && m remos un CLC- +ue % r su diseo se %ro%one & s siguientes et % s= " Tener c& r s & s condiciones $ ob<eti'os de& circuito# b" E& bor cin de & t b& !o t b& s" de 'erd d $ e9tr ccin de & e9%resin !o e9%resiones" &gic m%&i d # c" Sim%&i)ic cin !> % s ?- teorem s- simu& dor" d" Im%&ement cin de& circuito !Se %uede us r so&o NAND" e" Com%rob cin Un CLC es un ti%o de circuito &gico cu$o ni'e& de s &id de%ende de & combin cin de &os ni'e&es de & s entr d s %resentes en ese inst nte de tiem%o- si c mbi e& ingreso mu$ %osib&emente t mbi;n c mbie & s &id # Un CLC es un circuito SIN >E>ORIA# PL! E& m7s senci&&o de &os Progr m b&e Logic De'ice !o Dis%ositi'o Lgico Progr m b&e" consiste en un rr $ o 'ector de %uert s AND !+ue es %rogr m b&e" $ otro de %uert s OR !+ue es )i<o o no %rogr m b&e"# >edi nte tecno&og. EPRO>- EEPRO> o /LAS5 %odremos cone9ion r & s entr d s de& 'ector de %uert s AND de & )orm +ue +uer mos- de )orm +ue tendremos un o%er ti'id d u otr #

ELECTRONICA AD

UNIVERSIDAD POLITECNICA SALESIANA


E& us r PLD@s % r nuestros %ro$ectos nos %ro%orcion ' ri s 'ent < s sobre & )orm tr dicion & !con circuitos >SI"- siendo & m7s im%ort nte e& +ue un PLD %uede &&eg r sustituir *3 o m7s circuitos TTL con &o +ue nuestro diseo es m7s senci&&o de cre r- $ se %or un m $or ) ci&id d de Arut doA- o %or ser m7s %e+ueo# Otr de & 'ent < s %rinci% &es es e& b r t miento de &os costes- $ +ue nos es m7s econmico e& us r un PLD ! un+ue s&o usemos un % rte .n)im de ;&" +ue su circuito &gico TTL e+ui' &ente- $ +ue e& coste de ;stos B&timos &os so%ort e& usu rio )in & en su tot &id d# Pero +ui(7s & su%eriorid d de us r PLD@s se b s en su )&e9ibi&id d- $ +ue %uede e'it r c mbios en e& circuito im%reso o & %& c donde ir7n co&oc dos &os com%onentes tr t ndo de c mbi r & s cone9iones intern s de& dis%ositi'o- o bien & dis%osicin de &os %ines#

CPL! Los CPLD son dis%ositi'o &gicos %rogr m b&es con un com%&e<id d entre &os dis%ositi'os PLA $ /PCA# L c r cter.stic %rinci% & comun entre &os CPLD $ PAL- es & con)igur cin de memori noD 'o& ti&- $ con res%ecto &os dis%ositi'o /PCA- & c r cter.stic comBn de ;ste B&timo es +ue %osee un des rro&&o de com%uert s de gr nde densid des- con & di)erenci +ue &os /PCA- tienen m $or densid d +ue &os CPLD# A modo gener & un CPLD es como si se tu'ier ' rios PLD- ti%o PAL- dentro de un s&o c6i%# e& t m o m s gr nde &os CPLD %ermite im%&ement r ecu ciones &gic s o diseos m s com%&ic dos# & %rogr m cin de estos dis%ositi'os es gener &mente en &engu <es de descri%cin de 6 rdE re - %or e<em%&o- V5DL o Veri&og# "erilog es un &engu <e de descri%cin de 6 rdE re !5DL- de& Ing&;s 5 rdE re Descri%tion L ngu ge" us do % r mode& r sistem s e&ectrnicos# E& &engu <e- &gun s 'eces && m do Veri&og 5DL- so%ort e& diseo- %rueb e im%&ement cin de circuitos n &gicos- digit &es $ de se & mi9t di)erentes ni'e&es de bstr ccin# #lo$ues Lgicos Un b&o+ue &gico es simi& r un PLD- c d uno %ose un b&o+ue de com%uert s AND $ OR en )orm de sum de %roductos- un con)igur cin % r & distribucin de est s sum s de %roductos- $ m croce&d s# E& t m o de& b&o+ue &gico es un medid de & c % cid d de& CPLD- $ +ue de esto de%ende e& t m o de & )uncin boo&e n +ue %ued ser im%&ement d dentro de& b&o+ue# Los b&o+ues &gicos usu &mente tienen de , 23 m croce&d s# Macrocel%as Est s t mbi;n est7n %ro'ist s con registros- contro& de %o& rid d- $ bu))ers % r s &id s en &t im%ed nci # Por &o gener & un CPLD tiene m croce&d s de entr d Fs &id - m croce&d s de entr d $ m croce&d s intern s u ocu&t s !buried m croce&&s"- en t nto +ue un 22'*3 tiene so& mente m croce&d s de entr d Fs &id # Un m croce&d intern es simi& r un m croce&d de entr d Fs &id - s&o +ue est no %uede ser conect d direct mente un %in de s &id # L s &id de un m croce&d intern ' direct mente & m tri( de intercone9in %rogr m b&e# Cel%a %e &ntra%a ' (ali%a L )uncin de un ce&d de entr d Fs &id es %ermitir e& % so de un se & 6 ci dentro o 6 ci e& e9terior de& dis%ositi'o# De%endiendo de& ) bric nte $ de & r+uitectur de& CPLD est s ce&d s %ueden o no ser consider d s % rte de& b&o+ue &gico# ELECTRONICA AD

UNIVERSIDAD POLITECNICA SALESIANA


). Proce%imiento: a. !*(&+O. (e %is,one %e un motor %e CC- se %esea $ue .ste se accione solamente cuan%o %os ,ulsantes (%e cuatro %is,onibles contiguos se a,lasten- en cual$uier otra con%icin %e entra%a se encien%e un le% rojo %e a%vertencia (o un ,ito . /l no accionar ning0n ,ulsante no se encen%er ni el motor ni la a%vertencia.

Por t nto- dise r un CLC de cu tro entr d s $ dos s &id s +ue com nden e& motor X $ e& LED !o %ito" Y res%ecti' mente- b <o & s condiciones d d s# Uti&ice un tr nsistor !$Fo un re&;" % r e& )uncion miento de& motor# Tabla %e "er%a%: !Obt;ng & en b se de &os re+uerimientos d dos- teng en cuent +ue &os %u&s ntes sin ccion r %resent n un * &gico & entr d "

&1T2/!/( (/L*!/( / # C ! MOTO2 (3 L&! (4 3 3 3 3 0 0 3 3 3 * 0 1 3 3 * 3 0 1 3 3 * * 1 0 3 * 3 3 0 1 3 * 3 * 0 1 3 * * 3 1 0 3 * * * 0 1 * 3 3 3 0 1 * 3 3 * 0 1 * 3 * 3 0 1 * 3 * * 0 1 * * 3 3 1 0 * * 3 * 0 1 * * * 3 0 1 * * * * 0 1

ELECTRONICA AD

UNIVERSIDAD POLITECNICA SALESIANA


(im,li5icacin:

MOTO2. G H AI8ICDJAI8CDIJA8CIDI L&! 2O6O. K H!AI8ICIDIJAI8ICDJAI8CDIJA8CIDI"I


7Para este caso con el L&! $ue tenemos solo ) sali%a lgicas %e cero anali8amos %e la siguiente manera: las sali%a lgicas %e cero le tomamos como 1 9 anali8amos normalmente ,ero ,ara llegar a nuestro resulta%o original $ue es cero solo le ,onemos un com,uerta 1OT ,ara negar 9 tener nuestro resulta%o:

Circuito com,leto:

Circuito %e man%o ,ara MOTO2 A+u. uti&i( mos un 1,** % r reducir e& es% cio en nuestro %rotobo rd# Uti&( mos un LA>P en';s de >OTOR % r 'er nuestr circuito )uncione so&o %or e& %rogr m #

Circuito %e man%o ,ara control %e L&! Igu &mente uti&i( mos 1,** como e& c so nterior $ un com%uert 1OT & )in & Como $ &o e9%&ic mos en & % rte de & L (im,li5icacinM

ELECTRONICA AD

UNIVERSIDAD POLITECNICA SALESIANA


b. /2M/2 lo %ise;a%o 9 com,robar su 5uncionamiento. Llene el siguiente cua%ro. (/%juntar una 5otogra5<a %e su circuito arma%o 9 5uncionan%o . / = = = = = = = = 1 1 1 1 1 1 1 1 &1T2/!/( # C ! = = = = = 1 = 1 = = 1 1 1 = = 1 = 1 1 1 = 1 1 1 = = = = = 1 = 1 = = 1 1 1 = = 1 = 1 1 1 = 1 1 1 (/L*!/( &(T/!O !&L MOTO2 &(T/!O !&L L&! 2O6O o55 = =" on 1 >"

c. 2esumen %el 5uncionamiento. %. (imulacin:

ELECTRONICA AD

UNIVERSIDAD POLITECNICA SALESIANA

>. Conclusiones Personales.

?. #ibliogra5<a.

ELECTRONICA AD

You might also like