You are on page 1of 59

UNIVERSIDADE FEDERAL DE SANTA MARIA

PROGRAMA DE PS-GRADUAO EM ENGENHARIA ELTRICA


DPEE812 TPICOS ESPECIAIS EM SISTEMAS DE CONTROLE
PROF. DR. MARCO ANTNIO DALLA COSTA




ESTUDO SOBRE TCNICAS DE INTEGRAO
DE CONVERSORES



Andressa Colvero Schittler
Douglas Pappis
Jacson Hansen
Juliano de Pelegrini Lopes





Santa Maria, junho de 2010.

2

Sumrio
1. Introduo .................................................................................................................................................................. 4
1.1 Por que integrar? .............................................................................................................................................. 4
1.2 Objetivos ........................................................................................................................................................... 4
1.3 Tcnica de integrao proposta ........................................................................................................................ 4
1.4 Tipos de conexo para integrao .................................................................................................................... 5
1.4.1 Conexo S-S: tipo T ........................................................................................................................................ 5
1.4.2 Conexo D-D: tipo I-T ..................................................................................................................................... 5
1.4.3 Conexo S-D: tipo ........................................................................................................................................ 5
1.4.4 Conexo D-S: tipo I- .................................................................................................................................... 6
1.5 Integrao single-switch ................................................................................................................................... 6
1.5.1 Conexo tipo TSS (referente a 2.1.1) ............................................................................................................. 6
1.5.2 Conexo tipo I-TSS (referente a 2.1.2) ........................................................................................................... 6
1.5.3 Conexo tipo SS (referente a 2.1.3) ............................................................................................................ 7
1.5.4 Conexo tipo I- SS (referente a 2.1.4) .......................................................................................................... 7
1.6 Exemplos ........................................................................................................................................................... 7
1.6.1 Flyback-Flyback com clula de sobre tenso ................................................................................................. 8
1.6.2 Flyback-Flyback com clula de sobre corrente .............................................................................................. 9
1.6.3 Buck-Flyback com clula de sobre tenso ................................................................................................... 10
1.6.4 Buck-boost-Flyback com clula de sobre corrente ...................................................................................... 12
2. Tcnica de projeto ................................................................................................................................................... 14
2.1 Tcnica geral: Modelo equivalente in-out ...................................................................................................... 14
2.2 Projetos individuais ......................................................................................................................................... 16
2.2.1 Flyback-Flyback com clula de sobre tenso ............................................................................................... 17
2.2.2 Flyback-Flyback com clula de sobre corrente ............................................................................................ 20
2.2.3 Buck-boost-Flyback com clula de sobre corrente ...................................................................................... 22
2.2.4 Buck-Flyback com clula de sobre tenso ................................................................................................... 25
3. Esforos nos semicondutores .................................................................................................................................. 28
3.1 Flyback-Flyback com clula de sobre tenso .................................................................................................. 28
3.2 Flyback-Flyback com clula de sobre corrente ............................................................................................ 31
3.3 Buck-boost-Flyback com clula de sobre corrente ...................................................................................... 33
3.4 Buck-Flyback com clula de sobre tenso ................................................................................................... 34
4. Resultados de simulao .......................................................................................................................................... 37
4.1.1 Flyback-Flyback com clula de sobre tenso ............................................................................................... 37
4.1.2 Flyback-Flyback com clula de sobre corrente ............................................................................................ 42
3

4.1.3 Buck-boost-Flyback com clula de sobre corrente ...................................................................................... 47
4.1.4 Buck-Flyback com clula de sobre tenso ................................................................................................... 51
5. Concluso ................................................................................................................................................................. 58
Bibliografia ....................................................................................................................................................................... 59


4

1. Introduo
1.1 Por que integrar?
Conversores estticos de potncia tm sido amplamente utilizados em diversas aplicaes, entre as quais
podem ser includos, conversores ressonantes, reatores eletrnicos, fontes ininterruptas de energia (UPS), entre
outras. Visando uma melhor qualidade de energia, os conversores estticos de potncia devem possuir uma etapa
de correo de fator de potncia (CFP) antes da etapa de controle de potncia (conversor CC-CC).
A etapa de CFP necessria para garantir que se atendam as regulamentaes da norma IEC 61000-3-2, quanto
as limitaes das harmnicas de corrente injetadas na rede de energia eltrica. Existem dois mtodos de CFP,
passivo e ativo. No mtodo passivo, geralmente empregado um filtro LC com frequncia de corte de duas a trs
vezes a frequncia de rede de alimentao, o que torna o filtro bastante volumoso dependendo da potncia do
conversor esttico. No mtodo ativo, amplamente utilizado, empregado um conversor CC-CC operando,
geralmente, no modo de conduo descontnuo (MCD) e em alta frequncia. Como no estgio de controle de
potncia tambm utilizado um conversor CC-CC, vantajoso utilizar a integrao dos semicondutores ativos desses
conversores, visando diminuir o nmero de interruptores ativos e dos circuitos de comando, que representam
grande parte do custo dos conversores estticos, e, alm disso aumenta a confiabilidade do sistema (Marchesan,
2007).
1.2 Objetivos
O trabalho tem como objetivo explicar e exemplificar a tcnica de integrao proposta por Wu et al.(1998). Essa
tcnica de integrao de conversores CC-CC chamada graft-scheme, e pode ser utilizada se os interruptores
controlados a serem integrados apresentam pelo menos um ponto em comum. Ser apresentada, alm da tcnica,
a metodologia de projeto empregada, exemplos de projeto com resultados de simulao para comprovao dos
resultados e a anlise dos esforos de tenso de corrente nos interruptores compartilhados.
1.3 Tcnica de integrao proposta
Para que as etapas de CFP e controle de potncia possam ser integradas, alguns requisitos devem ser
satisfeitos: a frequncia de comutao e a razo cclica dos dois estgios deve ser a mesma. Entretanto, cada
conversor opera de forma independente, como se no houvesse o compartilhamento de nenhum componente do
circuito. Se satisfeitas essas condies, pode-se substituir os dois interruptores ativos dos conversores por apenas
um interruptor.
Quanto ao modo de conduo, os conversores podem trabalhar tanto no modo de conduo contnuo (MCC) ou
descontnuo, ou alternadamente, um conversor no MCC e outro no MDC e vice-versa. Na etapa de CFP, o MCC
apresenta algumas desvantagens de ser utilizado, como: necessria uma variao na frequncia e/ou razo cclica
para que o conversor corrija o fator de potncia (FP). Essa variao na frequncia e/ou razo cclica dificulta o
controle do conversor, alm de, no caso de necessidade de um filtro para sintetizar alguma frequncia, seria
necessrio um filtro que atenda a uma faixa de frequncias e no apenas uma frequncia, como no caso de
operao em frequncia fixa. Por esses motivos, usualmente, conversores para CFP so empregados no MCD. Nesse
trabalho, sero considerados os conversores para CFP e controle de potncia no MCD.
A tcnica de integrao proposta possui duas etapas principais: verificao do tipo de conexo dreno-source do
circuito e adaptao para a sua equivalente, conforme a tcnica proposta. Contudo, duas condies devem ser
satisfeitas para que os interruptores possam ser compartilhados:
1) Os interruptores a serem integrados devem compartilhar pelo menos um n comum.
5

2) Aps a integrao, os conversores continuam operando da mesma forma como individualmente.
1.4 Tipos de conexo para integrao
Basicamente, existem 4 possibilidades de ligao entre os interruptores, quando integrados: tipo T, tipo I-T, tipo
e tipo I-. Quando o ponto comum entre os interruptores o source, a conexo do tipo T. Quando o ponto
comum o dreno, a conexo do tipo I-T. A conexo do tipo quando o ponto comum o source do interruptor
do primeiro conversor e o dreno do segundo. Por fim, a conexo do tipo I- se o ponto comum o dreno do
primeiro conversor e o source do segundo.
Os conversores com conexo do tipo T e I-T entre os interruptores controlados, so integrados atravs da clula
de sobre corrente (SC), enquanto os conversores com conexo dos interruptores do tipo e tipo I- so integrados
pela clula de sobre tenso (ST). Nas integraes atravs da clula SC, o interruptor compartilhado submetido a
soma das correntes dos dois estgios, ou seja, uma sobre corrente devido ao compartilhamento do interruptor. Na
integrao atravs da clula ST, o interruptor submetido a uma sobre tenso e a corrente que circula atravs do
interruptor compartilhado a maior entre os estgios integrados, e no a soma delas, como na clula SC. So
apresentados abaixo os quatro tipos de conexes possveis para integrao dos semicondutores. Deve ser ressaltado
que os diodos nas figuras representam os diodos intrnsecos dos MOSFETs empregados, e as letras D e S
representam o drain e o source dos interruptores, respectivamente.
1.4.1 Conexo S-S: tipo T

1.4.2 Conexo D-D: tipo I-T


1.4.3 Conexo S-D: tipo

6

1.4.4 Conexo D-S: tipo I-


1.5 Integrao single-switch
As conexes do tipo T, tipo I-T, tipo e tipo I-, mostradas acima, originam as configuraes integradas dos
tipos: TSS, I-TSS, SS e I- SS. Nessas configuraes, pode haver interaes entre os conversores, levando a
operao inadequada do sistema. Assim, outros interruptores passivos, como diodos, podem ser requeridos para
prevenir uma operao inadequada. O interruptor compartilhado deve bloquear tenses unidirecionais e permitir
circulao de corrente bidirecional, proporcionada pela adio dos diodos D
f1
e D
f2
.

1.5.1 Conexo tipo TSS (referente a 2.1.1)
Combinando os interruptores S
R
e S
L
da conexo tipo T, obtida a conexo mostrada na abaixo, TSS, na qual, os
diodos D
b1
e D
b2
so utilizados para bloquear possvel diferena de tenso entre V
RR
e V
LL
quando o interruptor est
desligado. Os diodos D
f1
e D
f2
permitem a circulao de corrente bi-direcional, a qual era permitida na conexo
original pelos diodos intrnsecos dos interruptores.


1.5.2 Conexo tipo I-TSS (referente a 2.1.2)
A configurao do tipo I-T pode ser substituda pela configurao I-TSS, mostrada na figura abaixo.


7

1.5.3 Conexo tipo SS (referente a 2.1.3)
Quando S
R
e S
L
operam de forma sncrona, na configurao do tipo , essa pode ser substituda pela
configurao do tipo SS, mostrada na figura abaixo. Os diodos D
b1
e D
b2
no so mais necessrios porque o
interruptor precisa apenas bloquear a tenso unidirecional V
RR
+V
LL
quando S esta desligada, sendo que o prprio
interruptor cumpre essa tarefa. Como as correntes do estgio de correo de fator de potncia e do estgio CC-CC
podem no ser iguais, geralmente so utilizados os diodo D
ff1
e D
ff2
para propiciar um caminho para essa diferena
de corrente circular.


1.5.4 Conexo tipo I- SS (referente a 2.1.4)
A conexo do tipo I- SS opera com o mesmo princpio da configurao SS, em substituio a configurao
I-.



1.6 Exemplos
Nessa seo so apresentados exemplos de integrao de quatro conversores: Flyback-Flyback com clula ST,
Flyback-Flyback com clula SC, Buck-Flyback com clula ST e Buck-boost-Flyback com clula SC, respectivamente. So
apresentados, atavs de esquemticos dos circuitos, as etapas de integrao, desde a configurao original sem
integrao dos interruptores at a o circuito final integrado, passando pelas etapas de identificao dos pontos em
comum dos interruptores e mudana de posio dos interruptores para satisfazerem a tcnica proposta.

8


1.6.1 Flyback-Flyback com clula de sobre tenso


Figura 1 - Flyback-Flyback no integrado.

Figura 2 - Sinalizao dos pontos dos interruptores.


Figura 3 - Mudana de posio do interruptor para adequao tcnica proposta (Wu).


Figura 4 - Adequao nomenclatura da referncia (Wu) e sinalizao da possvel estrutura para integrao.

9


Figura 5 - Ilustrao da clula SS conectada aos pontos equivalentes no circuito no-integrado.


Figura 6 - Conversor flyback-flyback integrado utilizando clula de sobre tenso ( SS).

1.6.2 Flyback-Flyback com clula de sobre corrente


Figura 7 - Flyback-Flyback no integrado.


Figura 8 - Sinalizao dos pontos dos interruptores.

10


Figura 9 - Adequao nomenclatura da referncia (Wu) e sinalizao da possvel estrutura para integrao.


Figura 10 - Ilustrao da clula TSS conectada aos pontos equivalentes no circuito no-integrado.


Figura 11 - Conversor flyback-flyback integrado utilizando clula de sobre corrente (TSS).

1.6.3 Buck-Flyback com clula de sobre tenso

Figura 12 - Buck-Flyback no integrado.
11


Figura 13 - Sinalizao dos pontos dos interruptores.


Figura 14 - Mudana de posio do interruptor para adequao tcnica proposta (Wu).


Figura 15 - Adequao nomenclatura da referncia (Wu) e sinalizao da possvel estrutura para integrao.


Figura 16 - Ilustrao da clula I- SS conectada aos pontos equivalentes no circuito no-integrado.
12



Figura 17 - Conversor buck-flyback integrado utilizando clula de sobre tenso (I- SS).

1.6.4 Buck-boost-Flyback com clula de sobre corrente

Figura 18 - Buck-boost-Flyback no integrado.


Figura 19 - Sinalizao dos pontos dos interruptores.


Figura 20 - Mudana de posio do interruptor para adequao tcnica proposta (Wu).
13


Figura 21 - Adequao nomenclatura da referncia (Wu) e sinalizao da possvel estrutura para integrao.


Figura 22 - Ilustrao da clula I-TSS conectada aos pontos equivalentes no circuito no-integrado.

Figura 23 - Conversor buck-boost-flyback integrado utilizando clula de sobre corrente (I-TSS).


14

2. Tcnica de projeto
A partir de uma anlise simplificada dos circuitos dos conversores integrados possvel obter-se os principais
parmetros utilizados nas topologias, como valores de indutores e razo cclica por exemplo.
O mtodo de anlise utilizado o Modelo Equivalente In-Out, onde aproxima-se os conversores utilizados por
resistncias equivalentes e leva-se em conta a potncia de entrada, a potncia transferida do estgio CFP para o
estgio de controle de potncia e tambm o capacitor de acoplamento.

2.1 Tcnica geral: Modelo equivalente in-out
O circuito simplificado a ser analisado mostrado na Figura 24, sendo este vlido desde que se garanta que os
conversores operem em conduo descontnua.
A potencia de entrada dada por P(t), onde a tenso de entrada pode ser definida por V
p
sen (t), sendo V
p
o
valor de pico da tenso da rede e a sua frequncia angular. V
x
representa uma fonte de tenso CC, a qual vale V
dc

apenas para o conversor Buck, para os demais possui valbor zero. A fonte de corrente i(t) a corrente de sada do
estgio de CFP, a qual possui uma componente contnua e uma componente alternada com duas vezes o valor da
frequncia da rede. A componente alternada de i(t) circular pelo capacitor C
out
e a componente CC por R
2
.
Os resistores R
1
e R
2
representam, respectivamente, as resistncias equivalentes do estgio CFP e do estgio de
controle de potncia. C
out
o capacitor de barramento que liga os dois estgios.


Figura 24 Circuito equivalente para integrao dos conversores.

Sendo a potncia, tem-se:


onde R
1
vale:


I
1_md
obtido por


onde D a razo cclica e T o perodo da frequncia de comutao.
Analisando a Figura 25, observa-se as principais formas de onda dos conversores.
15

Sendo I
1_pico
:


com E sendo a tenso de entrada e L
1
a indutncia do indutor do CFP.


Figura 25 Principais formas de onda para os conversores integrados.

Assim temos I
1_md


E por consequncia R
1
:



A partir disso a potncia encontra-se como


Sendo


Temos que:


Sendo que apenas a parcela CC de corrente circula por R
2
, temos:
16


Onde


E a partir da relao abaixo


Encontramos R
2
:


Assim L
1
pode ser obtido por:



A potencia de sada ir depender do rendimento da topologia, como observado abaixo:



A razo cclica da topologia ir depender da carga e descarga da energia dos indutores. Tomando as correntes
de pico dessas situaes, pode ser obter a razo cclica crtica para o modo de conduo.



Para futuras simplificaes e anlises, duas variveis so definidas:


onde L
1
e L
2
so os indutores dos conversores das etapas de CFP e de controle de potncia, respectivamente.

2.2 Projetos individuais
Nesse item so apresentados exemplos de projeto dos conversores integrados propostos. As rotinas de clculo
foram implementadas no software Matchcad.

17

2.2.1 Flyback-Flyback com clula de sobre tenso

Descrio das variveis utilizadas:
Especificaes
Vin
rms
Tenso de entrada rms [V]
f Frequncia da tenso de entrada [Hz]
Vdc Tenso de sada do flyback PFC (barramento CC) [V]
Vo Tenso de sada do flyback (etapa de PC
1
) [V]
fs Frequncia de comutao dos interruptores [Hz]
%ripple Ondulao percentual na tenso de sada do flyback PFC [%]
%ripple
o
Ondulao percentual na tenso de sada do flyback PC [%]
Rendimento do flyback PC
n1 Relao de espiras do flyback PFC
n2 Relao de espiras do flyback PC
Parmetros calculados/ projetados
Vin_p Valor de pico da tenso de entrada
Po Potncia de sada do flyback
D Razo cclica crtica de trabalho
Lp1 Indutncia do enrolamento primrio do flyback PFC [H]
Lpo1 Indutncia do enrolamento primrio do flyback PC [H]
Lpo2 Indutncia do enrolamento secundrio do flyback PC [H]
Ns Nmero de espiras do secundrio do flyback
Cb Capacitor de barramento (sada do flyback PFC) [F]
Co Capacitor de sada (sada flyback PC) [F]
Razo entre Lp1 e Lpo1
m Razo entre a tenso de pico de entrada e a tenso de sada do flyback PC



1
Siglas: PFC etapa de correo de fator de potncia; PC = etapa de controle de potncia
18

Especificaes de Projeto:
















Relaes de projeto:













Vdc 150 :=
Vin
rms
220 :=
fs 50 10
3
:=
Vo 70 :=
Vin_p Vin
rms
2 :=
Ts
1
fs
:=
Po 70 := Vin_p 311.127 = Ts 2 10
5
=
q 0.9 := f 60 := e 2 t f :=
Pin
2
Po
q
:= T
1
f
:=
e 376.991 =
Pin
2
77.778 =
T 0.017 =
m
Vin_p
Vdc
:= D
Vdc
Vin_p Vdc +
:=
R
eq
Vdc
2
Pin
2
:=
m 2.074 = D 0.325 =
R
eq
289.286 =
o
m
2
2
:=
n
2
1 D ( )
D
Vo
Vdc
:=
n
1
1 :=
o 2.151 =
n
2
0.968 =
Lp
1
D
2
Vin_p
2
Ts R
eq

4 Vdc
2

:=
Lp
1
6.585 10
4
=
Lpo
1
Lp
1
o
:=
Lpo
1
3.061 10
4
= Lpo
2
Lpo
1
n
2
2
:= Lpo
2
2.868 10
4
=
%ripple 0.05 := AVdc %rippleVdc := AVdc 7.5 =
19









2






2
Um outro jeito de calcular o capacitor de barramento analisar a corrente que circula por ele.
C
b
D
2
Vin_p
2
Ts
2 Lp
1
Vdc
1
2 t 2 f AVdc
:=
C
b
1.834 10
4
=
R
o
Vo
2
Po
:=
R
o
70 =
%ripple
o
0.1 := AVo Vo %ripple
o
:=
AVo 7 =
ic t ( )
Vo
R
o
t D Ts s if
Vo
Lpo
2
1 D ( ) Ts
Vo
R
o

Vo
Lpo
2
t D Ts ( )

(
(

otherwise
:=
C
1
AVo
D Ts
Ts
t ic t ( )
(
(
]
d :=
C 1.247 10
6
=
0 4 10
6
8 10
6
1.2 10
5
1.6 10
5
2 10
5

2
0.8
0.4
1.6
2.8
4
Vo
R
o

Vo
Lpo
2
1 D ( ) Ts
Vo
R
o

ic t ( )
t
20

2.2.2 Flyback-Flyback com clula de sobre corrente

Especificaes de projeto:
V
rms
= 220 V ..................................................................................................Tenso eficaz de entrada
V
pk
= V
rms
.
2
.................................................................................................Tenso de pico de entrada
V
dc
= 150 V .....................................................................................................Tenso do barramento CC
V
o
= 70 V ....................................................................................................... Tenso de sada do conversor integrado
I
o
= 1 A .......................................................................................................... Corrente de sada do conversor integrado
f
s
= 50 kHz .....................................................................................................Frequncia de comutao
T
s
= 1/f
s
......................................................................................................... Perodo de comutao
2 . s s f e t = ....................................................................................................Frequncia angular de comutao
n = 1 ............................................................................................................. Relao de espiras do Flyback 1
P
o
= 70 W ..................................................................................................... Potncia de sada do conversor integrado
90% q = ....................................................................................................... Rendimento da topologia

Relaes de projeto:









Clculo da razo cclica: Potncia de entrada do Flyback 2:




Clculo da indutncia do primrio do flyback 2:
Clculo da indutncia do primrio do flyback 1:



Relao de espiras do flyback 2:
Clculo do secundrio do flyback 2



D
Vdc
Vpk n Vdc +
:=
Pin2
Po
q
:=
D 0.325 =
Pin2 77.778 =
Lp2
Vdc
2
D
2

2 Pin2 fs
:=
Lp1
Vpk
2
Lp2
2 Vdc
2

:=
Lp2 3.061 10
4
=
Lp1 6.585 10
4
=
nf2
1 D
D
Vo
Vdc
:= Ls2 nf2
2
Lp2 :=
nf2 0.968 = Ls2 2.868 10
4
=
21


Clculo da relao de indutncias do conversor integrado


Clculo da relao entre tenso de pico de entrada e tenso do barramento.



o
Lp1 q
Lp2
:=
o 1.936 =
M
Vpk
Vdc
:=
M 2.074 =
22

2.2.3 Buck-boost-Flyback com clula de sobre corrente

Especificaes de projeto:
Variveis utilizadas

- Frequncia do funcionamento do interruptor

- Frequncia da rede

- Perodo de chaveamento

- Tenso de barramento

- Tenso eficaz de entrada

- Tenso de pico de entrada

- Tenso na lmpada

- Potncia de entrada

- Potncia de sada

- Corrente na lmpada

- Rendimento

- Variao de tenso na lmpada

- Variao de tenso no barramento

Valores calculados
D - Razo cclica
Lbb - Indutor do conversor Buck -Boost
Lp - Indutncia primria do conversor Flyback
Ls - Indutncia secundria do conversor Flyback
Rfly - Resistncia equivalente do conversor Flyback
Cbus - Capacitor de barramento
Cout - Capacitor de sada

fs 50000Hz :=
f 60Hz :=
Ts
1
fs
2 10
5
s = :=
Vdc 150V :=
Vrms 220V :=
Vpk Vrms 2 311.127V = :=
Vlamp 70V :=
Pin 70W :=
Pout 70W :=
ilamp 1A :=
q 1 :=
AV
Cout
3.5V :=
AV
Cbus
5% :=
23

Relaes de Projeto:












Para garantir MCD no Flyback, a corrente no secundrio deve chegar a zero antes do fim do perodo T, como
mostrado na figura .
D
Vdc
Vdc Vpk +
0.325 = := m
Vpk
Vdc
2.074 = :=
o
m
2
2
2.151 = :=
Lbb
Vpk
2
D
2

4 Pout fs
7.303 10
4
H = :=
Lp
Lbb
o
3.395 10
4
H = :=
Ls n
2
Lp 6.373 10
4
H = :=
Rfly
2 Lp
D
2
Ts
321.429O = :=
Cbus
m
2
8 t
D
2
f fs Lbb AV
Cbus

1.65 10
4
F = :=
Cout
ilamp D
fs AV
Cout

1.859 10
6
F = :=
0 2 4 6 8 10
0
10
20
30
40
50
Relao entre alfa e m
o m ( )
m
24


Figura 26 Principais formas de onda para os conversores integrados.
Assim:


onde i
pico2
a corrente de pico do secundrio do flyback, L
2
a indutncia do secundrio e V
o
a tenso de sada.
Ainda:


onde i
pico1
a corrente de pico do primrio do flyback e n a relao de espiras.
Sendo


Encontramos








25

2.2.4 Buck-Flyback com clula de sobre tenso
Descrio das variveis utilizadas:
Especificaes
Vin Tenso de entrada rms [V]
Fin Frequncia da tenso de entrada [Hz]
Vdc
Tenso de sada do Buck [V]
Vo Tenso de sada do conversor flyback [V]
Io Corrente de sada do conversor flyback [A]
fs Frequncia de comutao dos interruptores [Hz]
Ripple_LF% Ondulao percentual na tenso de sada do Buck [%]
Ripple_HF% Ondulao percentual na tenso de sada do flyback [%]
b Rendimento do Buck
f Rendimento do flyback
Np Nmero de espiras do enrolamento primrio do flyback
Parmetros calculados/ projetados
Vpk Valor de pico da tenso de entrada
Po Potncia de sada do flyback
Dc Razo cclica crtica de trabalho
Lp Indutncia do enrolamento primrio do flyback [H]
Ns Nmero de espiras do secundrio do flyback
ngulo de igualdade da tenso de entrada e a tenso de sada do
Buck, tendo como referncia meio ciclo da tenso de entrada
[rad ou ]
Cdc Capacitncia capacitor de sada do Buck [F]
Co Capacitncia do capacitor de sada do flyback [F]
Razo entre indutncia do indutor do Buck pela indutncia do
enrolamento primrio do flyback
m Razo entre a tenso de pico de entrada e a tenso de sada do
buck

26

Projeto dos conversores integrados:
Especificaes de Projeto









Clculos de Projeto





























Vin 220 := Vdc 100 := Vo 70 := Io 1 :=
fin 60 := fs 50 10
3
:= Np 100 :=
Ripple_LF% 10 := Ripple_HF% 2 := qb 0.97 := qf 0.97 :=
Vpk Vin 2 := Vpk 311.127 =
Po Vo Io := Po 70 =
Dc
Vdc
Vpk
|

\
|
|
.
:=
Dc 0.321 =
Lp
Vdc
2
Dc
2

2
Po
qf
fs
:=
Lp 1.432 10
4
=
Ns
Ls
Lp
Np :=
Ns 147.789 =
c asin
Vdc
Vpk
|

\
|
|
.
:=
c 0.327 =
c
180
t
18.748 =
Lb
qf qb Dc
2

2 t Po fs
Vpk
2
t
2
c sin c ( ) cos c ( ) +
|

\
|
|
.
Vdc Vpk 2 cos c ( ) ( )

(
(

:=
Lb 4.018 10
4
=
Cdc
1
2 t 2fin ( )
Ripple_LF%
2
100

Po
qf qb ( )
Vdc
2
1
Ripple_LF%
2
100
|

\
|
|
|
.
2
:=
Cdc 1.971 10
4
=
Co
1
2 Vo
Ripple_HF%
100

\
|
|
.
fs
2

Vo
Ls
Dc 1 Dc ( )
2
:=
Co 4.734 10
6
=
o
qb
m
t
t m
2
1
1
m
2
m asin
1
m
|

\
|
|
.

|

\
|
|
.

Lb
Lp
2.807 =
27









m
Vpk
Vdc
:=
Vpk
Vdc
3.111 =
0 1 2 3 4 5 6 7 8 9 10
0
1
2
3
4
5
Vpk
Vdc
m
Lb
Lp
o m ( )
28

3. Esforos nos semicondutores
Nesse item so apresentados os clculos dos esforos nos semicondutores controlados e no controlados dos
conversores integrados propostos.
Conforme (Marchesan, 2007), o clculo da corrente eficaz que circula sobre o interruptor compartilhado no
uma tarefa simples, pois dado pela soma de correntes de dois estgios de potncia. Tambm possui uma
componente em alta frequncia, definida pela frequncia de comutao, cuja envoltria caracterizada pela tenso
da rede.

Figura 27 - Definio da corrente no interruptor compartilhado
A corrente eficaz no interruptor compartilhado calculado pela soma quadrtica dos valores de corrente eficaz
de cada um dos tringulos (vide fig. 27), tendo em vista sua variao conforme a envoltria senoidal da tenso da
rede.
Define-se ento a varivel nt, que o nmero de tringulos presentes em meio perodo da rede (tenso de
entrada retificada). O valor nt a relao entre o perodo de comutao e meio perodo da rede.
A seguir, 4 exemplos de clculo de esforos nos semicondutores so apresentados, bem como as relaes x m,
onde pode-se analisar a variao da relao entre os valores das indutncias conforme a variao da relao entre a
tenso de entrada da rede e a tenso de barramento (Vdc).

3.1 Flyback-Flyback com clula de sobre tenso
Clculo da corrente eficaz no interruptor integrado










nt
T
2
Ts
:=
nt 416.667 = nti ceil nt ( ) := nti 417 =
| asin
o
m
|

\
|
|
.
:=
| 1.571 0.272i =
T
|
|
e
:=
nt
1
T
|
Ts
:=
nt1 ceil nt
1
( )
:=
nt1 212 =
29









Clculo dos esforos nos diodos da integrao (D
FF1
e D
FF2
)










Relao m x




Is
ef
2
T
1
nti
n
0
D Ts
t
Vdc
Lpo
1
t
|

\
|
|
.
2
(
(
(
(
]
d

=
m 2 > if
2
T
2
1
nt1
n
0
D Ts
t
Vdc
Lpo
1
t
|

\
|
|
.
2
(
(
(
(
]
d

nt1
nti nt1
n
0
D Ts
t
Vin_p sin t
n
nti

\
|
|
.

Lp
1
t
|

\
|
|
|
.
2
(
(
(
(
(
]
d

=
+

(
(
(
(
(

otherwise
:=
Is
ef
1.05 =
Is
pico
Vdc
Lpo
1
D Ts m 2 > if
Vin_p
Lp
1
D Ts otherwise
:=
Vs
pico
Vin_p Vdc +
Vdc
n
1
+
Vo
n
2
+ :=
Is
pico
3.188 = Vs
pico
683.445 =
Id
ff1_ef
2
T
1
nti
n
0
D Ts
t
Vdc
Lpo
1
Vin_p sin t
n
nti

\
|
|
.

Lp
1

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(

:=
Id
ff1_ef
0.511 =
Vd
ff1_pico
Vin_p
Vdc
n
1
+ := Vd
ff2_pico
Vdc
Vo
n
2
+ :=
Vd
ff1_pico
461.127 = Vd
ff2_pico
222.318 =
o 0 0.0001 , 10 .. :=
m o ( ) 2 o :=
30




0 2 4 6 8 10
0
1
2
3
4
5
Vin_p
Vdc
m o ( )
Lp
1
Lpo
1
o
31

3.2 Flyback-Flyback com clula de sobre corrente
Clculo da corrente eficaz no interruptor integrado
Nmero de tringulos considerados


NTi = 417

Equao da corrente eficaz no interruptor compartilhado






Corrente de pico no interruptor
Corrente de pico 1




Corrente de pico 2



Corrente de pico no interruptor



Clculo da tenso de bloqueio do interruptor integrado


Clculo das correntes eficazes nos diodos de integrao D
f1
e D
f2

Corrente eficaz em D
f1
















NT
1
2 fr Ts
416.667 = :=
Ief 2 fr
1
NT
n
0
D Ts
t
Vdc
Lp2
Vpk sin
n t
NT
|

\
|
|
.

Lp1
|

\
|
|
|
.
+

(
(
(

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(

:=
Ief 1.721 = A
Ip1
Vrms
Lp2
D Ts :=
Ip1 4.676 = A
Ip2
Vdc
Lp1
D Ts :=
Ip2 1.482 = A
Ips Ip1 Ip2 + :=
Ips 6.158 = A
Vef Vdc
Vo
nf2
+ 222.318 = := V
32






Corrente eficaz em D
f2






Relao m x



0 5 10 15
2
3
4
5
6
7
M
i
o
i
















Idf1 2 fr
1
NT
n
0
D Ts
t
Vpk sin
n t
NT
|

\
|
|
.

Lp1
|

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(

:=
Idf1 0.715 = A
Idf2 2 fr
1
NT
n
0
D Ts
t
Vdc
Lp2
|

\
|
|
.
t

(
(

2
(
(
(
(
]
d

(
(
(
(

:=
Idf2 1.049 = A
33


3.3 Buck-boost-Flyback com clula de sobre corrente
Corrente RMS no interruptor

- nmeros de tringulos considerados




Corrente de pico no interruptor


Tenso mxima no interruptor


Corrente RMS no diodo Db


Corrente de pico no diodo Db






NT
1
2 f Ts
416.667 = :=
NT 417 :=
n 1 2 , NT .. :=
Vret n ( ) 311V sin
t
NT
n
|

\
|
|
.
:=
Is
ef
2 f
1
NT
n
0
D Ts
t
Vdc
Lp
Vret n ( )
Lbb
+
|

\
|
|
.
t

(
(

2
(
(
(
]
d

=
1.551A = :=
ipico
S
Vpk
Lbb
D Ts
Vdc
Lp
D Ts + 5.641A = :=
Vpico
S
Vpk Vdc + 461.127V = :=
IDb
ef
2 f
1
NT
n
0
D Ts
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

=
0.945A = :=
ipico
Db
Vdc
Lp
D Ts 2.872A = :=
34

3.4 Buck-Flyback com clula de sobre tenso
Descrio das variveis utilizadas:
Parmetros calculados/ projetados
ngulo em que a parcela de corrente no interruptor devido ao
conversor Buck igual a do flyback, tendo como referncia meio
ciclo da tenso de entrada [rad ou ].
np Nmero comutaes (pulsos) de alta frequncia a cada semi-
ciclo da tenso de entrada (meio ciclo)
ni Nmero comutaes (pulsos) de alta frequncia correspondente
ao ngulo , quando as correntes do Buck e do flyback se
igualam no subida da tenso de entrada
nf Nmero comutaes (pulsos) de alta frequncia correspondente
ao ngulo -, quando as correntes do Buck e do flyback se
igualam novamente na queda da tenso de entrada
Isw_rms Corrente rms no interruptor compartilhado S [A]
Id1_rms Corrente rms no diodo D1 (Buck) [A]
ni Nmero comutaes (pulsos) de alta frequncia correspondente
ao ngulo , quando tenso de entrada se iguala tenso de
sada do buck na subida da tenso de entrada
nf Nmero comutaes (pulsos) de alta frequncia correspondente
ao ngulo -, quando tenso de entrada se iguala tenso de
sada do Buck na queda da tenso de entrada
Id2_rms Corrente rms no diodo D2 [A]
Isw_pk Corrente de pico no interruptor compartilhado [A]
VSW_max Tenso mxima no interruptor compartilhado [V]
ID1_pk Corrente de pico mxima no diodo D1 [A]
VD1_max Tenso reversa mxima no diodo D1 [V]
ID2_pk Corrente de pico mxima no diodo D2 [A]
VD2__max Tenso reversa mxima no diodo D2 [V]

Clculo da corrente eficaz no interruptor integrado
Para












| asin
Lb Lp + ( )
Lp
Vdc
Vpk

(
(

:=
| 1.571 0.657i =
sin | ( ) 1.224 =
np round
fs
2 fin
|

\
|
|
.
:=
np 417 =
ni round
|
t
np
|

\
|
|
.
:=
ni 226 =
nf round
t | ( )
t

(
(

np

(
(

:=
nf 191 =
35




Clculo das Correntes Eficazes nos diodos da integrao (D
1
e D
2
)









Clculo das Correntes e Tenses Mximas no Interruptor Integrado e nos Diodos



Isw_rms A
Vdc
Lp
Dc
3
3

1
fs

B 2 fin
1
ni
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

(
(
(
(

ni
nf
n
0
Dc
fs
t
Vpk sin t
n
np

\
|
|
.
Vdc
Lb
|

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(
(

+
nf
np
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

(
(
(
(

(
(
(
(
(
(


I A sin | ( ) 1 > if
B otherwise

I
:=
Isw_rms 1.47 =
Id1_rms A 0
B 2fin
ni
nf
n
0
Dc
fs
t
Vpk sin t
n
np

\
|
|
.
Vdc
Lb
Vdc
Lp

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(
(


I A sin | ( ) 1 > if
B otherwise

I
:=
Id1_rms 0 =
nci round
c
t
np
|

\
|
|
.
:=
nci 43 =
ncf round
t c ( )
t

(
(

np

(
(

:=
ncf 374 =
Id2_rms A 2 fin
1
nci
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

(
(
(
(

nci
ni
n
0
Dc
fs
t
Vdc
Lp
Vpk sin t
n
np

\
|
|
.
Vdc
Lb

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(
(

+
nf
ncf
n
0
Dc
fs
t
Vdc
Lp
Vpk sin t
n
np

\
|
|
.
Vdc
Lb

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

(
(
(
(
(
(

+
ncf
np
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

(
(
(
(

(
(
(
(
(
(


B 2 fin
1
nci
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

= nci
ncf
n
0
Dc
fs
t
Vdc
Lp
Vpk sin t
n
np

\
|
|
.
Vdc
Lb

\
|
|
|
.
t

(
(
(

2
(
(
(
(
(
]
d

=
+
ncf
np
n
0
Dc
fs
t
Vdc
Lp
|

\
|
|
.
t

(
(

2
(
(
(
]
d

=
+

(
(
(
(
(
(


I A sin | ( ) 1 < if
B otherwise

I
:=
Id2_rms 1 =
Isw_pk A
Vdc
Lp
Dc
fs

B
Vpk
Lb
Dc
fs

I A sin | ( ) 1 > if
B otherwise

I
:=
Isw_pk 4.49 =
36












VSW_max 1.1 Vpk Vdc +
Np
Ns
Vo +
|

\
|
|
.
:=
VSW_max 504.341 =
ID1_pk A 0
B
Vpk
Lb
Dc
fs

\
|
|
.
Vdc
Lb
Dc
fs

\
|
|
.

I A sin | ( ) 1 > if
B otherwise

I
:=
ID1_pk 0 =
VD1_max 1.1 Vdc
Np
Ns
Vo +
|

\
|
|
.
:=
VD1_max 162.101 =
ID2_pk
Vdc
Lp
Dc
fs
:=
ID2_pk 4.49 =
VD2_max Vpk := VD2_max 311.127 =
37

4. Resultados de simulao
Nesse item so apresentados os resultados de simulao para comprovao da metodologia de projeto
apresentada. So apresentadas as formas de onda de tenso de sada conversor integrado, tenso de sada do
primeiro conversor (tenso de barramento), corrente de sada do conversor, corrente nos indutores para
comprovao da conduo crtica, tenso no interruptor compartilhado, corrente no interruptor compartilhado e
tenso e corrente nos diodos D
f1
e D
f2
.

4.1.1 Flyback-Flyback com clula de sobre tenso

Figura 28 - Flyback-flyback integrado com clula de sobre tenso

Figura 29 - Tenso de sada do conversor integrado
38


Figura 30 - Tenso no barramento CC

Figura 31 - Corrente de sada do conversor integrado
39


Figura 32 - Corrente dos dois flybacks em detalhe, mostrando a conduo crtica

Figura 33 - Tenso no interruptor compartilhado


40


Figura 34 - Corrente no interruptor compartilhado

Figura 35 Corrente e tenso no diodo Dff1
41


Figura 36 Corrente (nula) e tenso no diodo Dff2


Figura 37 - Valores eficazes das correntes no interruptor compartilhado e no diodo Dff1


42

4.1.2 Flyback-Flyback com clula de sobre corrente


Figura 38 - Flyback-flyback integrado com clula de sobre corrente

Figura 39 Tenso de sada do conversor integrado
43


Figura 40 Tenso no barramento CC

Figura 41 Corrente de sada do conversor integrado
44


Figura 42 - Corrente dos dois flybacks em detalhe, mostrando a conduo crtica


Figura 43 Tenso no interruptor compartilhado
45


Figura 44 Corrente no interruptor compartilhado com valor eficaz em detalhe


Figura 45 Corrente e tenso no diodo Df1 com corrente eficaz em detalhe

46


Figura 46 Corrente e tenso no diodo Df2 com corrente eficaz em destaque






47

4.1.3 Buck-boost-Flyback com clula de sobre corrente


Figura 47 Circuito simulado no software PSIM.


Figura 48 Tenso de sada do conversor integrado

Figura 49 Tenso de barramento Vb.
48


Figura 50 Tenso de entrada (50 vezes menor) e corrente de entrada.

Figura 51 Corrente no interruptor.


Figura 52 Corrente no interruptor, com valor mximo em destaque.

49


Figura 53 Corrente no interruptor, com valor eficaz em destaque.


Figura 54 Tenso no interruptor.


Figura 55 Tenso no interruptor, com valor mximo em destaque.
50


Figura 56 Corrente no indutor do Buck-Boost.


Figura 57 Corrente no diodo Db, com valor eficaz em destaque.

Figura 58 Corrente no Primrio do Flyback.
51


Figura 59 Tenso no diodo Db


4.1.4 Buck-Flyback com clula de sobre tenso

Figura 60 Circuito Simulado
52


Figura 61 Tenso de sada [V, ms].

Figura 62 Tenso Vdc [V, ms].
53


Figura 63 Tenso (escala 1/50) e corrente de entrada [V, A, ms].

Figura 64 Correntes primria e secundria no conversor flyback de sada [A, us].
54


Figura 65 Corrente no indutor do conversor Buck [A, ms].

Figura 66 Corrente no MOSFET S [A, ms].
55


Figura 67 Tenso no MOSFET S [V, ms].

Figura 68 Corrente no diodo D1 [mA, ms].
56


Figura 69 Tenso reversa no diodo D1 [V, ms].

Figura 70 Corrente no diodo D2 [mA, ms].
57


Figura 71 Tenso reversa no diodo D2 [V, ms].

Figura 72 Correntes rms em S, D1 e D2 [A].









58

5. Concluso

Este estudo apresentou uma metodologia de projeto para as integraes de diferentes conversores que
compem um reator eletrnico. A integrao ocorre entre a etapa de correo do fator de potncia e o controle da
potncia, onde o reator opera em modo de conduo descontnua.
apresentado o equacionamento detalhado das topologias e os resultados simulados obtidos mostram
coerncia com os teoricamente demonstrados. Algumas diferenas na obteno dos resultados tericos se devem s
caractersticas de sobre-tenso e sobre-corrente que ocorrem no interruptor principal e tambm devido aos
parmetros de projetos adotados.
Os grficos da relao versus m mostram que a tenso de barramento de todas as topologias propostas,
quando operando no modo de conduo descontnua, somente depende da relao entre as indutncias do estgio
de correo do fator de potncia e do estgio de controle de potncia.
Observa-se a grande vantagem na integrao das etapas para a diminuio do nmero de componentes nas
topologias e para proporcionar uma diminuio de custos em uma futura implementao do projeto.


59

Bibliografia

[1] Costa, M. A. (2008). Compensacin de resonancias acsticas en lmparas de descarga en halogenuros metlicos
por medio de onda cuadrada de baja frecuencia: caracterizacin de lmparas y propuesta de nuevas topologas de
alimentacin. Espanha: Universidad de Oviedo.
Marchesan, T. B. (2007). Integrao de conversores estticos aplicados a sistemas de iluminao pblica. Santa
Maria: UFSM.
Wu, T.-F., & Yu, T.-H. (janeiro de 1998). Unified approach to developing single-stage power converters. IEEE
Transactions on aerospace and electronic systems , 34, pp. 211-223.

You might also like