You are on page 1of 14

ELETRNICA

DIGITAL
TRRDUO DR 5~ EDi O
NORTE-RMERICRNR
J ames Bi gnel l
Rober t Donov an
Tr aduo
Al i Tas ks
Rev i s o t cni ca
Wnder s on de Ol i v ei r a As s i s
Doutor em Engenharia Eltrica pela Unicamp,
professor nos cursos de Engenharia Eltrica e Engenharia de Controle e Automao
e coordenador do curso de ps-graduao em Automao e Controle
do Instituto Mau de Tecnologia (lMT)
#- CENGAGE
, l.earnlng
Austrlia- Brasil- [apo > Coreia Mxico Cingapura Espanha- Reino Unido' Estados Unidos
CENGAGE
Lear n i ng
El et r ni ca Di gi t al - t r aduo da 5' edi o
nor t e-amer i cana
[ames Bi gnel l e Rober t Donov an
Gerente Editorial: Patricia la Rosa
Editor de Desenvolvimento: Fbio Gonalves
Supervisora de Produo Editorial: Fabiana Alencar
Albuquerque
Produtora Editorial: Monalisa Neves
Ttulo Original: Digital Electronics - 5
th
edition
ISBN Original 13:978-1-4180-2026-2
ISBN Original 10: 1-4180-2026-5
Traduo Ali Tasks
Reviso Tcnica: Wnderson de Oliveira Assis
Copidesque: Carlos Villarruel
Reviso: Cristiane Mayumi Morinaga
Crita Ferrari Negromonte
Diagramao: Cia. Editorial
Capa: Ventura Design
Impresso no Brasil.
Printed in Brazii.
5678 13 12 1110
2008 Thomson Delmar learning Inc., uma parte da
Cengage learning.
2010 Cengage learning. Todos os direitos reservados.
Todos os direitos reservados. Nenhuma parte deste livro
poder ser reproduzida, sejam quais forem os meios
empregados, sema permisso, por escrito, da Editora. Aos
infratores aplicam-se as sanes previstas nos artigos 102,
104,106 e 107da lei n9.610, de 19de fevereiro de 1998.
Esta editora empenhou-se em contatar os responsveis
pelos direitos autorais de todas as imagens e de outros ma-
teriais utilizados neste livro. Se porventura for constatada
a omisso involuntria na identificao de algum deles, dis-
pomo-nos a efetuar, futuramente, os possveis acertos.
Para informaes sobre nossos produtos,
entre em contato pelo telefone 0800111939
Para permisso de uso de material desta obra,
envie seu pedido
para di r ei t os aut or ai s @cengage.com
2010 Cengage learning. Todos os direitos reservados.
ISBN-13:978-85-221-0745-2
ISBN-10: 85-221-0745-9
Cengage Lear ni ng
Condomnio E-Business Park
RuaWerner Siemens, III - Prdio 20 - Espao 4
lapa de Baixo - CEP05069-900
So Paulo - SP
Te!.:(11)3665-9900 - Fax:(11)3665-9901
SAC: 0800 111939
Para suas solues de curso e aprendizado, visite
www.cengage.com.br
111
SISTEMAS NUMRICOS 1
ema Numrico Binrio 2
verso de Binrio em Decimal 4
verso de Decimal em Binrio 5
ema Numrico Octal 8
~onverso de Binrio em Octal 10
Converso de Octal em Binrio 11
Sistema Numrico Hexadecimal 12
Converso de Binrio em Hexadecimal 14
: nverso de Hexadecimal em Binrio 15
:3ecimal Codificado em Binrio (BCD) 15
io Binria 21
~ trao Binria 24
agnstico e Soluo de Problemas de um Somador de 4 Bits 26
licao Digital 28
esumo 29
u. estes e Problemas 30
.ab 1A Somador Completo de 4-Bits 7483 32
Lab 1B Somador Completo de 4-Bits 4008 38
PORTAS LGICAS 41
ortas 42
versores 42
ortas OR 44
Portas ANO 49
ortas NAND 55
ortas NOR 58
abilitao/lnibio do Controle de Dados 62
abilitao/lnibio de Portas ANO 62
abilitao/lnibio de Portas NAND 63
abilitao/lnibio de Portas OR 64
abilitao/lnibio de Portas NOR 65
esumo: Habilitao/Inibio 66
VIII ELETRNICA DIGITAL
6.6
6.7
6.8
6.9
6.10
6.11
6.12
6.13
6.14
6.15
6.16
Aplicaes de Coletor Aberto 272
CMOS 274
Subfamlias CMOS 274
Especificaes do CMOS 277
Interface entre TIL e CMOS 280
CMOS de Baixa Tenso 282
Emitter Coupled Logic (ECL) 284
Interface entre ECL e Outras Famlias Lgicas 286
Tecnologia de Montagem em Superfcie 288
Especificaes de CPLD (Opcional) 290
Diagnstico e Soluo de Problemas de Dispositivos TIL CMOS 291
Aplicao Digital 292
Resumo 294
Questes e Problemas 294
Lab 6A Especificaes e Portas de Coletor Aberto 297
Lab 6B Especificaes e Inversores de Dreno Aberto 299
7 FLl P-FLOPS 301
7.1
7.2
7.3
7.4
7.5
7.6
7.7
7.8
7.9
7.10
7.11
Introduo aos Flip-Flops 302
---
Flip-Flops SET-RESET com Portas NAND 302
Flip-Flops SET-RESET com Portas NOR 304
Comparao entre Flip-Flops SET-RESET com NAND e NOR 306
---
Utilizao de um Flip-Flop SET-RESET como Debounce em Chaves 307
Flip-Flop SET-RESET Sncrono 308
Flip-Flop D Transparente 310
Flip-Flop D Mestre-Escravo 313
Flip-Flop D Acionado por Borda 319
Programao de um CPLD (Opcional) 319
Diagnstico e Soluo de Problemas em um Circuito Digital 324
Aplicao Digital 326
Resumo 327
(ll.lestes eProblemas 328
Lab 7A Flip-Flops 330
Lab 7B Flip-Flops 332
8 FLl P-FLOPS D MESTRE-ESCRAVO E JK 333
8.1
8.2
8.3
Alternando a Sada de um Flip-Flop D Mestre-Escravo 334
O Flip-Flop JK 335
Clock sem Sobre posio 338
SU M R IO IX
::
Contador de Deslocamento 340
Cls de Flip-Flops JK Tpicos 343
Programao de um CPLD (Opcional) 344
Diagnstico e Soluo de Problemas em Flip-Flops JK 348
Aplicao Digital 351
Resumo 352
Questes e Problemas 352
Lab 8A Contador de Deslocamento e Clock Atrasado 357
Lab 8B Flip-Flops JK 359
REGISTRADORES DE DESLOCAMENTO 361
:: Registrador de Deslocamento Construdo a partir de Flip-Flops JK 362
Dados Paralelos e Seriais 363
Entrada Paralela e Sada Serial 364
Formatos de Transmisso de Dados Seriais 366
Circuitos Integrados Registradores de Deslocamento 370
Padres de Dados Seriais 373
Cdigo ASCII 376
Programao de um CPLD (Opcional) 378
Diagnstico e Soluo de Problemas em um Sistema RS-232C 382
Porta USB 384
Aplicao Digital 387
Resumo 387
Questes e Problemas 388
Lab 9A Registradores de Deslocamento 391
Lab 9B Registradores de Deslocamento 398
CONTADORES 399
:
Contador Assncrono 400
Mtodo "Decode-and-Clear" para Fazer um Contador Assncrono de Diviso por N 401
Contador Sncrono de Diviso por N 403
Contadores Pr-ajustveis 406
Contador Crescente-Decrescente 409
Circuitos Integrados de Contadores com Tecnologia TTL-MSI Tpicos 411
Contador de Diviso por N e) t1 415
Programao de um CPLD (Opcional) 418
Diagnstico e Soluo de Problemas em Contadores 423
Aplicao Digital 425
Resumo 426
X ELETRNICA DIGITAL
Questes e Problemas 427
Lab 1DA Contadores 429
Lab 10B Contadores 432
11 ENTRADAS E CLOCKS SCHMITT-TRIGGER 433
11.1 Entrada Schmitt- Trigger 434
11.2 Utilizao de um Schmitt-Trigger para Converter uma Onda Irregular em Onda Quadrada 434
11.3 Circuito de Clock Schmitt-Trigger 435
11.4 Temporizador 555 Usado como Circuito de Clock 438
11.5 Osciladores a Cristal 444
11.6 Diagnstico e Soluo de Problemas de Circuitos de Clock 445
Aplicao Digital 447
Resumo 448
Questes e Problemas 448
Lab llA Schmitt-Triggers e clocks 451
Lab 118 Clocks 453
12 CIRCUITOS DE DISPARO 455
12.1 Chave com Debounce Usando Circuito de Disparo 456
12.2 Circuito Alongador de Pulso 456
12.3 Circuito de Disparo com Reacionamento 458
12.4 Circuito de Disparo sem Reacionamento 459
12.5 O555 como Circuito de Disparo nico 460
12.6 74121 e 74LS122 462
12.7 Separador de Dados 464
12.8 Diagnstico e Soluo de Problemas de Circuitos de Disparo 466
Aplicao Digital 468
Resumo 468
Questes e Problemas 469
Lab 12A Circuitos de Disparo 471
Lab 128 Circuitos de Disparo 472
13 CONVERSES DE DIGITAL PARA ANALGICO E DE
ANALGICO PARA DIGITAL 475
13.1 Redes de Resistores para Converso Digital-Analgica 476
13.2 Conversor Digital-Analgico TTL 480
13.3 Converso Analgico-Digital Utilizando Comparadores de Tenso 482
13.4 Conversor Analgico-Digital de Contagem e Comparao 484
13.5 Conversor Analgico-Digital de Aproximao Sucessiva 487
S U M R I O XI
6 Circuito Integrado de Conversor Digital-Analgico DAC0830 490
1 Desenvolvimento da Lgica de um Conversor Analgico-Digital
com Comparador de Tenso de 3 Bits 493
Diagnstico e Soluo de Problemas de Conversores Digital-Analgicos 494
Aplicao Digital 496
Resumo 497
Questes e Problemas 497
Lab 13A Digital-Analgico e Analgico-Digital 499
Lab 13B Conversores Analgico-Digital 501
DECODIFICADORES, MULTIPLEXADORES,
DEMULTIPLEXADORES E DISPLAYS 503
-.1
- . 2
--.3
Decodificadores 504
Demultiplexadores 506
Multiplexadores 507
Utilizao de um Multiplexador para Reproduzir uma Tabela-Verdade Desejada 507
CI de Multiplexador e Qemultiplexador 511
Multiplexador de Osciloscpio de 8Traados 513
Diodo Emissor de Luz 515
Display de Sete Segmentos 516
Display de Cristal Lquido (LCD) 520
Programao de um CPLD (Opcional) 524
Diagnstico e Soluo de Problemas em Decodificadores 533
Aplicao Digital 536
Resumo 537
Questes e Problemas 538
Lab 14A Multiplexadores, LEDs e Displays de Sete Segmentos 541
Lab 14B LED 544
-.
-.5
-.6
-.7
-.8
-.9
-.10
-.11
5 PORTAS DE TRS ESTADOS E INTERFACE COM
CORRENTE ALTA 545
Portas de Trs Estados 546
Inversores e Buffers de Trs Estados 548
Barramentos de Computadores e Porta de Trs Estados 551
Buferizao para Alta Corrente e Alta Tenso 552
Multiplexao de Displays de LEDs de Sete Segmentos 556
Isolamento de Circuitos com Optoacopladores 558
Transistor Bipolar de Porta Isolada (lGBT -Insulated Gate Bipolar Transistor) 558
Diagnstico e Soluo de Problemas em Circuitos Digitais de Alta Corrente 560
XII E L E T R N I C A D I G I T A L
Aplicao Digital 562
Resumo 563
Questes e Problemas 564
Lab 15A Portas de Trs Estados 565
Lab 158 Interface de Alta Corrente 566
16 MEMRIAS E INTRODUO A
MICROCOMPUTADORES 567
16.1 O Microcomputador e Suas Partes 568
16.2 Unidade Central de Processamento 568
16.3 Memria do Computador 572
16.4 ROM 572
16.5 PROM 573
16.6 EPROM 575
16.7 EEPROM 577
16.8 RAM Esttica 578
16.9 RAM Dinmica 580
16.10 Entrada/Sada do Computador 582
16.11 Programa 585
16.12 Microcontrolador 588
Aplicao Digital 590
16.13 Memria Flash 592
Resumo 598
Questes e Problemas 599
Lab 16 RAM 600
APNDICES 603
A Planos de Laboratrio 605
8 Equipamentos Necessrios para os Laboratrios 609
C Pinagens 611
D Portas NAND, MOS e CMOS 619
Gl os s r i o 625
ndi ce Remi s s i v o 635
nica digital, emsua quinta edio, apresenta um texto gil eobjetivo, ideal para es-
. -ersitrios epara aqueles envolvidos com acincia de modo geral, que precisam de
_ ~em introdutria em eletrnica digital. Embora nenhum conhecimento prvio em
dl~:X::~.;:a digital seja especificamente necessrio, uma boa compreenso sobre como funcionam
.:::=:.:01[05- CC permitir que os alunos sintam mais confortveis quanto aos conceitos de ten-
-~ e e resistncia. Aqueles que conclurem este curso estaro aptos para trabalhar as-
_ _ -.>..~relacionados ao hardware envolvido em um curso de microprocessadores.
nRr : ; I=t NIZAO DO TEXTO
-= -r ~ :. . ' "estorganizado emdezesseis captulos, um para cada semana deum semestre cheio. Cada
a: : u: : : . ou-ennina com exerccios delaboratrio estreitamente relacionados ao material do captulo.
':'::!i!iC~..,wuratrios, ateoria testada na prtica eso aprendidas habilidades prticas, o que per-
equilbrio entre teoria eprtica. Esta edio est organizada da seguinte maneira:
5~itelmasde Numer ao
,-",:,..;~.=,o1aborda os sistemas numricos binrio, octal, hexadecirnal edecimal codificado em
tamente com adio esubtrao binria.
s Bs i cas
~,-_nc-_ a4abordam as portas bsicas eportas exclusive-OR , nos quais sedetalham sm-
los de lgica invertida, expresses booleanas, tabelas-verdade, habilitao/inibi-
-=.;... aso de portas. Formas de onda de contadores de deslocamento ecicuitos de clocks
~".;.;;;:-':" so utilizados para apresentar a anlise de formas de onda. M todos de lgebra
apas de Karnaugh so usados para a implementao das tabelas-verdade forne-
. ~'-'La..il.i-se as portas exclusive--OR como geradores de paridade, verificadores de pa-
I::"",-~-..maradores de magnitudes.
~"W!""I':'~I:::::llr1nres
resenta o mtodo de subtrao em complemento de 1e2juntamente com aadi-
~:i:;:;>ais' codificados em binrio e nmeros em complemento de 2 com sinal. Circuitos
..:~ro::-3,,~i>tratores em complemento de 1e2ecircuitos somadores de decimais codificados
o criados por meio da utilizao de portas bsicas, em conjunto com somadores
.=r !1o: : ': i 5: l S ( : ' . e" ~ bits,
XIV E L E T R N I C A D I G I T A L
Es peci fi caes
Sadasdotipo totem-pole edecoletor aberto socomparadas no Captulo 6.Comparam-se tam-
bmascaractersticas eosparmetros dassubfarnlias TTL eCM OS. O captulo apresenta atec-
nologia Emitter-Coupled Logic. Abordam-se ainda o encapsulamento decircuitos integrados
commontagem emsuperfcie eresistores.
Fl i p-Fl ops
U maprogresso deflip-flops estudada nos captulos 7e8,comeando comflip-flops compor-
tas NAND eavanando pelos flip-flops deporta, transparentes, dedados, mestre-escravo eJK.
OS flip-flops easportas JK soutilizados para acriao deformas deonda decontadores dedes-
locamento ecircuitos declock atrasados.
Comuni caes Di gi t ai s
O Captulo 9apresenta circuitos integrados deregistradores dedeslocamento serial eparalelo. O
padro R S-232eo cdigo ASCII so estudados, eumreceptor serial criado apartir deportas
flip-flop. Abordam-se tambm asportas debarramento serial universal (U SB). No exercciode
laboratrio de"relaes humanas", quatro alunos trabalham emequipe para criar umreceptor
serial comflip-flops, portas ecircuitos integrados deregistradores dedeslocamento. O sistema
inclui circuitos deregistradores dedeslocamento ecircuitos declock atrasado estudados no Ca-
ptulo 8. O laboratrio estar concludo quando cadamembro do grupo for capaz dereceber e
decodificar ossinaisASCII R S-232procedentes deumcomputador.
Ci r cui t os de Tempor i zao
Contadores do tipo "decode-and-clear" esncronos soapresentados no Captulo 10.Estudam-
-seoscircuitos integrados decontadores eoscontadores criados apartir deflip-flops eportas.
O aluno aprende aprojetar ecriar contadores sncronos quecontam emqualquer sequncia.
Portas Schmitt-trigger soapresentadas no Captulo 11.Portas Schmitt-trigger, temporizado-
res555,portas CM OS ecristaissoutilizadosparaacriaodeumavariedadedecircuitosdeclock.
Circuitos dedisparo, comesemreacionamento, so abordados no Captulo 12.Estudam-se
oscircuitos dedisparo emcircuito integrado ecircuitos dedisparo criados comportas Schmitt-
-trigger etemporizadores 555.
Ci r cui t os de Int er face
O Captulo 13apresenta uma sequncia detpicos relativos ao interfaceamento entre circuitos
decontrole digital eomundo externo.
Conversores digital-analgico eanalgico-digital soabordados no Captulo 13.Contadores
ecomparadores, conversores deflash econversores deaproximao sucessivaso criados com
flip-flops, portas ecomparadores detenso. O circuito deaproximao sucessivacomeacomos
PR EF CIO X V
.::::r::::::::CS- de contadores de deslocamento e circuitos de clock atrasados desenvolvidos no Cap-
_ resentarn-se ainda conversores de circuitos integrados.
tulo 14apresenta circuitos integrados de multiplexadores edemultiplexadores edis-
~ . ~ . . . -. c LED ecristal lquido de sete segmentos.
Ca tulo 15apresenta as portas de trs estados eos drivers de barramentos. So fornecidos
~==;~tS-deinterfaceamento entre circuitos decontrole edispositivos de alta corrente ealta tenso.
duo a Mi cr ocomput ador es
o 16uma ponte entre aeletrnica digital eos microcomputadores. Abordam-se aspar-
~ ...... casde um microcomputador, eapresentam-se circuitos integrados de memria, alm de as-
relacionados aos CIs dememria flash esua utilizao emcartes inteligentes (SmartM edia).
-stelivro, h uma continuidade do temas estudados: ashabilidades desenvolvidas emum ca-
so utilizadas eexpandidas nos captulos subsequentes. Por exemplo, no Captulo 3, uti-
- formas de onda de clock atrasado e contador de deslocamento como entradas para o
anlise das formas de onda das portas bsicas.
pico prossegue no Captulo 8, onde as formas de onda de clock atrasado econtador de
...o:::I .zmento so produzidas como aplicao dos flip-flops. No Captulo 9, as formas de onda
...o:::c~""-A- atrasado econtador de deslocamento so incorporadas aum sistema de recepo serial,
Ca tulo 13, um circuito de clock atrasado utilizado em um circuito analgico-digital de
~::::::::Ii:;:n!aJ o sucessiva. Os exclusive-OR so utilizados para aapresentao de geradores de pari-
........ ,.. mparadores esomadores, eos flip-flops, para aapresentao de receptores seriais.
'---"' .... ndlcas
dice A contm planos ediagramas esquemticos para aconstruo de um kit de labora-
Apndice B apresenta uma lista dos materiais necessrios construo dos circuitos de
ztrio. As pinagens dos circuitos integrados utilizados nos exerccios de laboratrio so
.-,.~,....(i",no Apndice C. Apesar de serem teis, elas no substituem os manuais de especifica-
bons dispositivos TTL eCM OS (datasheet) . R ecomendamos a obteno dos datasheets
- umais dos principais fabricantes de circuitos integrados.
L'_ ~,.,O UTILIZAR O LIVRO
-- cada captulo, aseo "Objetivos" identifica as habilidades que o aluno ir adquirir aps
-:ma do material, euma lista de"Termos-chave" destaca os principais tpicos enovos ter-
- -a erem estudados .
.; captulo contm questes de "Autoavaliao" que permitiro que os alunos se mante-
atentos ao material estudado eque fornecero ieedbackimediato sobre o seuprogresso.
respostas seencontram no site www.cengage.com.br. na pgina do livro.
_--resumo do captulo lista os fatos pertinentes para uma rpida reviso epara fins dereforo.
- final de cada captulo, aseo "Questes eproblemas" oferece uma reviso do material e
~nitica, com o propsito de fazer funcionar os materiais. As respostas s questes com nu-
co mpar esto no final do livro.
XVI E L E T R N I C A O I G I T A L
5. Dois laboratrios esto includos no final de cada captulo. O primeiro um projeto prtico de
construo, eo segundo, uma anlise emsoftware M ultisim'" eum projeto de diagnstico eso-
luo de problemas. A competncia em diagnstico esoluo de problemas desenvolvida no
primeiro laboratrio por meio de fiao ediagnstico esoluo de problemas dos circuitos do
laboratrio, eno segundo laboratrio, por meio de anlise ediagnstico esoluo de proble-
mas dos circuitos M ultisim=. A utilizao de ambos os tipos de laboratrios permite um equi-
lbrio entre aconstruo fsicadeum circuito eaanlise/diagnstico esoluo deproblemas dos
circuitos, utilizando ferramentas de simulao por computador, como o M ultisim's. Os alunos
precisam praticar ambas as abordagens para entender totalmente os problemas dos circuitos.
6. M uitos dos termos edas frases aqui utilizados esto definidos de forma sucinta no "Glos-
srio". R ecomendamos sempre sua consulta para familiarizao com aterminologia utili-
zada aqui.
7. Num estilo conciso e de fcil compreenso, so apresentados os conceitos fundamentais de
forma clara ecompreensvel.
8. Este livro acompanhado por diagramas esquemticos eilustraes que ajudam aesclarecer
o material.
NOVIDRDES DESTR EDi O
1. No Captulo 1, as sequncias de calculadora so apresentadas para as calculadoras TI-86 e
para acalculadora cientfica incorporada aos sistemas operacionais Windows. Essas calcula-
doras so utilizadas para efetuar operaes binrias, octais ehexadecimais, alm de conver-
ses decimais entre sistemas numricos.
2. Sees opcionais abordando os Dispositivos Lgicos Programveis Complexos (CPLD) foram
integradas nesta edio. O Captulo 2, Seo 2.19 (Programao de um PLD), apresenta um
procedimento de treze passos que orienta o aluno atravs do processo completo de desen-
volvimento de um projeto no qual asportas em um CPLD so configuradas para implemen-
tar uma funo particular. Os passos 7a 10 envolvem a criao de um arquivo de forma de
onda vetorial que simula aoperao do circuito. M ais adiante, no Captulo 3, esses passos so
apresentados em detalhe, aps o estudo da anlise da forma de onda. O procedimento de
treze passos reforado nos captulos 4, 5, 7, 8, 9, 10 e 14.
Os passos 4 e 5 do procedimento de treze passos envolvem a codificao de um programa
que descreve aconfigurao desejada de hardware.
Os programas so desenvolvidos por meio do sistema de desenvolvimento Quartus IIda
Altera Corporation". A linguagem de programao utilizada no Quartus IIaV HDL (V ery
High-Speed Hardware Description Language). Em cada um dos captulos mencionados an-
teriormente, os programas emV HDL so criados, compilados, simulados etransferidos via
download ao CPLD.
Os exemplos apr esentados r efer em-se ao kit exper imental RSRPLDT-2*. O PLDT-2
contm um CPLD da famlia M AX 7000S, um EPM 7128SLC84-15. Entretanto, o procedi-
* No fornecidos pelaEditora Cengage.
PREFCIO XVII
~ento de programao facilmente adaptado a outros instrutores, como as placas U ni-
ityda Altera.
- cada captulo que contm uma seo sobr e pr ogr amao de um CPLD (captulos 2, 3,
c= :; 7,8,9, 10 e 14), um oumais projetos so desenvolvidos. No final de cada captulo, a
seco Questes eproblemas" apresenta problemas que requerem que o aluno escreva um
:;:ugrama que utilize o V HDL para implementar um circuito particular. Todos esses exer-
cios podem ser expandidos em um projeto que resulte na programao e nos testes do
_ LD real. Todos esses projetos (mais de 70) encontram-se na pgina do livro, no site
.cengage.com.br.
mo na edio anterior, um dispositivo lgico programvel simples (SPLD) utilizado (Ca-
.: o 3, Seo 3.9) para explicar como as combinaes AND-OR so programadas para a
o de funes lgicas especficas. U m exemplo deprogramao de um SPLD utilizando
:1>Lincludo. Em cada exemplo apartir da, oV HDL utilizado para programar os CPLD.
- o leitor quiser saltar as sees referentes programao de dispositivos programveis, isso
er ser feito sem nenhum prejuzo continuidade do material restante.
- Captulo 6, especificaes foram adicionadas para as trs subfamlias de CM OS: CM OS
_-_"'allado de Alta V elocidade (AHC), CM OS Avanado de Alta V elocidade Compatvel com
~L AHCT) eCM OS Avanado Compatvel com TTL de Baixa Tenso (ALV T). Os proble-
- -46 e47 exigem que o aluno pesquise a subfamlia 7aACTQ ea configurao edisponi-
idade de CIs de porta nica.
__. da no Captulo 6, aabordagem dos encapsulamentos de montagem em superfcie foi ex-
adida para incluir resistores de montagem em superfcie, bem como encapsulamentos es-
- OIC, SOP, SSOP eTSSOP, eseus espaamentos de pinos.
Captulo 9apresenta uma seo sobre portas debarramento serial universal (U SB). A abor-
:eill inclui os conectores e o cabeamento das portas, mtodo de transmisso, codificao
dos eformas de onda, alm do processo para extrao do clock do stream de dados.
Captulo 16contm uma nova seo sobre amemria flash utilizada em cmeras digitais
_ ~. sitivos de gravao de msicas. As formas de onda so apresentadas para explicar como
- oocos de dados so programados, lidos eapagados. Alm de abordar aspectos relaciona-
os CIs de memria flash, aponta-se sua utilizao em cartes de memria SmartM edia.
captulo finalizado com dois exerccios de laboratrio. O primeiro construdo sobre
placa prottipo eo segundo executado utilizando M ultisimw. Os laboratrios de M ul-
foram atualizados para averso 9.0. Esses circuitos M ultisim esto no site da edi-
Alm disso, como mencionado anteriormente, todos os exerccios de programao de
=- na seo de "Questes eproblemas", no final dos captulos 2, 3, 4, 5, 7, 8, 9, 10 e 14, e
ietos de CPLD desenvolvidos nesses captulos podem ser indicados como exerccio de
-~rio que resulte na programao enos testes do CPLD real.
- uivos de circuito M ultisimw permitem aprtica de diagnstico esoluo de problemas.
stelivro eo manual de laboratrio, utilizam-se as verses 5, 8e9.
rcuivos Quartuss' fornecem exemplos de como programar utilizando V HDL etambm
er utilizados como projetos de laboratrio.
XVIII E L E T R N I C A D I G I T A L
AGRADECIMENTOS
Queremos expressar nossa gratido s contribuies dos revisores aseguir, cujos comentrios
valiosos ajudaram amoldar estaverso:
Seddik Benhamida, DeV ryU niversity, Arlington, V A
BillyGraham, Northwest Technical Institute, Springdale, AR
Stanley Krause, St. Philip's College, SanAntonio, TX
Byron Paul, Bismarck StateCollege, Bismarck, ND
M ichael Pelletier, Northern EssexCommunity College, Haverville, M A
Gostaramos deagradecer s seguintes empresas que nos permitiram utilizar os diagramas es-
quemticos: National Semiconductor Corporation, LatticeSemiconductor Corporation ePrecise
Power Corporation.
FEEDBRCK DO MERCADO
[ames Bignell
Robert D onovan
Por e-mail, os autores podem ser contatados para dvidas, comentrios ousugestes: R obert
Donovan (donovar@mccfl.edu) eIames Bignell (biggyOl@aol.com). Esperamos quevocapre-
cieestetexto tanto quanto ns.

You might also like