AbstractoEl presente informe se ocupa de la transmisin de
seales digitales en banda base.
ndice de trminosEl autor debera proveer hasta diez palabras clave (en orden alfabtico) para ayudar a identificar los tpicos principales del escrito. Debera referirse al diccionario de ndice de trminos de IEEE antes de seleccionar las palabras
I. INTRODUCCIN a informacin destinada para la transmisin no est disponible en forma analgica (continua), sino en forma digital. En este caso, no importa si los datos se obtienen al codificar una serial analgica (v. g. una serial de voz), o si son digitales por naturaleza (v. g. transmisin de datos entre PCs). Desarrollaremos 3 experimentos para analizar la transmisin de la seal y se trabajaran con dos equipos principalmente.
II. FUNDAMENTO TCNICO A. Banda Base Se denomina banda base al conjunto de seales que no sufren ningn proceso de modulacin a la salida de la fuente que las origina, es decir son seales que son transmitidas en su frecuencia original. Dichas seales se pueden codificar y ello da lugar a los cdigos de banda base.
B. Codificacin de canal Comprende los siguientes pasos:
1. Conversin paralelo/serie Cuando los datos vienen en paralelo desde el codificador de la fuente, se debern convertir a un formato en serie. La
velocidad con la cual se transmiten los datos se mide en bits/segundo. En el caso de los c6digos binarios o seudoternarios (discutidos ms adelante) considerados aqu, por cada paso de la transmisin se transmite exactamente 1 bit. En el caso de cdigos binarios de varios niveles (ternario, cuaternario, etc.), se transmite ms de un bit por cada paso de transmisin, por ejemplo, usando ms de dos niveles diferentes de tensin. La velocidad de los pasos se indica en BAUDIOS (unidad/segundo), y siempre es menor o igual a la velocidad de transmisin.
2. Adicin de redundancia La adicin de bits a los datos originales puede tener dos propsitos diferentes: Sincronizacin: adicin de bits de arranque y de parada en procedimientos asncronos (sincronizacin de palabra). Deteccin de errores: adicin de uno o ms bits de comprobacin.
3. Formateo (codificacin de la lnea) Bajo formato se entiende la representacin elctrica de una seal digital. Por ejemplo, en el caso de una serial T1L- NRZ, tenemos: digital "0" = 0 V - 0,4 V, digital "1" = 2,4 V - 5 V. Otras posibilidades incluyen el use de diferentes niveles de tensin o la codificacin de los bits "0" y "1" usando diferentes curvas de tensin dentro de la duracin de un solo bit.
C. Transmisin en serie de datos y control de errores 1.- Transmisin en serie de datos Por lo general, los datos provenientes de una fuente digital llegan en paralelo, sin embargo, un canal de comunicacin solo puede transmitir una seal en un determinado instante.
Experiencias de laboratorio en Transmisin en Banda Base Alex N. Elme Moran y Luis Alberto Rojas Torres L Fig. 1 Sistema de comunicaciones 2 2.- Mtodos de transmisin asincrnicos La sincronizacin de los bits y de las palabras se produce a partir de la seal misma de datos. 3.- Mtodos de transmisin sincrnicos Las palabras de datos se transmiten en serie, consecutivamente, sin insertar bits de arranque y de parada.
D. Deteccin y correccin de errores en los bits Todo canal de transmisin est sujeto a diferentes factores perturbadores, los que ocasionaran una mayor o menor frecuencia de errores en los bits. Los siguientes factores se consideran como causa de errores: Distorsi6n de la seal debido a las caractersticas frecuencia/fase y de la atenuacin del canal de transmisin. Superposicin de ruidos perturbadores Diafona de canales digitales adyacentes Ruido La eficacia de la deteccin y/o correccin de errores depende de la llamada distancia de Hamming, D. Esta indica el nmero mnimo de posiciones binarias en que se diferencian dos palabras de cdigo cualquiera.
E. Codificacin de lnea Las etiquetas de las figuras frecuentemente son una fuente - Cdigos binarios: NRZ (No Return to Zero) RZ (Return to Zero) Cdigos seudoternarios: AMI (Alternate Mark Inversion) RZ (High Density Bipolar of order) Cdigos bifsicos: Cdigo bifsico condicionado) CMI (Coded Mark Inversin) Cdigo Manchester F. Experimento1: Transmisin de datos
ESTE TE TOCA NENA
G. Experimento2: Mtodos de sincronizacin
ESTE TE TOCA NENA
3 H. Experimento3: Reconocimiento y correccin de errores
1. Objetivo: En este experimento se estudiara la generacin de bits de paridad (paridad "par"), asi como el reconocimiento de errores de un bit mediante la comparacin de paridad. Para el reconocimiento y correccin de errores de 1 bit se realizar una transmisin con 4 bits de comprobacin.
2. Lista de equipos - Fuente de alimentacin 15 V/1 A - Panel de experimentacin DATA SOURCE/PARITY-GENERATOR (736 93 DISPLAY/PARITY CHECK INDICATOR (736 92) - Osciloscopio - Diversos cables y conectores puente
3. Arreglo experimental: Como se muestra en la figura. 4. Procedimiento Parte a) Generacin de un bit de paridad y reconocimiento de errores de un bit mediante comparacin con bits de comprobacin. Coloque los conmutadores del panel de experimentacin DATA SOURCE/PARITY GENERATOR en las siguientes posiciones:
Encienda consecutivamente todos los bits de la palabra de datos, y observe al mismo tiempo el bit 9 en el registro de desplazamiento. Este es el llamado bit de paridad (en ingles, parity bit). La configuracin de bits transmitidos, incluyendo el bit de paridad, aparece en el registro de desplazamiento del panel de experimentacin DISPLAY/PARITY CHECK INDICATOR. El bit de paridad se calcula de nuevo a partir de los 8 bits transmitidos, y se indica con el LED P1. Si el bit de paridad transmitido no tiene el mismo valor que el bit de paridad calculado de nuevo, se habr presentado un error de bit en la transmisi6n. La comparacin de los dos bits de paridad se efectua mediante una operacin lgica o-exclusiva (XOR). El resultado de esta se indica en la ventana SYNDROME WORD GENERATOR a travs del LED Fl. Coloque el conmutador ERROR en diferentes posiciones y observe los efectos en el registro de desplazamiento del receptor (el registro de desplazamiento del transmisor permanece inalterado): En la pantalla del osciloscopio se puede apreciar la generacin de errores. Gire el conmutador ERROR hasta la posicin 1+2 (tope derecho). Los errores dobles no pueden ser detectados. Esto es vlido tambin para cualquier nmero par de errores. Gire el conmutador ERROR hasta la posicin 1+2+3 (retroceda una posicin). Al contrario, los errores triples pueden ser reconocidos, al igual que cualquier nmero impar de errores.
Fig. 222222 Arreglo del experimento 3 4
Parte b) Generacin de 4 bits de comprobacin durante la transmisin de 1-2 bits. Reconocimiento y correccin de errores de 1 bit; reconocimiento de errores mltiples.
Coloque los conmutadores del panel de experimentacin DATA SOURCE/PARITY GENERATOR en las siguientes posiciones:
El conmutador de modo del panel de experimentacin DISPLAY/PARITY CHECK INDICATOR se debe colocar en la posicin 12. El conmutador SYNC se coloca en externo, con el fin de evitar problemas de sincronizacin con los bits de datos errneos. Coloque cada vez un bit en "1" (los dems permanecen en "0") y observe cual bit de paridad cambia. Los bits 9...12 en el registro de desplazamiento corresponden a los bits de paridad P1 ...P4. Rellene la tabla Ex3-lw en las hojas de trabajo. Responda la pregunta 1 en la hoja de trabajo (parte b). Verifique su resultado, seleccionando la combinacin de bits 10010010 y leyendo los bits de paridad. La secuencia en el receptor corresponde en un comienzo a la del reconocimiento de errores con un solo bit de paridad, pero con la diferencia de que cada vez se transmiten 4 bits, se calculan de nuevo y se comparan. Los cuatro bits resultantes de la operacin de comparacin conforme la llamada palabra de sindrome. Estas se muestran en la ventana SYNDROME WORD GENERATOR. Mientras no se presente un error en la transmisin, los 4 bits de la palabra de sindrome debern tener el valor "0" (LEDs permanecen apagados). Responda a la pregunta 2 en la hoja de trabajo (parte b). Verifique sus resultados seleccionando diferentes configuraciones de bits y de errores, y observando simultneamente los cambios de la palabra de sindrome. Rellene los valores faltantes en la tabla Ex3-2w. La primera parte de la tabla corresponde a las posiciones de los errores, la segunda parte, a las palabras de sindrome.
5. Evaluacin del experimento 3
Parte a) 1.- Qu valor tiene el bit de paridad para la configuracin de bits de entrada 10010010? El bit de paridad tiene valor 1. 2.- Qu sucede cuando el bit de paridad mismo es errneo durante la transmisin? Los 8 bits de datos sern correctos, a pesar de esto, se indicar un error de paridad. 3.- Por qu un nmero par de errores de bit en una palabra de cdigo no puede ser reconocido mediante el empleo de un solo bit de paridad? Porque despus de modificar un numero par de bits, el bit de paridad tendr el mismo valor que antes de la modificacin.
Fig. 33333 Bit 7encendido.
Parte b) 1.- Qu valores tienen los 4 bits de paridad en la palabra de datos 100010010? P1:0 P2:1 P3:0 P4:0 2.- De qu valor depende de la palabra de Sindrome generada? De la posicin del error.
Fig. 33333 Los cuatro bits de comprobacin encendidos. 5
Fig. 333344 Seal de datos en la parte superior y la de sincronizacin en la parte inferior.
III. CONCLUSIONES Podemos concluir que la teora de deteccin de errores si funciona y que es de mucha importancia para una buena transmisin y de calidad. IV. RECOMENDACIONES
Una recomendacin del grupo es que se adquieran ms equipos para poder desarrollar sin complicaciones las experiencias del curso de laboratorio. V. REFERENCIAS
[1] Gua del laboratorio proporcionada por el profesor del curso.