You are on page 1of 76

1. Amplificadores de baja, media y alta frecuencia con BJT y FET.

1.1respuesta en baja y alta frecuencia del amplificador


Respuesta baja frecuencia del amplificador
CONDENSADOR DE DESACOPLAMIENTO DE EMISOR
El uso de capacitores de acoplamiento a la entrada y a la salida de una etapa
amplificadora es muy comn. Tambin el uso de un capacitor en paralelo con el
resistor de emisor, es muy frecuente. La respuesta de un amplificador a bajas
frecuencias se ve reducida por las impedancias que presentan estos capacitores.
La respuesta a bajas frecuencias del amplificador de emisor comn viene
determinada por el capacitor de desacoplamiento de emisor. Consideremos el
efecto de este capacitor mediante el siguiente ejemplo
E!E"#L$%
E& circuito de la fig. '.1.1 utili(a un transistor con )
ie
* 1 +,, y )
fe
* '-. .dem/s
0b * 1 2,
0e * 1-- ,
Ce * ' m3
0c * 1 +,
Calcular %
a4 El circuito equivalente para se5al dbil.
b4 6allar la funci7n de transferencia .
i
* i
L
8s4 9 i
i
8s4.
c4 Tra(ar la representaci7n asint7tica de .
i
.
a4 #ara obtener el circuito equivalente para se5al dbil es necesario referir el
circuito de la base al circuito de emisor. Esto ya se )i(o en la secci7n :.:. El
circuito equivalente es similar al mostrado en la fig. :.1.;.
El circuito de la fig. '.1.< puede modificarse, sustituyendo la fuente de tensi7n por
una fuente de corriente, el circuito resultante se muestra en la fig. '.1.:.
b4 #odemos encontrar la ganancia de corriente .
i
a partir del circuito de la fig.
'.1.:
.
i
*
por el principio de divisi7n de corriente
............ 8'.14
............8'.<4
0e==Ce *
0e==Ce * ............ 8'.:4
>e la ecuaci7n 8'.<4, el segundo trmino ser/, utili(ando la ecuaci7n 8'.:4
Como
La ganancia de corriente queda entonces como
.
i
* ............ 8'.14
>e la ecuaci7n 8:.<.:4 y sustituyendo valores en la ecuaci7n 8'.14 tendremos
)
ib
*
.
i
*
.
i
* 81-.?4 ............ 8'.'4
c4 En la ecuaci7n 8'.14, el resistor de emisor se elige de tal forma que
0e @@
Ai se cumple esta condici7n, la ecuaci7n 8'.14 puede escribirse de la siguiente
manera
=.
i
= * .
im
............ 8'.;4
>onde
.
im
* ............ 8'.B4
C
1
* ............ 8'.?4
,
<
* ............ 8'.D4
En la ecuaci7n 8'.;4 .
im
representa la ganancia de tensi7n a frecuencias medias,
C
1
representa un cero y C
<
representa un polo.
#ara representar asint7ticamente la ecuaci7n de la ganancia de corriente, es
necesario escribir la ecuaci7n 8'.;4 en la forma siguiente sustituyendo s * jC
.
i
* .
io
............ 8'.1-4
>onde
.
io
* .
im
8 ............ 8'.114
#ara el circuito de la fig. '.1.1, .
io
* 81-.?4 8<---91---4 * <-.1 y la eEpresi7n en la
forma 8'.1-4 es
.
i
* 8<-.14 ............ 8'.1<4
#odemos observar que la funci7n .
i
tiene un cero en C
1
* <--- y un polo en C
<
*
1---. #ara representar esta funci7n en forma gr/fica, es necesario tener en
cuenta que un cero produce un incremento con una pendiente de <-dF9dcada y
que un polo produce un decremento de la ganancia con una pendiente de
G<-dF9decada. La representaci7n asint7tica de la funci7n 8'.1<4 se muestra en la
fig. '.1.1.
En la fig. '.1.1 observamos que la representaci7n asint7tica empie(a con la
constante .
io
*<-. Cuando se encuentra el cero 8C *<---4 la ganancia se
incrementa con una pendiende de <-dF9decada. Cuando se encuentra con el polo
8C * 1---4, el decremento de G<-dF9dcada que produce el polo elimina el
incremento del cero, el resultado es nuevamente una constante.
$bserve que esta constante es la ganancia a frecuencias medias. .l punto C
1
se
le llama 30ECHEIC&. >E C$>$ y al punto C
<
se le llama 30ECHEIC&. >E
C$0TE, f
L
.
f
L
* C
<
9<p * 1---9<p * ;:; 6(
E& /ngulo de fase de la funci7n ganancia puede graficarse tambin por medio de
rectas asJntotas. Esto se )ace escribiendo la ecuaci7n 8'.1.1-4 en la forma
siguiente
.
i
* =.
i
=e
jq
............ 8'.1:4
>onde
=.
i
=* ............ 8'.114
q * Ktg
G1
C9C
1
L G Ktg
G1
C9C
<
L ............ 8'.1'4
Ea ecuaci7n 8'.1'4 nos da el tra(ado gr/fico real de la fase, Las asJntotas
utili(adas normalmente para representar aproEimadamente esta funci7n son
q * -M C N C91- ............ 8'.1;4
q * 1'81Olog C9C
1
4 C
1
91- N C N 1- C
1
............ 8'.1B4
q * D-M C @ 1- C
1
............ 8'.1?4
La fig. '.1.' muestra la representaci7n de la fase de .
i
en funci7n de la frecuencia
del circuito de la fig. '.1.1. El tra(ado asint7tico es el resultado de la suma de las
pendientes tg
G1
C9<--- y Gtg
G1
C91---. La fase real se obtiene tra(ando la ecuaci7n
8'.1'4, para cada valor de C.
CONDENSADOR DE ACOPLAMIENTO DE !ASE " COLECTOR
Ai la se5al del colector de la figura '.1.1a, se acopla capacitivamente a una carga
resistiva 0
L
, y si la se5al de entrada se acopla capacitivamente a la base del
transistor,
la respuesta a la frecuencia depender/ de estos dos capacitores de acoplamiento,
siempre y cuando se elimine el capacitor de desacoplo de emisor. .nali(aremos el
efecto de estos dos capacitores mediante el siguiente ejemplo
E!E"#L$%
En el circuito de la fig. '.1.1a, la fuente de corriente i
i
, tiene una resistencia interna
r
i
* 1 +, y se acopla a la base del transistor por medio de un capacitor de C
C1
*
<--m3 La se5al del colector se acopla a una resistencia de carga 0
L
* 1-- , por
medio de un capacitor de C
C<
* 1- m3. Todos los dem/s elementos son los
mismos que se utili(aron en el ejemplo .nterior.
Calcular
a4 El circuito equivalente para se5al dbil.
b4 6allar la funci7n de transferencia .
i
* i
L
8s4.
c4 0epresentar asint7ticamente la funci7n .
i
.
a4 >el circuito de la fig. '.1.1a, y tomando en cuenta las consideraciones de
acoplamiento, el circuito resultante a anali(ar se muestra en la fig. '.<.1.
#ara encontrar el circuito equivalente para se5al debil es necesario )acer el
an/lisis para corriente alterna, considerando los capacitores de acoplamiento C
C1
y
C
C<
.
Como la resistencia de emisor se encuentra sin desacoplar, es necesario referir el
circuito de emisor al circuito de base. Aer/ necesario tambin, convertir la fuente
de corriente de entrada en una fuente de tensi7n, para simplificar al an/lisis. El
circuito equivalente para se5al dbil se muestra en la fig. '.<.<.
b4 La funci7n de transferencia la podemos determinar a partir del circuito de la fig.
'.<.<
.
i
* ............ 8'.1.14
#or el principio de divisi7n de corriente
............ 8'.1.<4
#or la ley de $)m
............ 8'.1.:4
#or el principio de divisi7n de tensi7n
>onde
0bP * ............ 8'.1.14
............ 8'.1.'4
Austituyendo 8'.1.<4, 8'.1.:4 y 8'.1.'4 en 8'.1.14, la funci7n ganancia es
.
i
* GK ............ 8'.1.;4
Austituyendo la valores en la ecuaci7n 8'.1.;4, encontramos la funci7n de
transferencia .
i
para el circuito del ejemplo. >e la ecuaci7n 8'.1.14
0bP *
>e la ecuaci7n 8:.<.:4
)ib *
.
i
* G8-.D148'.D14K
.
i
* G8'.:B?4K ............ 8'.1.B4
c4 #ara representar asint7ticamente la funci7n de ganancia .
1
, necesitamos
representar la ecuaci7n 8'.1.B4 en la forma de la ecuaci7n 8'.1-4. >onde
.
io
* .
io
* <- log -.-1 * G<? dF
&a funci7n de ganancia .
i
, eEpresada en la forma de la ecuaci7n 8'.1.1-4 queda
entonces como
.
i
* G8-.-14K ............ 8'.1.?4
En la fig. '.<.:, podemos observar la representaci7n asint7tica de la funci7n
ganancia .
i
. La curva empie(a en .
io
* G<? dF y con una pendiente de 1-
dF9dcada debido a los dos ceros que implican las dos A del numerador de la
ecuaci7n 8'.<.B4. Cuando se encuentra con el primer polo C
1
* 1.1;, la pendiente
es disminuida <- dF9dcada debido al decremento de G<- dF9decada producido
por el polo C
1
, cuando se encuentra con el segundo polo C
<
* D1, la pendiente se
anula y se )ace constante.
.l igual que en la secci7n anterior, C
<
determina la frecuencia de corte f
L
7 la
frecuencia a la cual la magnitud est/ : dF por debajo.
f
L
* C
<
9<p *D19<p * 11.1? 6(
0espuesta alta frecuencia
EI CIRC#ITO E$#I%ALENTE &'!RIDO
6emos visto que la respuesta a bajas frecuencias de los amplificadores
transistori(ados, depende de los capacitores eEternos utili(ados. #ara el
acoplamiento y desacoplamiento. La respuestas a altas frecuencias de los
amplificadores transistori(ados depende de las capacitancias internas del
transistor.
EEisten dos capacitancias internas en un transistor la primera es la formada por la
uni7n colectorGbase. Esta se debe a que la uni7n se encuentra polari(ada
inversamente, formando una regi7n desierta en la uni7n. . medida que la tensi7n
inversa aumenta, la regi7n desierta aumento tambin. Esta regi7n funciona como
dielctrico y las regiones de la base y emisor funcionan como las placas de un
capacitor.
La segunda capacitancia es una capacidad de difusi7n de la uni7n baseGemisor.
Ae le denomina de difusi7n porque es el resultado del retraso producido cuando
un electr7n viaja del emisor al colector QdifundindoseQ a travs de la base. Ae )a
observado que al aumentar la frecuencia de la se5al la corriente de colector
disminuye, debido a que algunas cargas son absorbidas por la base, este efecto
tiene lugar como si eEistiera un condensador entre la uni7n baseGemisor.
En la pr/ctica, la configuraci7n m/s utili(ada es la de emisor comn, resulta
entonces til obtener un circuito equivalente para altas frecuencias en emisor
comn. Este circuito se denomina modelo 6&F6&>$ y se muestra en la fig. ;.1.1,
este circuito representa refinamiento del circuito equivalente )Jbrido de emisor
comn, de la fig. :.<.1 observe que este circuito considera las capacidades
internas de la uni7n b/seGcolector y baseGemisor, ademas, los componentes
resistivos y capacitivos de este circuito pueden obtenerse a partir de los
par/metros ), vistos en el capitulo :. Las relaciones son las siguientes
r
be
P * ............ 8;.14
r
bb
P * )
ie
G r
be
P ............ 8;.<4
gm * ............ 8;.:4
C
be
P * ............ 8;.14
>onde f
T
se llama producto gananciaGanc)o de banda
C
bc
P R S
cb
P ............ 8;.'4
>onde # esta comprendido entre 19< y 19:
Iormalmente los fabricantes proporcionan las capacidades internas C
bc
P y C
bo
P.
Teneralmente designan C
bc
P como C
bo
capacidad de salida de la configuraci7n en
base comn. El valor tJpico de C
bc
P varJa desde :- p3 en transistores de baja
frecuencia, )asta 1 p3 en transistores para frecuencias elevadas. Los valores
tJpicos de C
bc
P varJa de 1-- a '--- p3.
La impedancia de salida 19)
oe
generalmente es despreciable para frecuencias
elevadas, debido a que generalmente es muc)o mayor que la carga eEterna
conectada.
AMPLI(ICADOR DE EMISOR COM)N A ALTAS (REC#ENCIAS
En la pr/ctica, una de las configuraciones m/s empleadas es la de emisor comn.
Au respuesta a altas frecuencias est/ caracteri(ada por un polo nico, debido al
circuito de entrada. Este polo nico determina la frecuencia de corte superior f
n
,
frecuencia a la cual la ganancia queda reducida en : dF.
.nali(aremos este amplificador utili(ando el siguiente ejemplo
E!E"#L$%
En el circuito de la fig. ;.<.1, el transistor utili(ado tiene )
fe
* 1--, C
bc
P *' p3, r
bb
P * -
6allar%
a4 El circuito equivalente para altas frecuencias.
b4 La funci7n de transferencia de la ganancia .
i
y la ganancia de corriente para
frecuencias medias.
c4 La frecuencia superior de corte f
n
.
a4 #ara obtener al circuito equivalente, anali(amos primero el circuito para
corriente alterna. . altas frecuencias los capacitores de acoplamiento y desacoplo
de emisor se comportan como cortos circuitos. Austituyendo al transistor por su
modelo )JbridoGp, obtenemos el circuito equivalente para altas frecuencias, este
circuito se muestra en la fig. ;.<.<.
#ara simplificar este circuito, 0
bP
representar/ la combinaci7n de 0
b
en paralelo
con r
i
y 0
L
P representar/ la combinaci7n en paralelo de 0
C
y 0
L
. El circuito
simplificado se muestra en la fig. ;.<.: y representa al circuito equivalente para
altas frecuencias de la fig. ;.<.<.
b4 #ara determinar la funci7n de transferencia de la ganancia .
i
, es necesario
)acer algunas modificaciones al circuito de la fig. ;.<.: #rimero convertiremos la
fuente de corriente i
i
en una fuente de tensi7n. Enseguida, convertimos esta fuente
de tensi7n nuevamente en una fuente de corriente.
El circuito modificado se muestra en la fig. ;.<.1 donde
&
i
P * i
i
K ............ 8;.1.14
0
be
P * r
be
P== 80
b
P O r
bbP
4 ............ 8;.1.<4
.dem/s, utili(ando el teorema de "iller, la capacidad de entrada se incrementa
por la capacidad de "iller C
"
, donde
C
"
*81ODm 0
L
4 CbbP ............ 8;.1.:4
$tra versi7n del circuito equivalente para altas frecuencias es el mostrado en la
fig. ;.<.1.
La ganancia de corriente podemos determinarla a partir del circuito de la fig. ;.<.1.
.
if
*
La ganancia de corriente es entonces
.
if
* G8Dm 0beP4K ............ 8;.1.14
Esta ecuaci7n indica que la ganancia de corriente a frecuencias medias es
.
im
* GDm 0beP ............ 8;.1.'4
#ara el circuito de la fig. ;.<.1 tendremos
0
b
* 0
1
==0
<
* D-D,
S
F
*
S
E
* 1.? G-.B * 1.1 v
&
EU
*
Los valores de los componentes del modelo )Jbrido son
Dm * C
beP
*
r
beP
* C
"
* K1O8-.11481+,4L8'#34 * <<-' #$0 3.S$0
r
bbP
* - 0
b
P * 0
b
==r
i
* ?:: ,
. partir de la ecuaci7n 8;.1.<4, como r
bb
P * -
0
be
P *
La ganancia de corriente a frecuencia medias del circuito de la fig. ;.<.1, es
.
im
* G 8-.114 81B?.'B4 * GB?.'
Austituyendo valores en la ecuaci7n 8;.1.14 encontraremos la funci7n de
transferencia .
i
para el circuito de la fig. ;.<.1
.
if
* G8B?.'4K ............ 8;.1.;4
c4 La frecuencia superior y de corte la podemos encontrar a partir de la ecuaci7n
8;.<.14 en ella podemos observar que tenemos un polo en
,
n
* ............ 8;.1.B4
La frecuencia superior de corte ser/ entonces
f
n
*
f
n
*::B 6(
La frecuencia calculada f
n
, es valida cuando se cumple la siguiente condici7n
f
n
NN ............ 8;.1.?4
#ara el circuito de la figura ;.<.1
Como f
n
* ::B +6( V :< "6(, la frecuencia superior de corte es v/lida y debe
predecir eEactamente la frecuencia de corte.
AMPLI(ICADOR SE*#IDOR DE EMISOR A ALTAS (REC#ENCIAS
En la pr/ctica, los circuitos seguidores de emisor se dise5an de manera de tener
una ganancia de tensi7n cercana a la unidad.
El an/lisis de este circuito es muy complicado, sin embargo, puede obtenerse
buena informaci7n graficando la respuesta a la frecuencia de la impedancia de
entrada, la impedancia de salida, y la ganancia del seguidor de emisor.
Traficaremos estas caracterJsticas mediante el siguiente ejemplo
E!E"#L$%
El transistor utili(ado en el circuito de la fig. ;.:.1 tiene r
bb
P * <-,, r
be
P * 1 +,,
C
be
P*1--- #$0 3.S$0, C
bc
P * 1- #$0 3.S$0, y gm * -.-' siemens.
6allar
a4 El circuito equivalente para altas frecuencias.
b4 Tra(ar la caracterJstica asint7tica de W
i
.
c4 Tra(ar la caracterJstica asint7tica de W
o
.
d4 Tra(ar la caracterJstica asint7tica de .
S
.
a4 Este circuito ya fue anali(ado en la secci7n :.1. El circuito equivalente para
altas frecuencias se obtiene del circuito equivalente para corriente alterna. Los
capacitores
eEternos a altas frecuencias se comportan como cortos circuitos. El circuito
equivalente se muestra en la fig. ;.:.< donde el transistor se )a sustituido por su
modelo )Jbrido G p.
b4 La impedancia de entrada para frecuencias medias fue determinada en la
secci7n :.: y est/ definida por la ecuaci7n 8:.:.1-4. >e la ecuaci7n 8;.<4
despegamos )
ie
y sustituyndola en la ecuaci7n 8:.:.1-4 tendremos
W
im
* KrbbP O r
beP
O 81O)fe4 0
e
==0
L
L == 0
b
............ 8;.<.14
>e la ecuaci7n 8;.:4
&
EU
* Dm S
T
* -.-'8<' mS4 * 1.<' m.
>e la ecuaci7n 8;.14
)
fe
*
Austituyendo valores en la ecuaci7n 8;.<.14 y 0
e
== 0
L
* '--
W
im
* K<- O1+, O 8'148'--4L == 81-- +,4
W
im
* <-.D; +,
El polo a cuya frecuencia, la magnitud W
im
est/ : dF por debajo, est/ definida por
,
1
* ............ 8;.<.<4
>onde
CP * ............ 8;.<.:4
Austituyendo valores
CP *
,
1
*
La fig. ;.:.: muestra la representaci7n asint7tica de W
i
. La curva empie(a con la
constante W
im
. Cuando se encuentra con el polo C
1
* BD:.; +6(, la magnitud de W
i

disminuye con una pendiente de G<- dF9dcada, )asta la frecuencia
,
<
* ............ 8;.<.14
Iote sin embargo, que )ay una (ona donde el comportamiento no es determinado.
Esto se muestra por la lJnea de tra(os.
c4 La impedancia de salida W
o
se obtiene a partir del circuito equivalente para altas
frecuencias. >e la fig. ;.:.<, la ecuaci7n que determina a W
o
es
W
-
V K ............ 8;.<.'4
donde
0iP * r
i
O r
bb
P ............ 8;.<.;4
,
i
* ............ 8;.<.B4
Austituyendo valores
0
i
P * 1 +, O <- * 1-<- ,
,
i
*
>e la ecuaci7n 8;.14
,
T
*
Austituyendo valores en la ecuaci7n 8;.<.'4
W
o
* K
W
o
* 8:D.;4K
>e la ecuaci7n 8;.<.'4 podremos observar que tenemos un polo en C
T
y otro en C
i
.
.dem/s, tenemos un cero en
,
i
* ............ 8;.<.?4
,
i
*
En la fig. ;.:.1 se muestra la representaci7n asint7tica de W
o
. La curva empie(a en
la impedancia de salida a frecuencias medias. Cuando se encuentra el cero en C
1

* 1.D? ".rad9seg, la magnitud de W
i
se incrementa con una pendiente de <-
dF9decada cuando se encuentra con el polo C
T
* '- " rad9s, la curva se )ace
constante ya que el polo anula el incremento de <- dF9decada del cero. Cuando
se encuentra con el segundo polo C * D? " rad9seg, la curva disminuye con una
pendiente de G<- dF9dcada, debido al decremento producido por el polo.
>e la fig. ;.:.: y ;.:.1 podemos observar que la impedancia de salida se mantiene
)asta 1.D? " rad9seg, mientras que la impedancia de entrada s7lo se mantiene
)asta BD:.; + rad9seg.
d4 La ganancia de tensi7n a frecuencias medias es aproEimadamente la unidad.
#ara determinar la frecuencia superior de corte utili(aremos
.
S
* ............ 8;.<.D4
Austituyendo valores en la ecuaci7n 8;.:.D4
.
S
*
.
S
* ............ 8;.<.1-4
En la ecuaci7n 8;.<.1-4, podemos observar que tenemos dos polos en
,
1
*
,
:
*
X un cero en
,
<
*
La fig. ;.:.', muestra la representaci7n asint7tica de la ganancia de tensi7n .
S
. La
curva empie(a en la ganancia a frecuencias medias, que es aproEimadamente la
unidad. Cuando se encuentra el polo C
1
* 1'.: " rad9seg, la ganancia disminuye
con una pendiente de G<- dF9decada. Cuando se encuentra el cero C
<
* '<.; "
rad9seg, la ganancia se estabili(a debido a que el cero compensa al polo. Cuando
se encuentra el segundo polo C
:
* :::.: " rad9seg, la ganancia disminuye con
una pendiente de G<-dF9decada.
>e la fig. ;.:.', observamos que la frecuencia superior de corte f
n
est/ en C
n
*
1'.: "rad9seg. Es decir
3
n
*81'.:Y1-
;
49<p * <.1 "6(
$bserve que la frecuencia superior de corte del seguidor de emisor es mayor que
la del emisor comn de la secci7n anterior.
1.<. Tanancia anc)o de banda del amplificador.
En un amplificador realimentado negativamente el producto Zganancia anc)o de
banda[ es siempre constante e igual a la frecuencia de ganancia unitaria
8f
T
4\T#F*]
S3
\F,*f
T
1.: .mplificadores diferenciales.
Es un par de transistores bastante utili(ado que se encuentra en muc)os circuitos
electr7nicos, incluyendo amplificadores de baja y alta frecuencia y compuertas
digitales. Constituye tambin la etapa de entrada de un amplificador operacional.
Ae usa en circuitos para instrumentaci7n, circuitos integrados lineales y circuitos
l7gicos. Esta compuesto de < amplificadores E.C. acoplados por emisor, 8los
amplificadores pueden ser tambin < 3ET^A A.C. acoplados por >rain4, dos
entradas y dos salidas. El circuito correspondiente es el de la figura DD%
Figura 99. Amplificador diferencial.
Los transistores que est/n polari(ados en la regi7n activa, deben estar adaptados
lo mejor posible a la misma temperatura.
Las resistencias de colector son iguales, 0
E
y la fuente S
EE
pueden ser
rempla(ados por una fuente de corriente ideal. EEiste simetrJa perfecta entre
ambas mitades del circuito.
Como se tiene < salidas y < entradas se presentan varias formas de operaci7n%
1. Ai una de las entradas se conecta a tierra y se aplica se5al a la otra se tiene
Modo de operaci+n de una sola entrada En este caso debido a la coneEi7n
de los dos transistores se tiene en los dos colectores.
La salida entre los colectores es la diferencia entre las dos se5ales So*So
1
G
So
<
8salida con respecto a masa4.
<. Ai se aplican < se5ales de entrada con polaridades opuestas se tiene Modo
de operaci+n diferencial. Ae desea que el amplificador diferencial responda
solo a la frecuencia de las dos tensiones de entrada.
:. Ai se aplican dos se5ales con la misma polaridad se tiene Modo com,n, en
este modo de operaci7n idealmente se deberJa tener So*-, sin embargo en la
practica se presenta se5al en la salida que es parte de la se5al de entrada,
esto se debe a imperfecciones de los componentes del amplificador.
#ara el estudio del >iferencial se puede considerar inicialmente como si se tuviera
una caja negra, con dos terminales de entrada y un terminal de salida So, donde
So*So
1
G So
<
8figura 1--4.
Figura 100. Caja negra que simula el amplificador diferencial.
>e la figura 1-- se tiene%
Ad V V Vo ) (
2 1


La diferencia se denomina entrada diferencial y se denota por%
2 1
V V Vd
81'4
.d es la ganancia en modo diferencial, de tal manera que So* Sod *Sd.d. El
amplificador Zamplifica[ la diferencia de dos se5ales.
>ebido a imperfecciones del amplificador surge una se5al en modo comn
definida como%
2
2 1
V V
V
C
+

81;4
y So* Soc* Sc.c.
En un amplificador bien proyectado se desea que la salida en modo comn sea
bastante peque5a. Esta se5al puede ser ruido.
Ai S
1
*S
<
de 81'4 y 81;4 se tiene que Sd*- y Sc*S
1
*S
<.
Ai S
1
*GS
<
Sd*<S
1
*<S
<
y S
C
*- de tal manera que se tienen se5ales de entrada
que son totalmente de modo comn o totalmente de modo diferencial.
En un amplificador se puede presentar el caso en que a la entrada se presenten
los dos tipos de se5ales en cuyo caso% S
1
* f8S
C
, Sd4 y S
<
* f8S
C
, Sd4.
Trabajando las ecuaciones 81'4 y 81;4 se tiene%
2 1
V Vd V +
81B4
y
2 1
2 V V V
C

81?4
Aumando 81B4 y 81?4 se tiene%
2
1
Vd
V V
C
+
81Da4
y
2
2
Vd
V V
C

81Db4
Las ecuaciones 81Da4 y 81Db4 establecen que las tensiones de entrada pueden
eEpresarse en funci7n de una tensi7n de entrada en modo comn y una tensi7n de
entrada en modo diferencial.
#ara la salida se tiene%
2
2 1
2 1
Vo Vo
Vo Vo Vo Vod
C

y
#rocediendo de manera similar que para la entrada se tiene que%
Ad
Vd
A V Vo Ad
Vd
A V Vo
Vod
Vo Vo
Vod
Vo Vo
Vod Vo Vo
C C C C
C C
C
2 2
2 2
2 2
2 1
2 1
1
+
+
+
y
y
Esta ltima ecuaci7n indica que la salida de un amplificador pr/ctico depende
tanto de la se5al de modo diferencial como de la se5al en modo comn.
Lo anterior se puede representar circuitalmente en la figura 1-1%
Figura 101.Amplificador diferencial que depende de la seal diferencial y la
comn.
La calidad de un amplificador diferencial se determina por la relaci7n eEistente
entre .d y .
C
, esta relaci7n se denomina relaci+n de rec-a.o en modo com,n
denotada por%
C
A
Ad
CMRR
,
en la pr/ctica C"00 se eEpresa en dF,
C
A
Ad
CMRR log 20
,
lo ideal es )acer el C"00 tan grande como sea posible para que el amplificador
responda solo a la diferencia entre las tensiones de entrada, es decir que en la
amplificaci7n se amplifica Sd y se rec)a(a S
C
, esta es la principal caracterJstica
del amplificador diferencial, la capacidad para rec)a(ar o cancelar cierto tipo de
se5ales indeseables.
E/EMPLO
Hn amplificador diferencial con una entrada en modo comn de 1--mv y una
entrada en modo diferencial de '-mv, tiene una salida de 1mv debida a la entrada
de modo comn y una salida de 'v debida a la entrada de modo diferencial. 6allar
la ganancia en modo comn. Calcular la ganancia en modo diferencial. Encontrar
el C"00.
100
50
5
, 01 . 0
400
4


mv
mv
Vd
Vod
Ad
mv
mv
V
Vo
A
C
C
C
En este ejemplo se ve que la se5al en modo comn es 1-- veces menor en la
salida que en la entrada, mientras que en modo diferencial la salida es 1-- veces
mayor que en la entrada, en otras palabras la ra(7n de las dos )a sido mejorada
en 1---- veces. Este mejoramiento en la ra(7n de la se5al deseada a la no
deseada es la medida del rec)a(o de modo comn del amplificador.
#ara este ejemplo,
10000
01 . 0
100

C
A
Ad
CMRR

ANALISIS DEL AMPLI(ICADOR DI(ERENCIAL
An0lisis en dc1 S
1
*S
<
*-, este se observa en la figura 1-<%
Figura 102. Anlisis en d.c. del amplificador diferencial.
Contemplando la figura 1-< de la malla de entrada se tiene%

,
_

+ +

+

1
1
,
2 2
, 2
,
7 . 0
, 0
1 1 1 1
2 1 1
1 2 1 2 1 2 1
1
C B C E
E
C C
E
E
E E E E E E E C C
E
EE
E
E
EE E
E
EE E E BE
I I I I
I
I I
I
I
I I I I I I I I I
R
V
I
R
V V
I
V R I V
pero
,
>e la malla de salida%
1 1 1 1
1 1 1
2
,
C E C C EE CC CE
EE E E CE C C CC
I R I R V V V
V I R V I R V
+ +
+ +
% donde >e
An0lisis en ac1
#ara este an/lisis se supone primeramente que los transistores son diferentes y
para esto se plantea la figura 1-: a4 y su equivalente )Jbrido en la figura 1-: b4%
Figura 103 a Amplificador diferencial.
Figura 103 ! "qui#alen$e %&!rido del amplificador diferencial.
>e la figura 1-: b4 se )ace el an/lisis para el modo diferencial%
[ ]
[ ]
+

+ +
+

+ + + + +
+ + + + +
+ + +


) )( (
). (
), ( ) (
,
, ) 1 ( ) 1 ( ) (
, ) 1 ( ) 1 ( ) (
) 1 ( ) 1 (
,
,
2 1
1 2
2 2 2 1 1 1
2 2 2 1 1 1
2 1 02 01
2 2 1 1 2 2 2 2
2 2 1 1 1 1 1 1
2 2 1 1
2 2 2 02
1 1 1 01
B B ie S
B B C
ie S B ie S B
C B C B
E B B ie S B
E B B ie S B
B B E
C B
C B
i i h R Vd
i i R Vod
h R i h R i Vd
R i R i Vod
V V Vd V V Vod
R i i h R i V
R i i h R i V
i i I
R i V
R i V
y
% iguales son es transistor los Ai
y
y Como

ie S
C
B B ie S
B B C
h R
R
i i h R
i i R
Vd
Vod
Ad
+

+



) )( (
) (
2 1
1 2
8'-4
.)ora se )ace el an/lisis para el modo comn%

+
+ + +
+


+
+ + +

+

+

) (
2
) 1 ( 2
2
) (
) (
2
) 1 ( 2
2
,
2
) (
2
2 1
2 1
0
2 1
2 1
2 1 02 01
0
B B
E ie S
B B C
C
C
B B
E ie S
C
B B C
C
i i
R h R
i i R
V
V
Ac
i i
R h R V V
V
i i R V V
V

) 1 ( 2 + + +

E ie S
C
R h R
R
Ac
8'14
y
ie S
E ie S
E ie S
C
ie S
C
h R
R h R
R h R
R
h R
R
Ac
Ad
CMRR
+
+ + +

+ + +


) 1 ( 2
) 1 ( 2

Ai 0s *-
ie
E
ie
E ie
h
R
h
R h
CMRR
) 1 ( 2 ) 1 ( 2 +

+ +


8'<4
.l eliminar S
<
el amplificador diferencial queda como se muestra en la figura 1-1%
Figura 10'. Amplificador diferencial con (
2
)0.
.l reflejar U
<
al emisor y plantear el equivalente )Jbrido el circuito queda como
sigue en la figura 1-'%
Figura 10*."qui#alen$e %&!rido del amplificador diferencial con (
2
)0.
Ae puede observar en la figura 1-' que 0
E
no se tiene en cuenta debido a que
esta es muy grande comparada con lo reflejado por el transistor U
<
, y el paralelo
darJa lo reflejado por U
<
. >e esta figura se tiene%
) ( 2
,
) ( 2
) ( 2
,
, ) 1 (
1
1 '
01
1
1
1 1
1 1 1
'
01
1
2
2 2
1 1 1 1
ie S
C
ie S
B
B ie S
C B
ie S
ie S B
h R
V R
V
h R
V
i
i h R V
R i V
h R
h R i V
+

+

1
]
1

,
_

+
+
+ +

tanto, por
% iguales son es transistor los Ai
.)ora se procede a eliminar S
1
y el amplificador diferencial ser/ el mostrado en la
figura 1-;%
Figura 10+. Amplificador diferencial con (
1
)0.
.l reflejar U
1
al emisor y plantear el equivalente )Jbrido el circuito queda como
sigue en la figura 1-B%
Figura 10,."qui#alen$e %&!rido del amplificador diferencial con (
1
)0.
En la figura 1-B se puede observar que 0
E
no se tiene en cuenta, por tanto%
2
,
) ( 2
) ( 2
, ) 1 (
1
,
1
) 1 (
2
2
2
2 2
2
1
1 1
2 2 2 2
1
1 1
2 2
V
Ve
Ve
h R
V
i
h R i V
h R
h R i V
h R
i Ve
ie S
B
ie S B
ie S
ie S B
ie S
B

+
1
]
1

,
_

+
+
+ +

,
_

+
+
+
% tiene se de la en ecuacion esta rempla(ar al
% tiene se iguales son es transistor los Ai

.)ora para )allar S


-1
, se procede a )acer, S
1
*- y rempla(ar a Se en el equivalente
)Jbrido, lo cual queda como se muestra en la figura 1-?%
Figura 10-. "qui#alen$e %&!rido del amplificador diferencial con (e.
En la figura 1-?, como la fuente que alimenta 8Se4, tiene sentido de corriente
contrario al de la fuente de corriente, el voltaje S
-1
[ cambia de signo o sea%
) ( 2
,
) ( 2
,
1
) 1 (
2
,
2 1 1 ' '
01
2
1
2
2 2
1 1
2
1 1 1
' '
01
ie S
C
ie S
B
ie S
B
C B
h R
V R
V
h R
V
i
h R
i
V
Ve
R i V
+

,
_

+
+
+

% tiene se S en o rempla(and
iguales son es transistor los Ai
P P
-1
#or tanto%
) (
) ( 2
1 2
' '
01
'
01 01
V V
h R
R
V V V
ie S
C

+
+

8':4
#ara obtener S
-<
se reali(a el mismo procedimiento que se utili(o para )allar S
-1
,
teniendo como resultado%
) (
) ( 2
2 1 02
V V
h R
R
V
ie S
C


8'14
E/EMPLO
#ara el amplificador diferencial de la figura 1-D con 0
C1
* 0
C<
*1-+, 0
E
*11.:+,

1
*
<
*<--, g
m
*:ms, S
1
*<mv, S
<
*-, S
CC
*1'v y S
EE
*G1'v. 6allar &
CU
, &
FU
, .d, .c,
C"00 y S
-<
.
Figura 109. Amplificador diferencial.
En d.c.%
>e la malla de entrada%

A
mA
i
i
mA i
i i i i i
mA
K R
V V
i
V R i V
CQ
BQ
CQ
C C C C E
E
BE EE
E
EE E E BE

5 . 2
200
5 . 0
, 5 . 0
1
3 . 14
7 . 0 15
, 0
2 1 2 1
1
1

+ +
% tanto por
que y ya como

K
mS g
r h
m
ie
66 . 66
3
200


Con
En a.c.%
>e la ecuaci7n 8'-4%
30
66 . 66
10 * 200

+

+

K
K
h R
R
h R
R
Ad
ie S
C
ie S
C

>e la ecuaci7n 8'14%
344 . 0
) 1 200 ( 3 . 14 * 2 66 . 66
10 * 200
) 1 ( 2

+ +

+ + +

K K
K
R h R
R
Ac
E ie S
C

>e la ecuaci7n 8'<4%


dB CMRR
K
K K
h
R h
CMRR
dB
ie
E ie
81 . 38 ) 23 . 87 log( 20
23 . 87
66 . 66
) 201 ( 3 . 14 * 2 66 . 66 ) 1 ( 2


+

+ +


>e la ecuaci7n 8'14%
mv mv
K
K
V V
h R
R
V
ie S
C
30 ) 0 2 (
66 . 66 * 2
10 * 200
) (
) ( 2
2 1 02

+


1.1 .mplificadores sintoni(ados.
1.< Efectos de ruido en amplificadores.
Un buen amplificado no debe!a cambia "u ganancia duan#e el pe!odo de un ciclo de
ob"e$acion. %"#a" #endencia" dominan la" ba&a" fecuencia" en el e"pec#o de po#encia"
de uido ' "e pe"en#an en el e"pec#o como un componen#e con foma 1(f . Una medida de
e"#abilidad e" la fecuencia en )ue el uido 1(f e" lo mi"mo )ue el uido blanco del
amplificado. *aa un buen amplificado "on uno" +e#,io".
<.1 .n/lisis en frecuencia de amplificadores multietapa F!T y 3ET.
ANLII !E "N A#$LIFI%A!&' !E INT'"#ETAN%I(N %&N ) &$ *
A#$.

%n la figua 1, la fomaci-n de .1 ' .2 )ue alguna" $ece" e" llamado como la en#ada o
pimea e#apa, .3 foma la "alida o "egunda e#apa.
/igua 1. 0eali,aci-n de un amplificado de in"#umen#aci-n con 3 amplificadoe"
opeacionale".
1in embago el cicui#o no" puede in#imida po "u an2li"i", peo e"#e an2li"i" e"
#o#almen#e "imple. 3eno#aemo" la "alida de .1 ' .2 como 4o1 ' 4o2 e"pec#i$amen#e,
#enemo" po la ecuaci-n 2.
*ue"#o )ue 502 6 507, no"o#o" deducimo" po la le' de o+m8
9a )ue .1 man#iene 4n1 6 4p1 6 41 ' .2 man#iene 4n2 6 4p2 6 42, 507 6 (4n1 :
4n2)(07, )ue e"8

1u"#i#u'endo la ecuaci-n 4 en la ecuaci-n 3 ' en#once" den#o de la ecuaci-n 2, no"o#o"
podemo" coloca a 4o de la foma8
donde8
;a a,-n de e<pe"a a . en e"#a foma e" paa iden#ifica de foma "epaada la
con#ibuci-n de la ganancia de la pimea ' la "egunda e#apa.
;a ganancia . depende de la" e"i"#encia" e<#ena", ' la" cuale" pueden "e +ec+a"
#o#almen#e peci"a" ' e"#able", no" efeimo" a la" e"i"#encia" o po#enci-me#o" de
peci"i-n.
9a )ue .1 ' .2 e"#2n opeando como amplificadoe" no in$e"oe", "u impedancia de
en#ada e" e<#emadamen#e al#a= ' la impedancia de "alida e" mu' ba&a.
%l >?00 puede "e #o#almen#e al#o debido a una de la" e"i"#encia" de la "egunda e#apa.
7.0 AMPLIFICADORES EN CASCADA
Cuando se desea obtener una ganancia superior a la que suministra un slo
transistor, se conectan en cascada dos o ms etapas amplificadores. Es decir,
la salida de la primera etapa se utiliza como entrada a la segunda etapa, y as
sucesivamente.
El procedimiento de clculo es similar al utilizado en los amplificadores de una
sola etapa. Primero se determinan las condiciones de reposo de cada una de las
etapas amplificadores. Luego se sustituye cada etapa por su circuito
equivalente para corriente alterna, sustituyendo al transistor por su modelo
brido.

El circuito equivalente total es analizado para determinar la ganancia de
tensin o corriente total. Para aclarar la metodologa de anlisis consideremos
al siguiente e!emplo"
E#E$PL%&
En el circuito de la fig. '.(.(. )eterminar"
a* Las condiciones de reposo de +
(
y +
,
.
b* El circuito equivalente para se-al d.bil.
c* La e/cursin sim.trica m/ima en i
L
.
d* La ganancia de corriente 0
i
1 i
L
2i
i
.
a* Las condiciones de reposo de las dos etapas se obtienen del anlisis de
corriente continua. 3ecordemos que los capacitores se comportan como
circuitos abiertos a la corriente continua.
Para la primera etapa"
4
5(
1
4
E(
1 4
5(
6 4
5E(
1 7 6 8.' 1 ,.74
9
E+(
1 ::::; 9
C+(
1 ,7m0
4cc 1 9
C+(
3
C(
< 4
CE+(
< 9
C+(
3
e(

4cc 1 4
CE+(
< 9
C+(
=3
C(
< 3
e(
* ............ ='.(*
4
CE+(
1 4cc 6 9
C+(
=3
C(
< 3
e(
*
; 4
CE+(
1 (8 6 =,7m0*=,88 < (88* 1 7.(4
Para la segunda etapa"
4
5,
1
4
E,
14
5,
6 4
5E,
1 (4 6 8.'4 1 8.74
9
E+,
1 :::::; 9
C+,
1 (., m0
4cc 1 4
CE+,
< 9
C+,
=3
L
< 3
C,
* ............ ='.,*
4
CE+,
1 4cc 6 9
C+,
=3
L
< 3
C,
*
; 4
CE+,
1 (8 6 =(., m0*=, >? < ,@8* 1 '.7 4
b* Para encontrar el circuito equivalente para se-al d.bil, se analiza el circuito
para corriente alterna. Para se-ales de corriente alterna los capacitores son
cortocircuitos.
El circuito equivalente para serial d.bil se muestra en la fig. '.(,,. En este
circuito el transistor a sido sustituido por su circuito equivalente brido.
0dems, a partir de las ecuaciones =,.,.,* y =7.(.(*"
3
b(
1
3
b,
1

ie(
1

ie,
1
c* Para obtener la m/ima e/cursin sim.trica, necesitamos graficar la recta
de carga de CC y C0 de cada etapa. La recta de carga de CC de la primera
etapa est determinada por la ecuacin ='.(* y tiene una pendiente igual a"
La recta de carga de C0 para la primera etapa se determina a partir del
circuito de la fig. '.(., y tiene una pendiente igual a"
La recta de carga de CC para la segunda etapa est determinada por la
ecuacin ='.(.,* y tiene una pendientes igual a"
La recta de carga de C0 para la segunda etapa se determina apartir del
circuito de la fig. '.(., y tiene una pendiente igual a"
En la fig. '.(.7 y '.(.A, pdenos observar que la e/cursin sim.trica esta
limitada por la segunda etapa.
Para la primera etapa, la e/cursin sim.trica m/ima es de AB m0 de pico a
pico y B., 4 de pico a pico.
Para la segunda etapa, la e/cursin sim.trica m/ima es de ,.A m0 de pico a
pico y apro/imadamente =C.@ 6 '.7*=,* 1 A 4 de pico a pico.
9
L ma/
1 ,.A m0 pp
d* La ganancia de corriente 0
i
la determinamos a partir del circuito equivalente
para se-al d.bil de la fig. '.(.,.
0
i
1 ............ ='.7*
Por el principio de divisin de corriente"
La ganancia de corriente es entonces"
0
i
1=6fe,*D ............ ='.A*
Eustituyendo valores en la ecuacin ='.A*"
0
i
1 =6@8*D
0
i
1 778.F
Podemos observar que se necesita una corriente de ,.A m 02778.F 1 '., $0
para obtener una corriente de salida de ,.A m0 de pico a pico.
.2 AMPLIFICADOR DARLINGTON
Este tipo de amplificador es un circuito transistorizado usado ampliamente, el
cual consiste en emisores seguidos conectados en cascada, casi siempre un par.
La ganancia total de volta!e en esta configuracin es cercana a la unidad. El
resultado principal es un incrementos muy grande en la impedancia de entrada
y un decremento de igual magnitud en la impedancia de salida. Este circuito se
caracteriza por tener una elevada impedancia de entrada y una alta ganancia de
corriente.
En la fig. '.7.( se muestra el circuito )arlington bsico. En este caso, el
circuito consiste de dos transistores, conectados de tal forma que se
comportan como un slo transistor. Puede tambi.n acerse un arreglo de G
transistores, de modo que el circuito resultante se comporte como un slo
transistor. Los transistores se conectan de tal forma, que la corriente emisor
del primer transistor es la corriente de base de entrada del segundo
transistor. Estudiaremos esta configuracin mediante el siguiente e!emplo"
E#E$PL%
En el circuito de la fig. '.7.(, los transistores utilizados son id.nticos con
fe(
1

fe,
1 (88 0dems"
3
(
1 (., >?
3
,
1 7.7 >?
3
C
1 (88 ?
3
e
1 (88 ?
3
L
1 (8 ?
4
CC
1 (8 4
Calcular&
a* Las condiciones de reposo.
b* El circuito equivalente para se-al d.bil.
c* La ganancia de corriente 0
i
.
d* La impedaneia de entrada H
i
.
a* Las condiciones de reposo se determinan a partir del anlisis de corriente
continua"
4
5(
1
4
5(
1 4
5E(
< 4
5E,
< 9
E,
3
e
1 (.A < 9
E,
3
e
............ ='.,.(*
9
E,
1 ::::: ; 9
C+,
1(,.Bm0
Como" 9
C,
II 9
c(

4
CC
1 9
C+,
3
C
< 4
CE+,
< 9
E+,
3
e
1 4
CE+,
< 9
C+,
=3
C
< 3
e
*
4
CE+,
J 4
CC
6 9
C+,
=3
C
< 3
e
* ............ ='.,.,*
4
CE+,
J (8 6 =(,.B m0*=(88 <(88* J '.AF 4
4
CE+(
1 4
CE+,
6 4
5E(
............ ='.,.7*
4
CE+(
J '.AF 6 8.' 1 B.'F 4
9
E(
J 9
5,
J 9
C,
2
fe,
............ ='.7.A*
; 9
C+(
1 =(,.B m0*2(88 1 8.(,B m0
b* El circuito equivalente para se-al d.bil del amplifcador )arlington se
obtiene refiriendo el circuito de base de +
(
a su circuito de emisor, y el
circuito de emisor de +
,
referirlo a su circuito de base. Este anlisis se
efectKa en la seccin 7.A y 7.,. El circuito equivalente para se-al d.bil es el
mostrado en la fig. '.7.,.
c* La ganancia de corriente la podemos determinar a partir del circuito de la
fig. '.7.,"
0
i
1 ............ ='.,.@*
Por el principio de divisin de corriente"
............ ='.,.B*
............ ='.,.'*
La ganancia de corriente 0
i
se convierte en"
0
i
1 @ ............ ='.,.F*
)e las ecuaciones =7.(.(* y =7.,.(*

ie,
1

ib(
1
3
b
1 3
(
LL 3
,
1 FF8 ?
Eustituyendo valores en la ecuacin ='.,.F*"
0
i
1 6D
d* E9 amplificador )arlington de la fig. '.7.( puede considerarse como un
amplificador de emisor comKn, precedido por un seguidor de emisor, La
impedancia de entrada del amplificador de emisor comKn es H
(,
J
ie,
. La
impedancia de entrada del amplificador seguidor de emisor es"
H
i
1 H
i(
1
ie(
< =( <
fe(
* H
i,
............ ='.,.C*
H
i
1 (C.F >? < =(8(*=(CF* 1 7C.F >?
Esta impedancia de entrada puede aumentarse si eliminamos el capacitor de
desacoplo de emisor. El circuito se convierte en dos seguidores de emisor en
cascada. La impedancia de entrada de la segunda etapa es"
H
i,
J
ie,
< =( <
fe,
*3
e
............ ='.,.(8*
H
i,
1 (CF.A < =(8(*=(88* 1 (8.,C >?
Eustituyendo valores en la ecuacin ='.,.C*"
H
i
1 (C.F >? < =(8(*=(8.,C >?* 1 (.8@ $?
Pdemos verificar entonces la elevada impedancia de entrada de este
amplificador, si eliminamos el capacitor de desacoplo de emisor.
<.< .plicaciones de los amplificadores.
+%& ,&%ILA!&' %&NT'&LA!& $&' +&LTAJE-.
%"#e e" un cicui#o )ue popociona una "eAal de "alida o"cilan#e, cu'a fecuencia puede
a&u"#a"e en un in#e$alo con#olado po un $ol#a&e de >3.
;a fecuencia de o"cilaci-n e"#2 dada po la "iguien#e ecuaci-n8
0e"#iccione" p2c#ica"8
1. 01 debe encon#a"e den#o de un in#e$alo de 2 B C 01 C 20 B.
2. 4c debe e"#a den#o del in#e$alo D 4E C 4c C 4E.
3. /0 debe "e meno ue 1 ?F,.
4. 4E debe $aia en#e 10 ' 24 4.
#&!"LA%I&N EN F'E%"EN%IA. %" el poce"o de cambia la fecuencia de una
foma de onda "egGn lo" cambio" in"#an#2neo" de ni$el de o#a foma de onda.
%n e"#e cicui#o ;1 con 31 ' 32 foman el cicui#o "in#oni,ado.
H1 Ian"i"#o o"cilado Fa#le'.
31,
32
3iodo" capaci#i$o" paa con#ola la fecuencia del o"cilado.
;1 Jobina del o"cilado.
>1 >apaci#o de acoplamien#o.
02 0e#ono de coien#e con#inua paa la compue#a de H1.
33 0ec#ifica la "eAal paa la modulaci-n de compue#a de H1.
>2 3ei$aci-n de 0/ paa lo" elec#odo" del denado.
03
.!"la el denado de H1 del $ol#a&e de alimen#aci-n cc paa la "eAal de c.a.
popociona el $ol#a&e del denado paa H1 ' H2.
433 4ol#a&e de alimen#aci-n de cc paa lo" denadoe" de H1 ' H2.
H2 Ian"i"#o "eguido de fuen#e.
04 0e"i"#encia de caga de "alida paa el elec#odo de fuen#e de H2.
.mbo" c2#odo" #ienen un $ol#a&e de cc po"i#i$o de con#ol, paa el $ol#a&e en "en#ido
in$e"o ' a"! $aia la capaci#ancia. %"#a capaci#ancia con#ola la fecuencia del o"cilado.
;a "alida del o"cilado del elec#odo de fuen#e de H1 e"#2 conec#ada a la compue#a de H2.
1u "alida "e #oma de la fuen#e en el cicui#o de "eguido de fuen#e el cual coe"ponde a un
"eguido de emi"o, lo )ue "e pe"igue e" u"a a H2 como una e#apa efo,adoa, la cual
a!"la la "alida del o"cilado de H1 de la caga conec#ada a H2. ;a $en#a&a )ue "e ob#iene e"
la me&o!a de la e"#abilidad de fecuencia.
A#$LIFI%A!&' E.$&NEN%IAL.
%l amplificado loga!#mico puede "e aeglado mu' f2cilmen#e paa )ue e"ul#e un
amplificado an#iloga!#mico o e<ponencial. %"#o "e mue"#a en la figua 1.
/igua 1. .mplificado e<ponencial pac#ico.
*ue"#o )ue 4b1 6 4be1 : 4be2, #enemo" )ue 5>1(5>2 6 @511 * e<p (4be1(4I)K ( @512 * e<p
(4be2(4I)K 6 e<p (4b1(4I), donde +emo" e<plo#ado el fac#o 511( 512 6 1 paa lo" do" JLIM"
de la" mi"ma" caac#e!"#ica". U"ando la iden#idad e
<
6 10
<(2.303
' el fac#o 5o 6 5c2 ' 4b1 6
4i01((01 E 02), ob#enemo"
.+oa #enemo" lo" "iguien#e" $aloe" )ue podemo" "u"#i#ui en la ecuaci-n 1.
5 6 2.5(24.N 6 0.1m. ' O$ 6 P14 a"! )ue la" caac#e!"#ica" de #an"feencia "on8
5o 6 (0.1m.)10
P4i((14)
>on 4i 6 04, 5o 6 0.1m.. 1i incemen#amo" el $alo de 4i, e"#o cau"a )ue 5o dece,ca a
una $elocidad de 1 dec(4. 1i nece"i#amo" )ue 5 ' O$ "ean calibada", lo podemo" eali,a
a&u"#ando a 04 ' 02.
%l colec#o de H2 debe!a man#ene"e "iempe una #iea $i#ual paa nulifica la fuga de
coien#e de colec#o : ba"e 5>JQ.
A#$LIFI%A!&' L&/A'IT#I%&.
Introduccin.

;a" caac#e!"#ica" pedecible" de un #an"i"#o de uni-n bipola "on e<plo#ada" en una
$aiedad de funcione" anal-gica" no lineale" ' e"#o "e aplica a #oda" la" 2ea" de
in"#umen#aci-n, con#ol, compu#aci-n anal-gica, comunicacione" ' mG"ica elec#-nica.
Una de la" funcione" b2"ica" popocionada" po el JLI e" como un amplificado
loga!#mico. %"a funci-n no" popociona la ba"e paa una $aiedad de opeacione", #ale"
como amplificado an#iloga!#mico, di$i"o an2logo, e<#ac#o de a!, cuadada, con$e#ido
de mul#ifuncione", con$e"i-n m", amplificado de #an"conduc#ancia opeacional,
amplificado con#olado po $ol#a&e ' como fil#o.

La configuracin transdiodo.

;o" amplificadoe" loga!#mico ' an#iloga!#mico e<plo#an la" caac#e!"#ica" de la egi-n
ac#i$a de un JLI.
5c 6 51 @e<p (4be(4I) P 1K ec.1
donde 5c e" la coien#e de colec#o, 4be e" el $ol#a&e ba"e : emi"o, 51 e" la coien#e de
"a#uaci-n del colec#o, ' 4I e" el $ol#a&e #Rmico. .mbo" 4I e 51 "on pa2me#o" )ue
dependen de la #empea#ua.
%n un cua#o el $alo de 4I e" cecano a lo" 26m4, mien#a" )ue 51 #iene un $alo en#e el
ango de f. o p.. Un JLI )ue e"pec!ficamen#e e" u#ili,ado paa aplicacione" loga!#mica",
51 e"#2 m2" cecano al ango de lo" p., el ;?3N4 )ue con#iene un pa de #an"i"#oe"
iguale" #iene un $alo paa 5" 0.25p. a 25S >.
*aa
5c TT 51 ec. 2
;a ecuaci-n 1 puede "e apo<imado po la le' e<ponencial pefec#a.
5c 6 e<p (4be(4I) ec.3
1i di$idimo" ambo" lado" po 51
7aficando 5c con#a 4be en un papel "emiloga!#mico e"#o no" da2 una l!nea ec#a con una
pendien#e de 2.3034I 60m4(dec o 0.6N3 4I 18m4(oc#. %"#a" "on egla" impo#an#e".

Configuracin !sica.

*aa opea en modo loga!#mico, el JLI e" colocado den#o de la ed de ealimen#aci-n de
un op : amp, fomando una configuaci-n llamada #an"diodo la cual "e mue"#a en la
figua 1, #enemo" )ue 4be 6 P 4o e 5c 6 5i : 5n, donde 5n e" la coien#e de polai,aci-n de
la en#ada in$e"oa.
/igua 1. >onfiguaci-n #an"diodo. (a)>on coien#e de en#ada, (b) con $ol#a&e de en#ada.
1u"#i#u'endo en la ecuaci-n 4.
ec. 7
5n coloca el l!mi#e en el ango de coien#e, e"#o puede "e poce"ado den#o de un eo de
confomidad loga!#mica dado. 3eno#emo" e"#e eo como p (u"ado como pocen#a&e),
#enemo" 5i 5n((p(100). 4emo" )ue "i 5n 6 10 p. ' p 6 1 pocien#o, en#once" 5i 10
p.(0.01 6 1 n..
Qb"e$ando a+oa )ue el cicui#o de la figua 1(b), #enemo" )ue 5c 6 (4i : 4n)(0 : 5n '
4be 6 P4o.
*o la acci-n del op : amp, 4n 6 4p E 4Q1 6 P05p E 4Q1, donde 5p e" la coien#e de
polai,aci-n en la en#ada no in$e"oa ' 4Q1 e" el $ol#a&e de de"$!o de en#ada. %liminando
4n ' "u"#i#u'endo den#o de la ecuaci-n 4 #enemo"8
ec. 8
3onde 5o" e" la coien#e de de"$!o de en#ada. %l fac#o )ue limi#a e" a+oa el eo #Rmico
(4Q1 : 05o").
:.1 Tipos y efectos de la retroalimentaci7n.
El termino realimentacin significa, alimentar parte de la salida de un sistema,
acia la entrada de dico sistema. En un circuito amplificador, la
realimentacin consiste en tomar parte de la corriente o tensin de salida y
realimentarlo al circuito de entrada.
Ei la se-al de realimentacin se a-ade a la se-al de entrada, se dice que es una
3E0L9$EGM0C9NG P%E9M940. Ei la se-al de realimentacin se resta a la
se-al de entrada, se dice que es una 3E0L9$EGM0C9NG GEO0M940.
La realimentacin negativa es la de mayor utilizacin en el dise-o de circuitos
amplificadores. Esta realimentacin me!ora las caractersticas del
amplificador, por e!emplo, en un amplificador de tensin, la resistencia de
entrada se incrementa y la resistencia de salida disminuye. Ein embargo, la
realim.ntacin negativa disminuye la ganancia del amplificador.
La fig. F.(.(, muestra el esquema de un amplificador con realim.ntacin de un
slo lazo. El bloque 0 representa cualquier tipo de amplificador bsico, puede
ser un amplificador de tensin, corriente, transconductancia,
transresistencia.
El bloque b representa la red de realimentacin, este bloque puede estar
constituido por resistencias, condensadores e inductancias. Lo ms simple es
una configuracin a base de resistencias.
La se-al de entrada est representada por P
E
, la se-al de salida por P
o
, la de
realimentacin por P
f
. La se-al P
d
representa la diferencia entre la se-al de
entrada y la se-al de realimentacin"
P
d
1 P
E
6

P
f
1 P
i
............ =F.(*
El factor de transmisin b se define como"
b 1 ............ =F.,*
La ganancia del amplificador bsico 0 se define por"
0 1 ............ =F.7*
Eustituyendo las ecuaciones =F.(* y =F.,* en =F.7* se obtiene la ganancia con
realimentacin 0
f
.
0
f
1 ............ =F.A*
La letra 0 en las ecuaciones =F.7* y =F.A* representa la ganancia del
amplificador sin realimentacin, pero incluyendo el efecto de la red de
realimentacin. %bserve que
la ganancia se ve reducida por el factor (2( < b0 cuando se aplica la
realimentacin. Go debe confundir el signo b con el empleado anteriormente
para la ganancia de corriente en corto circuito en EC.

La porcin de la salida que se realimenta puede ser MEGE9NG C%339EGME,
y la forma en que se introduce a la entrada es en EE39E P030LEL%. Podemos
decir entonces que e/isten cuatro maneras bsicas de conectar la se-al de
realimentacin.
(.6 3ealimentacin de 4%LM0#E en EE39E.
,.6 3ealimentacin de 4%LM0#E en P030LEL%.
7.6 3ealimentacin de C%339EGME en EE39E.
A.6 3ealimentaciBn de C%339EGME en P030LEL%.
En la fig. F,,,(, se muestran las cuatro formas de conectar la re alimentacin.
Cuando se realimenta 4%LM0#E, nos referimos a conectar el volta!e de salida
como entrada de la red de re alimentacin. Cuando realimentamos
C%339EGME, nos refermos a derivar alguna corriente de salida por medio de
la red de realimentacin.
El t.rmino EE39E significa conectar la se-al de realimentacin en serie con el
volta!e de la se-al de entrada.
El t.rmino P030LEL% significa conectar la se-al de realimentacin en paralelo
con la fuente de corriente de entrada.
La cone/in de la se-al de realimentacin en EE39E tiende a aumentar la
resistencia de entrada. La cone/in de la se-al de realimentacin en
P030LEL% tiende a reducir la resistencia de entrada. Cuando se realimenta
4%LM0#E, la impedancia de salida disminuye. Cuando se realimenta
C%339EGME, la impedancia de salida aumenta.
:.< Control de ganancias.
RESISTENCIA DE ENTRADA EN UN AMPLIFICADOR REALIMENTADO
En esta seccin analizaremos el efecto en la resistencia de entrada para las
cuatro formas de conectar la realimentacin.
Ei la se-al de realimentacin vuelve a la entrada en EE39E, la resistencia de
entrada se incrementa por el factor =(< b0 *. Esto ocurre independientemente
de que 9a realimentacin sea obtenida por muestreo de la tensin o de la
corriente de salida.
Este efecto podemos verificarlo reemplazando al amplificador de la fig. F.,.(a,
por su modelo de M.venin. Este circuito se muestra en la fig. F.7.(.
)e la fig. F.7.(, la impedancia de entrada con realimentacin es 3
if
1 4s29i.
Mambi.n"
4
E
1 9
i
3
i
< 4
f
1 9
i
3
i
< b4
o
............ =F.,.(*
4
%
1 ............ =F.,.,*
)onde"
0v 1 ............ =F.,.7*
Combinando las ecuaciones =F.(* y =F.,*"
3
if
1 ............ =F.,.A*
)onde 0v representa la ganancia de tensin sin realimentacin teniendo en
cuenta la carga 3
L
. Gote como 3
if
est incrementada por el factor =( < b0
4
*.
Procediendo de la misma manera, para el amplificador de la fig. F.,.(b se
obtiene"
3
if

1 3
i
=( < bO
$
* ............ =F.,.@*
O
$
1 ............ =F.,.B*
En este caso, O
$
es la transconductancia en corto circuito y O
$
la
transconductancia sin realimentacin. Pero teniendo en cuenta la carga.
Cuando la se-al de realimentacin vuelve a la entrada en P030LEL%, la
resistencia de entrada disminuye por el factor (2=( < b0*. Esto ocurre
independientemente de que la realimentacin se obtenga por muestreo de la
tensin o d.la corriente de salida. Este efecto podemos verificarlo
reemplazando el amplificador de la fig. F.,.dc, por el modelo de Gorton
correspondiente. Este circuito se muestra en la fig. F.7.,. Partiendo de la fig.
F.7.,"
9
E
1 9
i
< 9
f
1 9
i
< b9
%
............ =F.,.'*
9
%
1 ............ =F.,.F*
)onde"
0
9
1 ............ =F.,.C*
)e las ecuaciones =F.,.'* y =F.,.F*"
9
E
1 =( < b0
9
*9
i
............ =F.,.(8*
)e la fig. F.7.,, 3
if
1 4
i
29
E
y 3
i
1 4
i
29
i
. Empleando la ecuacin =F.,.(8*,
obtendremos"
3
if
1 ............ =F.,.((*
)onde 0
9
es la ganancia de corriente sin realimentacin pero teniendo en
cuenta la carga 3
L
. Gote como 3
if
est disminuida por el factor (2=( < b0*.
Procediendo de igual manera para el amplificador de la fig. F.,.(d, se obtiene"
3
if
1 ............ =F.,.(,*
)onde"
3
$
1 ............ =F..,.(7*
En este caso, 3
m
es la transresistencia en circuito abierto y 3
$
es la
transresistencia sin realimentacin pero teniendo en cuenta la carga.
RESISTENCIA DE SALIDA EN UN AMPLIFICADOR REALIMENTADO.
En esta seccin analizaremos el efecto en la resistencia de salida para las
cuatro formas de conectar la realimentacin.
Cuando se realimenta la tensin de salida, sin tener en cuenta la forma en que
se compara a la entrada, la resistencia de salida tiende a disminuir por el
factor (2=( < b0*
Este efecto podemos verificarlo partiendo de la fig. F.7.(, reemplazando 4
%
por
4"
9 1 ............ =F.7.(*
Porque 4
E
1 8, 4
i
1 64
f
1 6b4. )e a que"
3
of
1 bb ............ =F.7.,*
)onde 0
4
representa la ganancia de tensin en circuito abierto. La resistencia
de salida con realimentacin 3
of
que incluye 3
L
como parte del amplificador
viene dada por 3
of
en paralelo con 3
L
, osea"
3
of
Q 1 ............ =F.7.7*
)onde 3
%
Q 1 3
%
LL 3
L
es la resistencia de salida sin realimentacin, pero con 3
L

considerada como parte del amplificador, y 0
4
representa la ganancia de
tensin sin realimentacin teniendo en cuenta la carga 3
L
.
Procediendo de la misma manera para el amplificador de la fig. F.,.(d, se
obtiene"
3
of
1 3
of
Q 1 ............ =F.7.A*
Cuando se realimenta la corriente de salida, sin tener en cuenta, la forma en
que se compara a la entrada, la resistencia de salida tiende a aumentar por el
factor =( < b0*. Este efecto podemos verificarlo partiendo de la fig. F.7.,,
reemplazando 4
%
por 4"
9 1 ............ =F.7.@*
Con 9
E
1 8, 9
i
1 69
f
1 6b9
%
1 <b9 de a"
9 1 :::: :::: 9=( < b0
i
* 1 ............ =F.7.B*
3
of
1 ............ =F.7.'*
La resistencia de salida 3
of
Q que incluye 3
L
como parte del amplificador, viene
dada por"
3
of
Q 1 ............ =F.7.F*
Empleando la ecuacin =F.,.C* y con 3
%
Q 1 3
%
LL 3
L
, obtenemos"
3
of
Q 1 3
%
............ =F.7.C*
Para 3
L
1 a, 0
9
1 8 y 3
%
Q 1 3
%
, la ecuacin =F.7.C*, queda reducida a"
3
of
Q 1 3
%
=( < b0
i
* ............ =F.7.(8*
Procediendo de la misma manera para el amplificador de la fig. F.,.(b, se
obtiene"
3
of
Q 1 3
%
=( < bO
m
* :::::: 3
of
Q 1 ............ =F.7.((*
:.: 0espuesta a la frecuencia.
Para simplificar al anlisis de un amplificador realimentado, conviene separarlo
en dos bloques" el amplificador bsico 0 y la red de realimentacion b, ya que,
conociendo 0 y b, podemos calcular las caractersticas ms importantes del
amplificador realimentado, osea, 0
f
, 3
if
y 3
of
.
Para que este anlisis sea vlido, la red de realimentacin b debe de cumplir
tres suposiciones fundamentales"
(.6 la se-al de entrada se transmite a la salida atrav.s del amplificador 0, y no
atrav.s de la red b. En otras palabras, si se desactiva 0, la se-al de salida
debe caer a cero.
,.6 La se-al de realimentacin se transmite de la salida a la entrada,
Knicamente atrav.s del circuito y no por el amplificador. En otras palabras, el
amplificador bsico es unidireccional desde la entrada a la salida y la
transmisin en sentido inverso es nula.
7.6 El factor de transmisin inversa b de la red de realimentacin es
independiente de las resistencias de la carga y de la fuente.
El amplificador bsico sin realimentacin, pero incluida la carga que representa
la red b puede obtenerse aplicando las siguientes reglas&
Para allar el circuito de entrada&
(.6 Racer 4
o
1 8 para el muestreo de tensin. En otras palabras, cortocircuitar
la salida.
,.6 Racer 9
o
1 8 para el muestreo de corriente. )ico de otra manera, abrir la
red de salida.
Para allar al circuito de salida&
(.6 Racer 4
i
1 8 para la comparacin en paralelo. En otras palabras,
cortocircuitar la entrada.
,.6 Racer 9
i
1 8 para la comparacin en serie. )ico de otra manera, abrir la
red de entrada.
Este procedimiento asegura la realimentacin se reduzca a cero sin alterar la
carga del amplificador bsico. E9 anlisis completo del amplificador
realimentado se obtiene aplicando las siguientes secuencias.
(.6 9dentificar la topologa, Es decir, determinar si se realimenta volta!e
corriente, y si esta realimentacin se aplica en serie o en paralelo a la entrada.
,.6 )ibu!ar el circuito del amplificador bsico sin realimentacin , siguiendo las
reglas indicadas anteriormente.
7.6 Emplear un generador de Mevenin si P
f
es una tensin y uno de Gorton si
P
f
es una corriente.
A.6 3eemplazar cada uno de los dispositivos activos por el modelo apropiado
=por e!emplo, el modelo brido 6p para un transistor de alta frecuencia, o el
modelo de parmetros para ba!a frecuencia*.
@.6 9ndicar P
f
y P
%
en el circuito obtenido por la aplicacin de los apartados ,.7
y A. Evaluar b 1 P
f
2 P
%
.
B.6 Rallar 0 aplicando las leyes de >ircoff al circuito equivalente obtenido en
el apartado A.
'.6 Con 0 y b, allar ) 1 =( < b0*, 0
f
, 3
if
, 3
%f
y 3
%f
Q.
E!emplificaremos esta metodologa mediante el siguiente e!emplo&
E#E$PL%&
Calcular 0
vf
, 3
%f
y 3
if
para el amplificador de la fig. F.@.(, suponiendo 3
E
1 8,
fe

1 @8,
ie
1 (.( >?,
re
1
oe
1 8 y transistores id.nticos.
E%LSC9NG&
El primer paso es identificar la topologa, para ello, definamos la red de
realimentacin formada por 3
(
y 3
,
. Esta red se encuentra conecta en paralelo
con el volta!e de salida 4
%
, por lo tanto, se realimenta tensin. %bserve que la
tensin a trav.s de 3
(
se encuentra en serie con el volta!e de entrada 4
E
, por lo
tanto, se trata de una comparacin en serie. La topologa identificada es
entonces 3E0L9$EGM0C9NG )E MEGE9NG EG EE39E.
E9 segundo paso consiste en dibu!ar el circuito amplificador bsico sin
realimentacn, pero incluyendo la carga que implica la red de realimentacin.
Como se trata de realimentacin de tensin, para allar al circuito de entrada
pondremos en cortocircuito la salida 4
%
. Esto ace que 3
(
y 3
,
aparezcan en
paralelo en el circuito de entrada.
Para allar al circuito de salida, como se trata de una comparacin en serie,
abriremos al circuito de entrada. Esto ace que la red 3
(
< 3
,
aparezca en
paralelo con 4
%
. El circuito resultante se muestra en la fig. F.@.,.
El tercer paso nos indica que la fuente de se-al de entrada debe referirse
como un generador de M.venin, ya que se trata de una realimentacin de
tensin.
El cuarto paso nos indica reemplazar a los transistores por su modelo de
parmetros . Esto se indica en la fig. F.@.,.
El quinto paso consiste en evaluar b, para este circuito"
b 1
El se/to paso implica calcular la ganancia 0
4
del circuito equivalente obtenido"
0
4
1 0
4(
1 0
4,
,la carga efectiva 3
L(
Q del transistor +
(
sera"
3
L(
Q 1 3
C(
LL 3
b,
LL
ie,

3
L(
Q 1 (8 >? LL (C.7F >? LL (.( >? 1 CA,.B ?
%bservemos que la impedancia efectiva de emisor es 3
(
LL 3
,
, osea"
3
e
1 (88 LL A.' >? 1 CF ?
Podemos observar que la primera etapa es un amplificador en emisor comKn con
una resistencia de emisor 3
e
1 3
(
8 3
,
. La ganancia de este amplificador est
determinada por"
0
4(
1
0
4(
1
%bservemos aora que la carga efectiva 3
L,
Q del transistor +
,
es"
3
L,
Q 1 3
C,
LL =3
(
< 3
,
*
3
L,
Q 1 A.' >? LL =(88 < A.' >?* 1 ,.7' >?
Como la segunda etapa es un amplificador en emisor coman, la ganancia de
tensin estar determinada por"
0
4,
1
0
4,
1
Por lo tanto, la ganancia de tensin 0
4
de las dos etapas en cascada sin
realimentacin ser"
0
4
1 =6'.',*=6(8F* 1 F77.7
Podemos entonces determinar 0
vf
a partir de la ecuacin =F.(.A*
0
vf
1
La resistencia de salida sin realimentacin ser 3
%
1 3
L,
1 ,.7' >. Por lo tanto, a
partir de la ecuacin =F.A.7*"
3
of
1 =,.7' >?* 2 =( < =8.8,*=F77.7* 1 (7A ?
Como el resistor de emisor 3
e
1 3
(
LL 3
,
de la primera etapa est sin
desacoplar, la resistencia de entrada sin realimentacin estar determinada
por"
3
i
1
ie
< =( <
fe
*3
e

3
i
1 (.( >? < =@(*=CF* 1 B8CF ?
Por lo tanto, la resistencia de entrada con realimentacin 3
if
la podemos
determinar a partir de la ecuacin =F.7.A*"
3
if
1 =B8CF*D( < =8.8,*=F77.7*T 1 (8'.' >?

(8.3.4)=
:.1 TopologJas de retroalimentaci7n
:.1.1 CorrienteGvoltaje
La entrada es corriente y la salida es voltaje. La impedancia de entrada es baja y
la impedancia de salida tambin es baja, el circuito se presenta en la figura
1<B%
Figura 12,. "squema de un Amplificador de $ransimpedancia.
>e la figura 1<B se deduce que
<<
>>
L m i m L
S i i S
R " i " V R R
i i R R
con Ai
Ai
,
,
0 0
El voltaje de salida es proporcional a la corriente de entrada.
En el amplificador ideal se tiene que 0
i
- y 0
-
-.
Este amplificador puede ser eEcitado por una fuente de alta resistencia y este
puede eEcitar una carga de alta resistencia.
Ai de cualesquiera de los amplificadores anteriores se toma una muestra de la
salida 8que puede ser voltaje o corriente4 y se aplica a la entrada a travs de una
red de realimentaci7n, que puede estar constituida por elementos pasivos
8resistencias4, 7 por elementos que cambian la frecuencia 8capacitancias o
inductancias4, se tiene un sistema realimentado + la.o cerrado En resumen la
realimentaci7n se presenta cuando la salida se conecta a la entrada de tal manera
que una tensi7n o corriente de salida afecta la entrada.
Ai la porci7n de salida que se realimenta a la entrada se resta de esta se5al de
entrada se tiene realimentaci+n ne2ati3a. Ai la se5al realimentada se suma a la
entrada se tiene realimentaci+n positi3a4 este tipo de realimentaci7n se usa
cuando se quiere dise5ar un oscilador ya que al sumar a la se5al de entrada la
se5al realimentada provoca que el amplificador sea inestable y comience a oscilar
producindose una se5al senoidal a la salida cuando no eEiste se5al de entrada.
:.1.< SoltajeGcorriente
Entrada de voltaje y salida de corriente. &mpedancia de entrada alta e impedancia
de salida alta. La figura correspondiente se encuentra a continuaci7n%
Figura 12+. "squema de un Amplificador de $ransconduc$ancia.
En la figura 1<;%
0 ,
,
0
>>
>>
L L
S S i
R #m #mVi R R
V Vi R R
con Ai
Ai
La corriente de salida es proporcional al voltaje de entrada.
En el amplificador ideal se tiene que 0
i
y 0
-
.
El amplificador puede ser eEcitado por una fuente de baja resistencia y este puede
eEcitar una carga de baja resistencia.
:.1.: CorrienteGcorriente
Ae5al de entrada corriente y se5al de salida corriente. &mpedancia de entrada baja
e impedancia de salida alta.
Ai 0
A
@@0
i
i
A
*i
i
, desarrolla una caJda de voltaje mJnima a travs de sus
terminales de entrada.
Ai 0
-
@@0
L
i
-
*.
i
i
i
con 0
L
*- mantiene la corriente de salida independientemente
de la carga. .
i
ganancia de corriente con 0
L
*-.
La representaci7n de este amplificador se presenta en la figura 1<'%
Figura 12*. "squema de un Amplificador de corrien$e.
La corriente de salida es proporcional a la corriente de entrada. .
i
es
independientemente de 0
A
y 0
L
. .
i
es la ganancia de corriente cuando 0
L
*-.
Este amplificador puede ser eEcitado por una fuente de alta impedancia y puede
eEcitar una carga de baja resistencia.
El .mplificador ideal tiene a 0
i
- y 0
-
.
:.1.1 SoltajeGvoltaje
.ceptan una se5al de voltaje como entrada y proporcionan un voltaje como salida,
lo cual se representa en la figura 1<1%


Figura 12'. "squema de un Amplificador de #ol$aje.
Los amplificadores de voltaje, presentan una impedancia de entrada alta e
impedancia de salida baja.
S S i
i S
S
V Vi R R
R R
V
Vi >>
+
si
, independientemente del valor de 0
A
, el
consumo de corriente de la fuente de se5al es mJnimo.
Vi A V R R
R R
ViR A
Vo
V L
L
L V
>>
+

0 0
0
si
, el voltaje en circuito abierto que produce
aparece totalmente a travs de la carga independientemente de la impedancia
misma. .
S
es la ganancia de voltaje cuando 0
L
.
Este amplificador da una tensi7n de salida proporcional a la tensi7n de entrada,
donde el factor de proporcionalidad que es .
S
es la ganancia disponible sin carga.
Esto quiere decir que .
S
es la ganancia disponible sin carga. .dem/s el
amplificador presenta una impedancia de entrada alta e impedancia de salida baja.
El amplificador puede ser eEcitado por una fuente de baja resistencia y eEcitar una
carga de alta resistencia.
En el amplificador ideal 0
i
y 0
-
-.
:.'. 0etroalimentaci7n positiva
La retroalimentaci7n positiva significa que el amplificador operacional est/
saturado y por ello no se pueden usar las mismas reglas que con la
retroalimentaci7n negativa. 0ecuerdese que las reglas de la retroalimentaci7n
negativa se desarrollaron por que el amplificador operacional encontr7 un punto de
funcionamiento equilibrado y este ya no es el caso
La retroalimentacin positiva lleva al amplifcador operacional a la
saturacin ms rpido de lo normal. Ntese que la entrada de bucle
cerrado se alimenta con parte de la salida.
La retroalimentacin positiva lleva al amplifcador operacional a la
saturacin an ms rpido, pero tambin in#oduce" histresis.
Aqu tenemos otro ejemplo de histresis. sto se e!plicar en la pi"arra #
se entre$ar otra hoja con notas. l concepto de histresis se ve en las
propiedades de conmutacin. %uando
se satura la salida en E4cc, el voltaje de entrada se tiene que bajar a P
01(02 &cc para conmutar, pero cuando la salida es P4cc, la entrada
conmuta a E01(02 4cc. 'or lo tanto, entre estos dos puntos de
conmutacin no sabemos (simplemente mirando 4in) si la salida es
positiva o ne$ativa( depende de la historia. %omo la diapositiva no bien
hecha, si$an las notas que se les han entre$ado mientras se soluciona
este problema.
La corriente que atraviesa la resistencia es # la cada de voltaje
a travs de ) 2 e" el $ol#aje en 4E e"
*e quiere hallar 4in cuando 4E 6 0 (lue$o 4E 6 4P)
1. amplificadores de potencia
1.1 Conceptos b/sicos y aplicaci7n.
Hn amplificador recibe una se5al de algn transductor de captaci7n o de cualquier
otra fuente de entrada, y proporciona una versi7n m/s grande de la se5al a cierto
dispositivo de salida o a otra etapa de amplificaci7n. La se5al del transductor de
entrada es.!@$r lo general, peque5a 8unos cuantos milivolts para una entrada de
casete o de disco compacto, o de algunos microvolts para una antena4 y requiere
amplificarse lo suficiente para poder operar un dispositivo de salida 8una bocina o
cualquier otro dispositivo de manejo de potencia4. #ara los amplificadores de
peque5a se5al, los principales factores son, por lo general, la linealidad de la
amplificaci7n y la magnitud de la ganancia. >ado que el voltaje y la corriente de la
se5al son peque5os en un amplificador de peque5a se5al, la magnitud de la
capacidad de manejo de potencia y la eficiencia de potencia no son cuestiones de
consideraci7n. Hn amplificador de voltaje ofrece amplificaci7n de voltaje
principalmente para incrementar el voltaje de la se5al de entrada. #or el otro lado,
los amplificadores de gran se5al o de potencia, proporcionan principalmente
potencia suficiente a una carga de salida para activar una bocina o algn otro
dispositivo de potencia, con frecuencia, en magnitudes de algunos Catts o de
decenas de stos. En el presente capJtulo, nos concentraremos en estos circuitos
amplificadores, utili(ados para manejar se5ales de voltaje alto con niveles
moderados y altos de corriente. Las principales caracterJsticas de un amplificador
de gran se5al son la eficiencia de potencia del circuito, la m/Eima cantidad de
potencia que es capa( de manejar el circuito y el acoplamiento de impedancia con
el dispositivo de salida.
% Hn mtodo utili(ado para clasificar amplificadores es mediante su clase.
F/sicamente, las clases de amplificador representan el grado con el que varJa la
se5al de salida durante un ciclo de operaci7n, para un ciclo completo de la se5al
de entrada. . continuaci7n se presenta una breve descripci7n de las clases de
amplificador.
Clase .% La se5al de salida varJa durante los :;-- completos del ciclo. La figura
lA.la muestra que esto requiere que el punto U se polarice en un nivel en el que al
menos la mitad
de la eEcursi7n de la se5al de la salida pueda variar )acia arriba y )acia abajo, sin
llegar a un voltaje lo suficientemente grande como para ser limitado por el voltaje
de alimentaci7n, o demasiado bajo como para acercarse al nivel inferior de
alimentaci7n, o $ S en este caso.
Clase F% Hn circuito clase F, proporciona una se5al de salida que varJa durante
una mitad del ciclo de la se5al de entrada, o por 1?-- de la se5al, como se
muestra en la figura lA.lb.
#or consiguiente, el punto de polari(aci7n de dc para la clase F es $ S, entonces
la salida varJa a partir de este punto de polari(aci7n durante un medio ciclo.
$bviamente, la salida no ser/ una reproducci7n fiel de la entrada si solamente un
medio ciclo est/ presente. Ae requerir/n dos operaciones de clase F% una para
proporcionar salida durante el medio ciclo de salida positivo, y obPa para
proporcionar operaci7n durante el medio ciclo negativo de salida. #or lo que los
medios ciclos combinados proporcionan una salida para los :;-- completos de
operaci7n. Este tipo de coneEi7n se denomina operaci7n en contrafase, la cual se
discute posteriormente en este capJtulo. $bserve que la operaci7n clase F por sJ
misma crea una se5al de salida muy distorsionada dado que la reproducci7n de la
entrada ocurre durante s7lo 1?-- de la eEcursi7n de la se5al de entrada.
Clase .F% Es posible polari(ar un amplificador en un nivel de dc por encima del
nivel de corriente base cero de la clase F y por encima de una mitad del nivel del
voltaje de alimentaci7n de la clase . esta condici7n de polari(aci7n es la clase
.F. Esta clase sigue requiriendo de una coneEi7n en contrafase, para obtener un
ciclo completo de salida, sin embargo, el nivel de polari(aci7n de dc es, por lo
general, m/s cercano al nivel de corriente de base cero, para una mejor eficiencia
de potencia, como se describi7 brevemente. #ara la operaci7n clase .F, la
eEcursi7n de la se5al de salida ocurre entre 1?-- y :;-- y no se trata de una
operaci7n clase . ni clase F.
Clase C% La salida de un amplificador clase C se encuentra polari(ada para operar
en menos de 1?-- del ciclo y operar/ solamente con un circuito de sintoni(aci7n
8resonante4, el cual proporciona un ciclo completo oe operaci7n para la frecuencia
sintoni(ada o resonante.
Esta clase de operaci7n es, por tanto, utili(ada en /reas especiales de circuitos de
sintoni(aci7n, tales como radio o comunicaciones.
Clase >% Esta clase de operaci7n es una forma de operaci7n de amplificaci7n que
utili(a se5ales de pulso 8digitales4, las cuales se encuentran encendidas durante
un intervalo peque5o, y apagadas durante un intervalo mayor. "ediante tcnicas
digitales es posible obtener una se5al que varia durante el ciclo completo 8por
medio de un circuito de muestreo y retenci7n4 para reconstruir la salida a partir de
varios segmentos de la se5al de entrada. La principal ventaja de la operaci7n
clase > es que el amplificador solamente se encuentra encendido 8empleando
potencia4 durante intervalos peque5os y la eficiencia total puede ser pr/cticamente
muy alta.
1.< .n/lisis de eEpresiones de potencia y eficiencia.
Eficiencia del amplificador
La eficiencia de potencia de un amplificador, definida como la relaci7n de la
potencia de salida sobre la potencia de Pentrada, mejora 8se vuelve mayor4 al ir de
la clase . a la clase >. En trminos generales, vemos que un amplificador clase .,
con polari(aci7n de dc en un nivel de la mitad del voltaje de alimentaci7n, emplea
una buena cantidad de potencia para mantener la polari(aci7n, incluso cuando no
eEiste una se5al de entrada aplicada. Esto da por resultado una eficiencia muy
baja, en especial con se5ales de entrada peque5as, cuando se proporciona a la
carga muy poca potencia de ac. >e )ec)o, la eficiencia m/Eima de un circuito
clase ., que ocurre para la eEcursi7n m/Eima del voltaje y la corriente de salida,
ser/ de solamente <'_ con una coneEi7n de carga directa o con alimentaci7n en
serie y de '-_ con una coneEi7n de transformador a la carga. La operaci7n clase
F, sin potencia de polari(aci7n de dc y sin se5al de entrada, puede mostrarse que
proporciona una eficiencia m/Eima que alcan(a B?.'_. La operaci7n clase >
puede alcan(ar una eficiencia de potencia de cerca de D-_ y ofrece la operaci7n
m/s eficiente de todas las clases de operaci7n. >ado que la clase .F se
encuentra entre la clase . y la clase F en polari(aci7n, sta tambin se encuentra
entre sus valores de eficiencia% entre <'_ 8o '-_4 y B?.'_. La tabla 1'.1 resume
la operaci7n de las distintas clases de amplificador. Esta tabla proporciona una
comparaci7n relativa de la operaci7n del ciclo de salida y de la eficiencia de
potencia para los diferentes tipos de clase. En la operaci7n clase F, se obtiene
una coneEi7n en contrafase, pus)Gpull, que utili(a ya sea un acoplamiento por
transformador o una operaci7n complementaria 8o cuasi complementaria4 con
transistores npn y pnp, para proporcionar una operaci7n durante los ciclos de
polaridad opuesta.
1.: .n/lisis de efecto trmico y distorsi7n.
Hna se5al senoidal pura posee una sola frecuencia a la cual el voltaje varJa de
forma positiva y negativa en la misma cantidad. Cualquier se5al que varJa por
menos del ciclo completo de :;-M se considera que tiene distorsi7n. Hn
amplificador ideal es capa( de amplificar una se5al senoidal pura para ofrecer una
versi7n mayor, donde la forma de onda resultante es una se5al senoidal pura de
una sola frecuencia. Cuando ocurre la distorsi7n, la salida no ser/ una copia
eEacta 8eEcepto por la magnitud4 de la se5al de entrada. La distorsi7n puede
presentarse debido a que la caracterJstica del dispositivo no es lineal, en cuyo
caso sucede la distorsi7n no lineal o de amplitud. Esto puede ocurrir con la
operaci7n de todas las clases de amplificador. Tambin puede presentarse la
distorsi7n cuando los dispositivos y elementos del circuito responden a la se5al de
entrada de forma diferente a distintas frecuencias, lo cual representa la distorsi7n
de frecuencia. Hna tcnica para describir formas de onda distorsionadas pero
peri7dicas, emplea el an/lisis de 3ourier, un mtodo que describe cualquier forma
de onda peri7dica, en trminos de su componente fundamental de frecuencia y de
componentes de frecuencia en mltiplos enteros, estos componentes se conocen
como componentes arm7nicos o arm7nicas. #or ejemplo, una se5al original de
1---6( puede dar como resultado, despus de la distorsi7n, un componente de
frecuencia en 1--- 6( 81 26(4 y componentes arm7nicos en < 26( 8< Y 1 26(4, :
26( 8: Y 1 26(4, 1 26( 81 Y 1 26(4, etctera. La frecuencia original de 1 26( se
denomina como frecuencia fundamental aqullas en los mltiplos enteros ser/n
las arm7nicas. #or tanto, al componente en < 26( se le conoce como segunda
arm7nica, al de : 26( como tercera arm7nica, y asJ sucesivamente. La frecuencia
fundamental no se considera una arm7nica. El an/lisis de 3ourier no permite
frecuencias arm7nicas fraccionales, solamente mltiplos enteros de la
fundamental.
>istorsi7n arm7nica
Ae considera que una se5al tiene distorsi7n arm7nica cuando se presentan
componentes frecuencia arm7nica 8no s7lo el componente fundamental4. Ai la
frecuencia fundamental cuenta con una amplitud .
1
, X el ensimo componente de
frecuencia tiene una amplitud .
n
la distorsi7n arm7nica puede definirse como
El componente fundamental es por lo regular mayor que cualquier componente
arm7nica
Ejemplo. Calcule los componentes de distorsi7n arm7nica para una se5al de
salida que cuenta con una amplitud fundamental de <.'v, amplitud de segunda
arm7nica de -.<'v, amplitud de tercera arm7nica de -.1v y amplitud de cuarta
arm7nica de -.-'v
Aoluci7n
"ediante la ecuaci7n%
se tiene
U 2 U 100
5 . 2
25 . 0
U 100 U
U 4 U 100
5 . 2
1 . 0
U 100 U
U 10 U 100
5 . 2
25 . 0
U 100 U
1
4
4
1
3
3
2
1
2



$
v
v
$
A
A
%
$
v
v
$
A
A
%
$
v
v
$
A
A
%
Efecto trmico
"ientras que los circuitos integrados se emplean para aplicaciones de peque5a
se5al y de baja potencia, la mayorJa de las aplicaciones de alta potencia todavJa
requieren transistores de potencia individuales. Las mejoras en las tcnicas de
producci7n )an proporcionado niveles m/s altos de potencia en encapsulados de
tama5o peque5o, )an incrementado el voltaje m/Eimo de ruptura del transistor y
)an proporcionado transistores de potencia de conmutaci7n m/s r/pida.
La potencia m/Eima que encuentra soporte en un dispositivo particular y la
temperatura de las uniones del transistor se encuentran relacionadas debido a que
la potencia disipada por el dispositivo ocasiona un incremento en la temperatura
de la uni7n del dispositivo. $bviamente, un transistor de 1-- , ofrecer/ una
capacidad mayor de potencia que la de un transistor de 1- ,. #or otro lado,
tcnicas apropiadas de disipaci7n de calor permitir/n operar un dispositivo a cerca
de la mitad de su valor nominal de potencia m/Eima.
Ae debe notar que de los dos tipos de transistores bipolares 8germanio y silicio4,
los transistores de silicio proporcionan los mayores niveles de temperatura
m/Eima. TJpicamente, la temperatura de uni7n m/Eima de estos tipos de
transistores de potencia es
Ailicio% 1'-G<--MC
Termanio% 1'-G<--MC
#ara muc)as aplicaciones, la potencia promedio disipada puede aproEimarse
mediante
#> * S
CE
l
C
81'.:?4
Ain embargo, se permite esta disipaci7n de potencia solamente )asta una
temperatura m/Eima. #or encima de esta temperatura, la capacidad de disipaci7n
de potencia del dispositivo se debe reducir 8o prdida de disipaci7n4 de forma que
a mayores temperaturas de encapsulado la capacidad para disipar potencia se
reduce, llegando )asta $ , para la temperatura m/Eima de encapsulado del
dispositivo. "ientras mayor sea la potencia manejada por el transistor, mayor ser/
la temperatura del encapsulado. En la actualidad, el factor limitante en el manejo
de potencia de un transistor particular es la temperatura de la uni7n del colector
del dispositivo. Los transistores de potencia se montan sobre encapsulados
met/licos de gran tama5o para proporcionar un /rea grande, a partir de la cual, el
calor generado por el dispositivo pueda disiparse 8o transferirse4. .un asJ, la
operaci7n de un transistor eEpuesto al aire de manera directa 8por
ejemploQ.cuando ste se encuentra montado sobre una tarjeta de pl/stico4 limitar/
de forma importante la potencia nominal del dispositivo. Ai en lugar de esto 8como
sucede regularmente4, el dispositivo se monta sobre algn tipo de disipador de
calor, su capacidad de manejo de potencia se podr/ aproEimar al valor m/Eimo
nominal de forma m/s cercana. En la figura 1'.<< se muestran algunos
disipadores de calor. Cuando se utili(a el disipador de calor, el calor producido por
la disipaci7n de potencia del transistor contar/ con un /rea mayor a partir de la
cual puede radiar 8o transferir4 el calor )acia el aire, con lo que se mantiene, por
tanto, la temperatura del encapsulado a un valor muc)o menor que el que
resultarJa sin el disipador de calor. &ncluso con un disipador de calor infinito 8el
cual, por supuesto, no se encuentra disponible4, con el cual la temperatura del
encapsulado se mantuviera a temperatura ambiente 8aire4, la uni7n se calentarJa
por encima de la temperatura del encapsulado y deberJa considerarse un valor
m/Eimo nominal de potencia.
>ado que ni siquiera un buen disipador de calor puede mantener la temperatura
del encapsulado del transistor a temperatura ambiente 8la cual, dic)o sea de paso,
puede ser superior a <'MC si el circuito del transistor se encuentra en un /rea
cerrada donde otros dispositivos se encuentran tambin irradiando una buena
cantidad de calor4, ser/ necesario reducir la cantidad de potencia m/Eima
permitida para un transistor particular en funci7n del aumento de la temperatura
del encapsulado. La figura 1'.<: muestra una curva de prdida de disipaci7n de
potencia para un transistor de silicio. La curva se5ala que el fabricante
especificar/ un punto de temperatura superior 8no necesariamente <'MC4, a partir
de la cual, se presentar/ una reducci7n lineal. #ara el caso del silicio, la potencia
m/Eima que se deber/ manejar por el dispositivo no se reduce a $ , sino )asta
que la temperatura del encapsulado sea igual a <--MC.
1.1. .n/lisis y dise5o de amplificadores de potencia.
AMPLI(ICADOR DE POTENCIA CLASE A
3recuentemente, despus de algunas etapas de amplificaci7n de voltaje, es
necesario darle la potencia necesaria a la se5al, para activar algn dispositivo d
potencia, como un altavo(, por ejemplo. Los amplificadores de potencia se
clasifican, de acuerdo a la parte de la se5al entrada, en la cual circula corriente en
la carga.
#ara este tipo de amplificadores, la se5al de salida varia los :;-` completos del
ciclo, como se aprecia en la siguiente figura, la cual muestra que esto requiere que
el punto U se encuentre a un nivel tal que al menos la mitad de la eEcursi7n de la
se5al de la salida pueda variar )acia arriba y abajo, sin llegar a un voltaje lo
suficientemente grande para estar limitado por el nivel de voltaje de alimentaci7n,
o demasiado bajo para llegar al nivel de alimentaci7n bajo, o -S, en este caso.
Los amplificadores clase . son aquellos en el cual, la corriente circula en la carga,
durante todo el periodo de la se5al de entrada.
En la unidad anterior se observ7 que el resistor de colector 0
C
disipaba buena
parte de la potencia suministrada, debido a la corriente de 0eposo &
CU
. Esto
disminuJa la eficiencia del amplificador a un m/Eimo de <' _, esto quiere decir,
por ejemplo, si se requiere 1 , de potencia en la carga, la fuente de alimentaci7n
debe suministrar 1 ,.
Hna manera de mejorar est/ eficiencia es reempla(ar el resistor de colector 0
C
por
un inductor. >e esta forma la eficiencia se incrementa a un '- _.
#ara )acer el an/lisis de un amplificador clase ., consideremos el siguiente
ejemplo
E!E"#L$
En el circuito de la fig. 1.1.1, calcular
a4 La potencia m/Eima disipada en la carga.
b4 La potencia total suministrada por la fuente de alimentaci7n.
c4 La potencia disipada en el colector.
d4 El rendimiento.
Encontraremos primero al punto de reposo U, para ello, efectuaremos el an/lisis
para corriente continua. En este an/lisis, los capacitores se comportan como
cortocircuitos y los inductores como circuitos abiertos.
S
F
*
S
E
* S
F
G S
FE
* 1.' v G -.B v * -.? v
&
EU
* &
E
V &
C

&
CU
* -.? .
S
CC
* S
CE
O&
E
0
e

a S
CEU
* S
CC
G &
E
0
E
* 1- G 8-.? m.4814 * D.< v
a4 Ai la corriente de entrada es senoidal, es decir
&
1
* &
im
sen Ct
por lo tanto, la corriente en el colector ser/ i
cm
sen Ct,
#
L .C
* ............ 81.14
La potencia media disipada en la carga ser/
#
L maE
*
El m/Eimo de la potencia media disipada por la carga ocurre cuando &
cm
* &
CU

entonces
#
L maE
* ............ 81.<4
#
L maE
*
b4 La potencia total suministrada por la fuente de alimentaci7n est/ determinada
por
#
CC
* S
CC
&
CU
............ 81.:4
#
CC
*81-48-.?4 * ? ,
c4 La potencia media disipada en el colector #
C
es
#
C
*
#
C
*
E& primer termino representa la potencia suministrada por la fuente de
alimentaci7n y el segundo trmino representa la potencia disipada en la carga y en
el resistor de emisor.
Iormalmente, como 0
e
es muy peque5a, su potencia se desprecia es decir
#
C
* #
CC
G #
L
* S
CC
&
CU
G ............ 81.14
En ausencia de se5al, la potencia m/Eima disipada en el colector es
#
C

maE
* #
CC
* S
CC
&
CU
............ 81.'4
#
C

maE
* 81-48-.?4 * ?,
Cuando se disipa la m/Eima potencia en la carga, la disipaci7n mJnima de
potencia en el colector es
#
C min
* #
L
* ............ 81.;4
#
C min
* 8-.?4
<
81-49< *:.<
d4 El rendimiento de un amplificador esta definido por
n * #
L
9 #
C
............ 81.B4
n * :.< 9 ? * 1- _
En este tipo de amplificador es importante notar que, al aumentar la potencia
suministrada a la carga, la disipaci7n de potencia en el colector disminuye,
permaneciendo constante su suma 8#
CC
* #
C
O #
L
4.
Es importante tambin, observar que la potencia m/Eima en la carga ocurre
cuando &
cm
* &
CU
, por lo tanto, la corriente total m/Eima de colector &
C maE
ser/
&
C maE
* &
cm
O &
CU
* < &
CU

>e igual manera, como S
CEU
V S
CC
, el voltaje total m/Eimo de colectorGemisor S
CE
maE
ser/%
S
CE maE
* < S
CC


AMPLI(ICADOR DE POTENCIA CLASE ! 5P#S&6P#LL7
En los amplificadores clase ., el rendimiento m/Eimo que puede ser alcan(ado es
del '- _, esto se debe a que el valor m/Eimo de la componente alterna, no
eEcede nunca al valor de la corriente de reposo de colector &
CU
. En los
amplificadores clase F, el valor de cresta de la componente alterna eEcede el valor
de &
CU
, dando lugar a una disipaci7n menor en el colector y un aumento en el
rendimiento. El rendimiento m/Eimo que se puede alcan(ar en esta clase de
amplificador es del B?.' _.
#ara anali(ar esta clase de amplificadores, consideremos el siguiente ejemplo
En el amplificador pus)Gpull clase F de la fig. 1.<.1. Calcular los valores m/Eimos
de i
C
, i
L
, S
CE
, #
L
, #
C
, #
CC
y el rendimiento.
.ntes de efectuar al an/lisis, entendamos el funcionamiento del circuito. E&
transformador de entrada suministra dos corrientes de base de amplitudes iguales,
pero desfasadas 1?-M 83ig. 1.<.<b y c4.
>urante el primer semiciclo de la corriente de entrada, i
F1
es cero y el transistor U
1
est/ en corte, por lo tanto, i
C1
es cero como se muestra en la fig. 1.<.<c. Ain
embargo, en este mismo intervalo, i
F<
es positivo y el transistor U
<
conduce, donde
la corriente de colector i
C<
que circula es la mostrada en la fig. 1.<.<e. En el
segundo semiciclo, los papeles se invierten, U
<
entra en corte y U
1
entra en
conducci7n.
La corriente i
C<
se )ace cero y a)ora circula la corriente i
C1
, como se muestra en la
fig. 1.<.<d. En el circuito de la fig. 1.<.1, note que la corriente i
C<
circula en la parte
superior del devanado primario del transformador de salida y la corriente i
C1
lo
)ace en la parte inferior, y en sentido contrario a la direcci7n de i
C<
, dando lugar a
la forma de onda en la carga, como se muestra en la fig. 1.<.<f.
La forma de onda mostrada en la fig. 1.<.<f, realmente presenta una peque5a
distorsi7n, mostrada por la lJnea punteada, llamada >&AT$0A&bI #$0 C0HCE o
>E #.A$ #$0 CE0$. Esta es debida a la tensi7n v
FE
del transistor, considerada
-.B S para el silicio, m/s eEplJcitamente, el transistor empie(a a funcionar en su
porci7n lineal, cuando la corriente de base es lo bastante positiva que eEcede la
tensi7n de umbral S
FE
.
Hna manera de corregir o eliminar esta distorsi7n es polari(ar la uni7n baseG
emisor aproEimadamente a -.B S, Ain embargo, en la practica a menudo se
permite esta distorsi7n y se confJa en el transformador y en las capacidades
&nternas y par/sitas para eliminarlas.
En la fig. 1.<.1, podemos observar que la corriente en la carga i
L
se relaciona con
las corrientes i
C<
, mediante la eEprsi7n
i
L
* I8i
C1
G i
C<
4 ............ 81.1.14
Como cada transistor funciona durante la mitad de un periodo de la se5al de
entrada, y adem/s, lo )ace en forma simtrica. Fasta con anali(ar uno s7lo de los
transistores. Consideremos entonces al transistor U
<
, mostrado en la fig. 1.<.:. En
el an/lisis de corriente continua
S
CE<
*S
CC
............ 81.1.<4
#ara el an/lisis de corriente alterna, tenemos%
S
CE<
* IS
1
............ 81.1.:4
Gi
L
* Ii
C<
............ 81.1.14
"ultiplicando 81.1.:4 y 81.1.14 tendremos
S
CE<
8Gi
C<
4 ............ 81.1.'4
.dem/s, dividiendo 81.1.:4 por 81.1.14, se obtiene
............ 81.1.;4
En donde podemos ver que la impedancia para corriente alterna es 0
L
P y es igual a
I
<
veces la resistencia de carga 0
L
.
>e la ecuaci7n 81.1.;4, podemos determinar directamente la ecuaci7n de la recta
de carga de C..
............ 81.1.B4
Combinando las ecuaciones de la recta de carga de corriente continua y corriente
alterna
S
CE<
* &
C<
0
L
............ 81.1.?4
E& valor m/Eimo de i
C1
e i
C<
para el circuito de la fig. 1.<.1, es entonces
&
C maE
* ............ 81.1.D4
&
cm
* 1-98'4
<
81-4 * 1- m.
Cuando un transistor conduce, el otro permanece en corte y la ecuaci7n 81.1.14
puede reducirse para encontrar la corriente m/Eima en carga
&
L
* Ii
C
............ 81.1.1-4
&
L
* 8'481- m.4 * <-- m.
E& voltaje de colectorGemisor m/Eimo ocurre cuando l se encuentra en corte, y es
igual a dos veces la tensi7n de la fuente de alimentaci7n.
S
CE
*< S
CC
............ 81.1.114
S
CE maE
* <81-4 * <- S
La potencia suministrada por la fuente de alimentaci7n, suponiendo que la entrada
es senoidal 8ver fig. 1.<.<a4 es
#
CC
* S
CC
............ 81.1.1<4
Austituyendo 81.1.?4 en 81.1.114 se obtiene
#
CC

maE
* ............ 81.1.1:4
La ecuaci7n 81.1.1<4 se obtiene de la fig. 1.<.<d y e, la suma de las corrientes i
C1
e
i
C<
forman una corriente rectificada de onda completa. El valor medio de una
corriente rectificada de onda completa es <9p veces el valor m/Eimo. #ara el
circuito de la fig. 1.<.1, la potencia m/Eima suministrada por la fuente de
alimentaci7n, segn la ecuaci7n 81.1.1<4 ser/
#
CC

maE
*
La potencia transferida a la carga es
#
L
* ............ 81.1.114
La potencia m/Eima transferida a la carga ser/, sustituyendo 81.1.?4 en 81.1.1:4
#
L

maE
* ............ 81.1.1'4
#ara el circuito de la fig. 1.<.1 la potencia m/Eima transferida a la carga, segn la
ecuaci7n 81.1.114 ser/
#
L

maE
*
La potencia disipada en los colectores de U
1
y U
<
es
<#
C
* #
CC
G #
L
............ 81.1.1;4
Austituyendo 81.1.1-4 y 81.1.114 en la ecuaci7n 81.1.1'4 tendremos
<#
C
* ............ 81.1.1B4
La disipaci7n m/Eima de los colectores de U
1
y U
<
, se encuentra diferenciando la
ecuaci7n 81.1.1;4 con respecto a &
cm
e igualando a cero el resultado.
............ 81.1.1?4
En donde &
cm
es la corriente de colector paca la cual la disipasi7n de los colectores
m/Eima. #ara una corriente rectificada de onda completa es <9p veces su valor
m/Eimo, Entonces
&
cm
* ............ 81.1.1D4
Austituyendo 81.1.1B4 en 81.1.1;4 tendremos
<#
C1maE
*
<#
CmaE
* ............ 81.1.<-4
La potencia disipada en cada colector es por consiguiente
#
cmaE
* ............ 81.1.<14
#ara el circuito de la fig. 1.<.1, la potencia m/Eima disipada en cada colector,
segn la ecuaci7n 81.1.1D4 es
#
cmaE
*
E& rendimiento de este amplificador sigue siendo definido por la ecuaci7n 81.1.;4.
#ara el circuito de la fig. 1.<.1
n * 8-.<498-.<'4 * B?.' _
Es importante )acer notar que para disipar -.< C en la carga, solo es necesario
disipar en cada colector -.-1 ,, es decir, la quinta parte de la potencia en la
carga. En otras palabras, si se desea una potencia m/Eima en la carga de 1- C se
pueden utili(ar transistores con una disipaci7n de colector de s7lo < C.

AMPLI(ICADORES COMPLEMENTARIOS
Estos amplificadores son del tipo pus)Gpull con la caracterJstica que utili(an un
transistor pnp y otro npn. .nali(aremos este tipo de amplificador, mediante el
siguiente ejemplo
E!E"#L$
En la fig. 1.:.1, se muestra un amplificador simtrico complementario.
a4 Calcular la potencia m/Eima disipada en la carga.
b4 Calcular la potencia m/Eima suministrada por las fuentes de alimentaci7n S
CC
X
S
EE
.
c4 Calcular la potencia m/Eima disipada por cada transistor.
d4 El rendimiento del amplificador.
. simple vista podemos observar que este amplificador no utili(a transformadores,
esto representa un a)orro de costo y espacio, adem/s, no necesita de se5ales
desfasadas 1?-M. Ain embargo, presenta la desventaja de requerir dos fuentes de
alimentaci7n una positiva y otra negativa. Cuando la se5al de entrada es positiva,
el transistor U
<
conduce debido a que su base es de tipo #, mientras que U
1
est/
en corte debido a que su base es de tipo I. La corriente de carga es aplicando la
ley de corrientes de +irc))off
i
L
* i
C1
G i
C<
............ 81.<.14
Como los transistores funcionan en forma simtrica, podemos considerar s7lo uno
de ellos. Consideremos entonces U
<
, su circuito equivalente se muestra en la fig.
1.:.<.
.plicando la ley de tensiones de +irc))off, considerando solo las caJdas de
tensi7n para corriente continua
S
CC
* S
CE<
O i
C<
80
L
O 0
C<
4 ............ 81.<.<4
El valor m/Eimo de i
C<
se presenta cuando S
CE<
*-.
&
C< maE
* &
cm
* ............ 81.<.:4
En la ecuaci7n 81.:.14, cuando U
<
conduce, U
1
est/ en corte, es decir i
C1
* -, por lo
tanto
i
L
* Gi
C<
* &
C1
............ 81.<.14
E& signo negativo en i
C<
, indica que circula en direcci7n opuesta. La corriente
m/Eima en la carga es entonces
&
L maE
*
a4 La potencia m/Eima transferida a la carga ser/ segn la ecuaci7n 81.1.1<4
#
L

maE
*
b4 La potencia m/Eima suministrada por las fuentes de alimentaci7n S
CC
y S
EE

ser/, segn la ecuaci7n 81.1.1-4
#
CC maE
* #
EE maE
*
c4 La potencia m/Eima disipada por cada transistor, segn la ecuaci7n 81.1.114
#
CmaE
*
d4 El rendimiento sigue siendo determinado por la ecuaci7n 81.B4
n * 8?4 91<.B * ;<.? _
Es importante )acer notar que este amplificador, cumple con las ecuaciones de
potencia de salida del amplificador clase F de la secci7n anterior, nicamente se
sustituye la resistencia 0
L
P por la resistencia 0
L
.
'.1 Elaboraci7n de anteproyecto

You might also like