Professional Documents
Culture Documents
GRUPO XI
GRUPO DE ESTUDO DE SOBRETENSES, COORDENAO DE ISOLAMENTO E INTERFERNCIAS (GSI)
ESTUDO DE ENERGIZAO DE BANCOS DE CAPACITORES DE GRANDE PORTE REALIZADO NO
SIMULADOR DIGITAL EM TEMPO REAL (RTDS) DE FURNAS UTILIZANDO DISJUNTORES COM
SINCRONIZADOR
Paulo Cesar Fernandez *
Paulo Cesar V. Esmeraldo
Hlio Hayashi de Almeida
Eberth Antnio Piantino
RESUMO
Este trabalho apresenta os resultados de estudo realizado
para avaliar os transitrios eletromagnticos das manobras de
energizao de bancos de capacitores de grande porte
existentes na subestao Tijuco Preto de FURNAS (200
MVAr/banco), utilizando-se disjuntores dotados de
sincronizadores.
Este estudo foi realizado atravs de simulaes estatsticas
utilizando-se uma ferramenta recentemente adquirida por
FURNAS, o Real Time Digital Simulator (RTDS). Este
simulador permite realizar estudos de transitrios
eletromagnticos, em tempo real, com dispositivos
analgicos conectados em loop fechado a uma rede
representada digitalmente.
Utilizou-se tambm um prottipo de dispositivo
sincronizador, desenvolvido pelo Laboratrio de Medidas
Eltricas e Eletrnicas de FURNAS, que foi acoplado ao
modelo digital de disjuntor na rede eltrica simulada no
RTDS atravs das portas analgico/digitais desta
ferramenta de simulao. Dessa forma este estudo tambm
teve o objetivo de avaliar as caractersticas de repetibilidade
(preciso e acurcia), deste dispositivo sincronizador,
durante um elevado nmero de manobras.
PALAVRAS - CHAVE:
1.0 INTRODUO
2.0
VANTAGENS
DA
UTILIZAO
CHAVEAMENTO SINCRONIZADO
DE
3.0
DESCRIO
DO
DESENVOLVIDO POR FURNAS
SINCRONIZADOR
FIGURA 1
Diagrama unifilar da rede simulada no RTDS.
5.3 Modelagem do Disjuntor
Para cada uma das configuraes de bancos de capacitores
apresentadas no sub-item 5.1, a manobra de energizao em
questo foi estudada considerando-se o disjuntor dotado de
sincronizador (com e sem cmara auxiliar), e, tambm,
considerando-se o disjuntor sem controle de chaveamento
sncrono (com e sem cmara auxiliar).
Apenas o disjuntor para abertura e fechamento do banco de
capacitores que foi manobrado em cada caso foi
representado. Este disjuntor foi representado internamente
(atravs de um modelo digital) no RTDS. Quando se
considerava o recurso do chaveamento sncrono, o seu
fechamento era controlado pelo prottipo do sincronizador
desenvolvido por FURNAS, montado externamente e
interfaceado com o RTDS atravs de amplificadores de
tenso. Nos casos em que o disjuntor no era controlado por
sincronizador, o seu fechamento se dava aleatoriamente em
algum ponto da onda de tenso da fonte.
A abertura deste disjuntor foi controlada pelo prprio
circuito modelado digitalmente no RTDS (software de
controle), de forma a preparar automaticamente o sistema
modelado para o prximo processamento da sequncia
estatstica.
FIGURA 2
Diagrama unifilar esquemtico representando a atuao do
sincronizador em um disjuntor equipado com resistor de
fechamento na manobra de energizao de um banco de
capacitores. O restante do sistema simulado est indicado
atravs de um circuito eltrico equivalente. Ia - corrente no
contato auxiliar do disjuntor; Ip - corrente no contato
principal do disjuntor; S1 - sinal de trigger para autorizar o
fechamento do disjuntor; S2 - sinal de tenso do lado-fonte
do disjuntor; S3 - sinal de comando de fechamento do
disjuntor dado pelo sincronizador.
5.4 Descrio dos Casos Simulados com Utilizao do
Sincronizador
Como pr-condio para esta anlise, ajustou-se o
sincronizador de forma a comandar o fechamento de cada
fase do disjuntor no tempo mdio de fechamento de cada
uma delas.
Cada condio citada no sub-item 5.1 acima foi analisada
estatisticamente atravs da simulao de 100 casos. O sinal
habilitando o sincronizador a comandar o fechamento do
SINCRONIZADOR
(mdulo eletrnico de
deteco de zeros)
MDULO DE
POTNCIA
+
sinal de comando
entrada 1
trigger
fase
filtro
detetor
mono-
de zeros
neutro
monoestvel 1
estvel 2
SCR
FONTE 12Vcc
RES 1
entrada 2
+
Vcc
filtro
RES 2
superviso Vcc
para bobina
de fechamento
do disjuntor
FIGURA 3
Diagrama de blocos descrevendo o princpio bsico de funcionamento do sincronizador de FURNAS.
DISJUNTOR
c/ SINC
c/ SINC
c/ SINC
c/ SINC
c/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
TABELA 1
Valores mximos de sobretenso e sobrecorrente dos casos simulados no RTDS
abc
CONFIGURAO
CORRENTE PELA
RESISTOR
Ddelaymax
DE BANCOS DE
CMARA
(OHMS)
CAPACITORES
PRINCIPAL
(Itransmax)
172
172
172
400
172
400
-
1
1
4
4
5
1
1
1
4
4
4
5
2,679 ms
2,379 ms
2,679 ms
2,379 ms
2,379 ms
4,124 ms
4,124 ms
3,965 ms
4,124 ms
4,124 ms
3,965 ms
3,965 ms
2,10
3,11
6,41
9,40
12,90
2,09
3,60
6,07
7,34
12,15
21,33
24,73
SOBRETENSO
TRANSITRIA
MXIMAkV/(pu)
373,94(1,33)
411,26(1,46)
323,74(1,15)
331.11(1,18)
329,32(1,17)
374,97(1,33)
452,54(1,60)
582,37(2,06)
334,50(1,19)
365,57(1,30)
399,19(1,42)
375,61(1,33)
TABELA 2
Valores mximos de sobretenso e sobrecorrente dos casos simulados no EMTP. SINCRONIZADOR digitalmente simulado no EMTP fecha
o disjuntor a 30 eltricos da passagem da tenso por zero.
DISJUNTOR
RESISTOR
(OHMS)
CONFIGURAO
DE BANCOS DE
CAPACITORES
CORRENTE
CMARA AUXILIAR (kA PICO)
c/ SINC
c/ SINC
c/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
s/ SINC
172
400
172
400
172
400
172
400
-
10
10
10
1
1
1
4
4
4
10
10
10
0,87
0,38
1,50
0,72
1,80
0,75
1,80
0,75
-
CORRENTE PELA
CMARA PRINCIPAL
(Itransmax)
(kA pico)
15,8
39,9
25,3
2,10
3,65
5,73
16,5
29,3
49,6
16,8
30,0
51,2
(kHz)
10,0
10.0
9,0
0,76
0,76
0,73
10,0
10,0
9,0
10,0
10.0
9,0
SOBRETENSO
TRANSITRIA
MXIMA(pu)
1,10
1,15
1,11
1,30
1,55
1,73
1,17
1,25
1,42
1,15
1,22
1,41