Professional Documents
Culture Documents
I.
INTRODUCCION
Una
fuente
de
alimentacin
deber proporcionar potencia en
dc de 10v independiente de la
corriente que consuma la carga.
Hasta la corriente mxima de
carga de 50mA. La fuente de
III.ESTRATEGIA DE DISEO
DIODO ZENER
El primer paso en el proceso de
diseo es seleccionar el voltaje
Vzk del zener. Si el zener ha de
llevar a cabo su funcin de
regulador, deber conservarse en
todo tiempo en la regin de
ruptura inversa. Por tanto, el zener
deber escogerse de forma que
Vzk= Vl =10v. Esta eleccin de
Vzk ignora la pendiente de la
caracterstica v-i del zener, en la
regin de ruptura inversa, es decir,
supone que r=0 en el modelo de
segmentos lineales del zener, por
lo que Vl ser igual al Vzk,
independientemente del valor de
=17V. El
I 1 =I 2 + I l
V V zk
I 1 = max
R1
R 1
CAPACITOR
El ultimo componente por
seleccionar es el capacitor C1. Su
valor deber ser lo
suficientemente grande para hacer
que el voltaje de rizo de Vc sea en
verdad despreciable, en
comparacin con el valor promedio
en cd de Vc. Como mnimo, el rizo
de Vc debe ser lo suficientemente
pequeo para que el zener se
conserve en ruptura inversa,
incluso al final del intervalo de
descarga del capacitor.
Se pude estimar el rizo del voltaje
del capacitor suponiendo
constante a I1 incluso cuando Vc
contenga este voltaje de rizo. Para
una I1 constante, la descarga de
Vc esta dada por la ecuacin.
dVc I 1
=
dt
C1
La duracin del intervalo de
descarga del capacitor ser
aproximadamente igual a una
mitad del periodo sinusoidal T; de
ah que la magnitud del Vripple
puede ser estimada como:
|Vripple|
|dVcdt|= CI 11 T2
Vmax|Vripple|>Vzk
|Vripple|
|dVcdt|= CI 11 T2
se deber
C1
I 1 T 58 mA 16.7 V
=
83uF
2
|Vripple| 2 5.8 V
experiencia, as como en
procedimientos de prueba y error.
En este caso, el valor C1= 470uF
dar un voltaje de rizo del
capacitor de aproximadamente 1V