Professional Documents
Culture Documents
6. FUNDAMENTO TEORICO:
COMPUERTAS LOGICAS
Una compuerta lgica es un dispositivo que nos permite obtener resultados,
dependiendo de los valores de las seales que le ingresemos.
Es necesario aclarar entonces que las compuertas lgicas se comunican entre s
(incluidos los microprocesadores), usando el sistema BINARIO. Este consta de
solo 2 indicadores 0 y 1 llamados BIT dado que en electrnica solo hay 2 valores
equivalentes 0=0volt 1=5volt (conectado-desconectado). Es decir que cuando
conectamos una compuerta a el negativo equivale a introducir un cero (0) y por el
contrario si derivamos la entrada a 5v le estamos enviando un uno (1). Ahora
para comprender como se comporta cada compuerta se debe ver su TABLA DE
VERDAD. Esta nos muestra todas las combinaciones lgicas posibles y su
resultado.
1.1.1.Inversor:
Un inversor es un circuito lgico que tiene una sola entrada y una sola salida.
La salida del inversor se encuentra en el estado lgico 1 si y solo si la entrada se
encuentra en el estado lgico 0. Esto significa que la salida toma el estado lgico
opuesto al de la entrada.
1.1.2.Compuerta lgica AND :
Las puertas lgicas AND (o Y en castellano) son circuitos de varias entradas y una
sola salida, caracterizadas porque necesitan disponer de un nivel 1 en todas las
primeras para que tambin la salida adopte ese nivel.
Basta con que una o varias entradas estn en el nivel 0 para que la salida
suministre tambin dicho nivel. Todas las unidades AND o derivadas del AND,
deben tener seal simultanea en todas sus entradas para disponer de seal de
salida
Observando el funcionamiento de la unidad AND se comprende fcilmente que las
entradas pueden ser aumentadas indefinidamente. Las compuertas AND pueden
tener ms de dos entradas y por definicin, la salida es 1 si cualquier entrada es 1.
1.1.3.Compuerta lgica NAND:
La funcin NO-Y, llamada mas comnmente NAND es la negacin de la funcin Y
(AND) precedente. As como en una puerta Y se necesita que exista nivel 1 en
todas las entradas para obtener el mismo nivel en la salida, en una NAND el nivel
de la salida seria 0 en las mismas condiciones. Por el contrario, cuando hay un
nivel 0 en alguna de las entradas de una puerta Y la salida esta a nivel 0, mientras
que en iguales circunstancias en una puerta NAND el nivel de salida seria 1. Una
7. PROCEDIMIENTO EXPERIMENTAL:
A) En el Led (diodo emisor de luz) 1 se comprobara la tabla de verdad de la
compuerta Y de 2 entradas.
Este chip 74F08 en su interior posee 4
compuertas and. Las cuales tendremos que
probar para verificar que este chip este en
perfectas condiciones.
Para ello hay que montar un circuito en el
protoboard.
Como es una compuerta and el led solo encendera cuando le
llegue a sus entradas un 1 lgico (tensin +5v). Y
comprobamos ese resultado en la tabla de la verdad.
Tabla de
verdad AND
A
Tabla de verdad
NAND
A
8.