Professional Documents
Culture Documents
CICLO 2016-1
TAREA DE SISTEMAS DIGITALES
Pregunta 2:
Analizar el funcionamiento del circuito mostrado y graficar su diagrama
de tiempos.
Pregunta 3:
Utilizando el Flip Flop D, disear un circuito que el permita convertir a Flip Flop JK.
Implementar el circuito utilizando solamente Puertas Lgicas NAND y verifique su tabla
de verdad.
Pregunta 4:
Analice el funcionamiento del circuito y desarrollar su tabla de verdad
Pregunta 5:
Implementar el circuito mostrado en la Figura 1. Analice su funcionamiento para valores
de :
a) RA= 100Kohm
C1= 4.7 uF
b) RA= 100Kohm
C1= 10 uF
c) RA= 220Kohm
C1= 16 uF
Pregunta 6:
Implementar el circuito de la Figura 2, analice y funcionamiento y repita la experiencia
del paso anterior. Con las resistencias y condensadores indicados.(Utilizar las
resistencias y condensador del circuito anterior y analizar en forma terica y
experimental los valores de Tc, Td, T, f y DC )
Pregunta 7:
1. Implementar el Circuito de la Figura 2, analice su funcionamiento, con valores de
Resistencias y condensadores indicadosCalcular valor terico y experimental
a) R1 = 120 Kohm
C1 = 4.7 uF
Calcular T:
b) R1 = 120 kohm
C1 = 10 uF
Calcular T:
c) R1 = 100 Kohm
C1 = 10 uF
Calcular T:
Pregunta 8:
Utilizando el IC CD4047B, implementar los circuito mostrados en la Figura 4; Analice su
funcionamiento y determine sus valores tericos y experimentales del tiempo de
duracin del pulso.
(importante) El valor de R : ( De 10 KOhm hasta 1MOhm)
El valor de C : ( Mayor que 100 pF en astable y
Mayor que 1000pF en monostable)
Pregunta 9:
Pregunta 10:
Analizar el funcionamiento del IC 74LS259, como registro direccionable, compruebe
su tabla de verdad y diagrama de tiempo.
Pregunta 11:
Si se aplican las seales de entrada S y R (activos en bajo) se pide
determinar la forma de onda en la salida Q y Q
Pregunta 12:
Dado el circuito de la Figura 2 y el diagrama de tiempos (Figura 3).
Analice su funcionamiento y determine:
a) El diagrama de tiempo de Yn, justificando su valor lgico en cada periodo de
Clk.
b) El Diagrama de Tiempo de Qn del Flip Flop D, justificando su valor en cada
periodo de Clk. (Considere estado Inicial de Q = 0)
Figura 2
Figura 3
Pregunta 13:
En el circuito de la Figura analizar el funcionamiento y graficar la forma
de onda en la salida Q
Pregunta 14:
Repetir el anlisis en el latch RS considerando las seales de entrada
Pregunta 15:
Repetir el anlisis en el Latch RS considerando las seales de
entrada
Pregunta 16:
Pregunta 17:
Pregunta 18:
EL PROFESOR
MAYO 2016