Professional Documents
Culture Documents
06
TR A BAJ O D E
L A BO RATO RIO 2
ETAPAS CON TRANSISTO RES DISCRETOS
PA R T E A
ETAPA AMPLIFICADORA CON UN TRANSISTOR
D I S E O D E L C I RC U I TO
Se nos propuso obtener un circuito que tenga Ri>10k y Vimax>400mV hallando los valores
de Ri, Ro y Av.
El transistor utilizado es el BC548B con:
tipico=290 (min=200)
Vcek=0,09V
Vbe(on)=0,7V
Primero vamos a suponer que el circuito esta realimentado por el emisor en continua y en seal ,y
que la carga se conecta con un capacitor de acople en Vc.
(0)
= \\( + . ) > 10
(\\)
1+
= (1 + ) = + < 400mV
En la ecuacin de vimax es fcil ver la razn por la cual realimentamos el circuito por el emisor.
De no tener Re, vimax=Vt=25mV y nunca cumpliramos con las consignas del problema. Dado
que Vt=25mV e Icq del orden de un 1mA por consigna se ve claramente que para ambos valores
posibles de Re (470 o1k) se cumple la condicin (vimax= 495mV o 1V respectivamente)
Entonces para elegir Re vemos que otra manera es que la corriente no dependa del para que
nuestro punto de reposo sea ms estable y para eso > 10. =3K pero resulta que Re tiene
solo dos valores posibles (470 y 1k) entonces en principio elegimos 470 ya que ninguno de los
2 valores me elimina la dependencia que tiene la corriente con el .
Partiendo de la ecuacin de Ri vemos que y ( + . ) deben ser ambos mayores que 10k.
Calculando la resistencia de entrada en continua por Thevenin vemos que:
= 1 \\2 <10k
Y entonces ambos deben ser necesariamente mayores que 10k. Como cada uno tiene solo 2 valores
posibles (RB1=82k o 820k y RB2=10k o 100k) claramente se ve que RB2 ser 100k y RB1 la
elegimos de 820k, dando un valor de RB=89,1k.
Dado que la corriente poda ser del orden de 1 mA, elegimos ICQ=2.5mA y hallamos Vcc y por
Thevenin a Vbb.
VBB se halla en continua por Thevenin haciendo un divisor resistivo en la entrada del
transistor:
2
1 +2
= 0,11 = 24
Finalmente nos falta determinar Rc y RL. Para ello recordamos la condicin de que:
> (\\ + )
Recorriendo una malla a la salida del circuito encontramos que = ( + ).
Entonces reemplazando en la condicin anterior podemos despejar los valores de Rc y Rl.
> (\\ + )
( + ) > (\\ + )
> (2 + + \\)
= 50
Figura 3. Representacin del circuito en LTSpice con los valores de sus componentes.
=
= 98 = 11.1 = 54
= (1 +
)\\ 4.7 = 6,66
+ +
M E D I C I N D E L P U N TO D E R E P OS O
La simulacin en LTSpice fue realizada con el modelo standard del BC548B utilizando la
representacin del circuito mostrada en la Figura 3. A continuacin se muestran los resultados de
la simulacin del punto de reposo del circuito:
V(vo): 12.5275
voltage
V(ve): 1.15133
voltage
Ic(Q1): 0.00244096 device_current
Se puede ver que el punto de reposo (Icq = 2,44 mA, Vceq = Vo Ve = 11,37 V) se aproxima
al calculado con un error de 3% en el caso de Icq y del 2% en el caso de Vceq.
La corriente del colector se midi con un ampermetro en serie con Rc (para no realimentar el
circuito al ponerlo en Re) y la tensin en los nodos Vc y Ve fue medida con un tester..
= 2,48
= 11,32
M E D I C I N D E AV
=
5
= = 6.4
.
MEDICIN DE RI
Para medir la resistencia de entrada del circuito amplificador se utiliz una resistencia de prueba
que se ubic en serie con el generador de seal como se muestra en el grfico:
Figura 5. Circuito utilizado para medir Ri. El amplificador es representado como una caja negra
.
Se utiliz una resistencia de prueba de 56 K debido a que para minimizar el error resultaba
conveniente utilizar una resistencia de valor cercano al que se esperaba medir, que segn los
clculos realizados previamente era de 54,35 K .
Ri fue obtenido calculando los valores del divisor resistivo formado entre la Rp y el amplificador:
2
=
1
+
=
1/2 1
En la siguiente tabla se muestran los valores obtenidos para distintos valores de frecuencias:
Frecuencia
V1
V2
Ri
1 KHz
480 mV 244 mV 57,9 K
10 KHz
480 mV 232 mV 52.4 K
100 KHz 480 mV 116 mV 17.8 K
Tabla 2. Valores obtenidos y calculados a partir de las mediciones sobre el divisor resistivo.
Se puede ver que el valor de Ri medido para frecuencias de 1 KHz y 10 KHz difiere del calculado
y simulado en Spice (54,35 K) en menos de un 10%. Sin embargo, esto no se verifica para la
medicin a 100 KHz, donde la Ri dio menos de un tercio del valor esperado, lo cual era previsible
ya que la tensin V2 se mostraba en el osciloscopio de mucha menor amplitud y muy distorsionada
(ver Figura 6). Esto se debe a que el modelo utilizado para calcular la resistencia de entrada no es
vlido para frecuencias tan altas. En el TL anterior habamos medido la frecuencia de corte para
un TBJ en 93 KHz.
MEDICIN DE RO
Figura 7. Circuito
utilizado para medir Ro.
equivalente
Frecuencia
1 KHz
10 KHz
100 KHz
Vp
480 mV
480 mV
480 mV
VRo
244 mV
232 mV
116 mV
Ro
4,9 K
4,4 K
1.5 K
Tabla 3. Valores obtenidos y calculados a partir de las mediciones sobre el divisor resistivo.
R E A L I M E N TA C I N D E L C I RC U I TO
( 0.7)
=
Para hallar los valores buscados (Ic y Vbe) proponemos el siguiente circuito utilizando un
ampermetro y una punta de osciloscopio x1 utilizando un osciloscopio con acople en CC para
medir el valor de continua.
700
5.12
3.5
20
700
4.16
2.87
15
680
2.7
4.2
10
660
1.14
3.9
Promedio
3.62
PA R T E B
ETAPA AMPLIFICADORA CON DOS TRANSISTORES
D I S E O D E L C I RC U I TO
Para esta parte del Trabajo Prctico se necesitaba conectar en cascada un seguidor con la etapa
de la parte A, que a partir de ahora llamaremos etapa amplificadora. El circuito es el de la siguiente
figura:
= 50
10
En cuanto a las resistencias de entrada y salida, sabemos que la de salida no va a cambiar ya que la
carga ve la misma etapa que en el punto anterior. En cuanto a la Ri, sta se calcula como sigue:
= \\( + . ) 8.6
Dado que nos dio un valor grande comparada con la resistencia del generador vemos que esto
permite no cargar mucho al generador.
Para el clculo de la amplificacin de tensin Av, usamos el conocido resultado de que este valor
es el producto de los valores Av1 y Av2 (Av2 = 6.66). Como la tensin de salida en el seguidor se
mide sobre la resistencia Re, y la tensin de entrada es la tensin en Re sumada a la tensin Vbe,
por lo tanto:
1 =
= 0.99 1
1 +
La simulacin en LTSpice fue realizada con el modelo standard del BC548B utilizando la
representacin del circuito mostrada en la Figura 3. A continuacin se muestran los resultados de
la simulacin del punto de reposo de la primera etapa:
--- Operating Point --V(vo):
12.0694
V(vecc):
1.88235
V(ve):
1.19733
Ic(Q2):
0.00188548
Ic(Q1):
0.00253843
voltage
voltage
voltage
device_current
device_current
Se puede ver que el punto de reposo para la primer etapa (Icq = 1,85 mA, Vceq = Vcc - Vecc
= 22,12 V) da igual al valor calculado tanto en el caso de Icq como de Vceq
La corriente del colector se midi con un ampermetro en serie con el colector (para no
realimentar el circuito al ponerlo en Re) y la tensin en los nodos Vo y Ve fue medida con un tester.
= 1,96
= 22,21
Se observa que los valores medidos son muy parecidos a los calculados y simulados con un error
menor al 5%.
M E D I C I N D E AV
La amplificacin de tensin fue calculada mediante el LT Spice con un barrido en frecuencia (Fig.
4).
Puede verse que para frecuencias medias superiores a 100 Hz y al menos hasta los 100 KHz la
tensin de salida para una seal de vi=1V fue de aproximadamente 6.2V con una desfasaje de 180.
La variacin con respecto al valor calculado es del 5%.
11
= = 6.2
Como vemos el resultado fue el mismo que la simulacin.
.
MEDICIN DE RI
Para medir la resistencia de entrada del circuito amplificador se utiliz una resistencia de prueba
que se ubic en serie con el generador de seal, de la misma forma que se hizo en la parte A.
Se utiliz una resistencia de prueba de 10 K debido a que para minimizar el error resultaba
conveniente utilizar una resistencia de valor cercano al que se esperaba medir, que segn los
clculos realizados previamente era de 8,6 K.
Ri fue obtenido calculando los valores del divisor resistivo formado entre la Rp y el amplificador:
12
=
1
+
=
1/2 1
En la siguiente tabla se muestran los valores obtenidos para distintos valores de frecuencias:
Frecuencia
V1
V2
Ri
1 KHz
472 mV 240 mV 10,3 K
10 KHz
480 mV 240 mV 10 K
100 KHz 480 mV 116 mV 3,2 K
Tabla 5. Valores obtenidos y calculados a partir de las mediciones sobre el divisor resistivo.
13
2 = 2 2
donde Icq2 es la corriente del amplificador original. Entonces, quedara slo por calcular qu
resistencia del emisor 1 y elegir el valor de la corriente de tal manera que sea del mismo orden.
Cmo se modifica el equivalente Thvenin del generador que excita a la etapa
amplificadora original cuando se agrega la etapa seguidor?
La resistencia del equivalente de Thevenin se vuelve menor de manera que se puede despreciar y
el generador se ve como una fuente ideal.
La resistencia es la que veria la etapa aplificadora hacia el generador, es decir, Ro.
Cmo son los nuevos parmetros Ri, Ro y Av de esta etapa con dos transistores respecto
a los obtenidos en la etapa original bajo estudio?
Como se mostr en el desarrollo de esta parte del trabajo, Ro qued exactamente igual, Av dado
que el Av1 es 0.99 quedo muy similar pero apenas menor y que el vari significativamente fue el
parmetro Ri dado que cambiamos la resistencia de base para obtener el valor de la corriente de
reposo de la etapa seguidora..(Ri=8,6k)
14
PA R T E C
OSCILADOR SENOI DAL P OR DESPLAZAM IENTO DE FASE
D E S A R R OL L O
A partir de la placa con el TBJ, polarizado como se indica en la figura, conectamos la red RC
marcada con el recuadro rojo. Ajustamos Vcc en 20V y observamos mediante un osciloscopio (con
punta x1) la tensin de salida en el nodo de salida.
vi
15
desfasaje de 180 y que la red RC desfasa 180, la seal vo es siempre la misma. La forma de onda
es cuasi senoidal porque es una combinacin de las exponenciales producto de la carga y descarga
de los 3 capacitores.
Para probar que la realimentacin es positiva, recorremos el lazo entre vo y vi. Si aumentamos vi,
vo disminuye ya que la realimentacin por emisor aporta una realimentacin negativa pero como
luego la salida vo esta realimentada por la red RC hasta vi, que desfasa 180, vemos que vi aumenta
y entonces la realimentacin resulta positiva.
Sin obtener una expresin analtica, justificar a partir del anlisis del comportamiento de la
realimentacin, cmo se relaciona aproximadamente la frecuencia de la seal vo con los valores de
la red RC.
Si la frecuencia fuera nula la rotacin de fase de la red RC resultara 270 (cada RC aportara 90)
y si la frecuencia fuera infinita, el capacitor se comporta como un cortocircuito resultando 0 la
rotacin de fase y transferencia unitaria. Para que la red RC provoque un desfasaje de 180 que
resultar en una realimentacin positiva y la magnitud entre cero y uno, la frecuencia debe ser una
frecuencia intermedia. Dicha frecuencia rondar por la frecuencia de corte de la red RC.
La frecuencia de oscilacin se espera que sea por debajo de la de corte ya que mirando un diagrama
de bode de la fase sabemos que en 0 arranca a los 90 grados y baja(al ser un polo) hasta 0 grados.
La frecuencia de corte se encuentra a los 45 grados, y como la fase que aporta cada RC es de 60
grados claramente oscilara por debajo de la frecuencia de corte.
Con R=10k y C=22nF
1
723
2
P R E G U N TA S OP TA T I VA S
16
Se puede ver que la seal no es en realidad una senoidal sino una suma de exponenciales. Eso se
debe a que la tensin de salida es medida a la entrada de la red RC que se carga y descarga en
cada ciclo.
El grfico a continuacin muestra la composicin armnica de esta seal, donde se ve claramente
el pico en torno a los 550 Hz y las componentes armnicas de las sumas de exponenciales que
forman la seal de salida:
17
18