You are on page 1of 8

CARRERA DE INGENIERA DE SISTEMAS

LABORATORIO DE SISTEMAS DIGITALES

NMERO DE PRCTICA:

IS.P.3.010.503-04

NOMBRE DE LA PRCTICA: SUMADOR BINARIO DE DOS DIGITOS DECIMALES


1. DATOS INFORMATIVOS

CARRERA: INGENIERA DE SISTEMAS


CICLO/NIVEL: 5TO. SEMESTRE
LUGAR: LABORATORIO DE ELECTRNICA
FECHA: 13-01-2017
DOCENTE RESPONSABLE: ING. JOHNNY NOVILLO V.
EXPERIMENTADORES:

Loayza Pereira Vctor


Lpez Tibanta Carlos
Jijn Reinoso Michael

2. FUNDAMENTACIN
Hay varios sumadores en paralelo disponibles como Cls. El ms comn es un CI de
sumador en paralelo de cuatro bits, el cual contiene cuatro FAs interconectados y los
circuitos de acarreo adelantado necesarios para la operacin de alta velocidad. Los
chips 7483A, 74LS83A, 74LS283 y 74HC283 son todos sumadores en paralelo de
cuatro bits.
La figura 6-ll(a) muestra el smbolo funcional para el sumador en paralelo de cuatro bits
74HC283 (y sus equivalentes). Las entradas para este CI son dos nme- ros de cuatro
bits (Ay12A1A0 y B3B2B1B0) y el acarreo C0 hacia la posicin del LSB. Las salidas son
los bits de suma y el acarreo C4 que proviene de la posicin del MSB. Los bits de suma
se etiquetan como I3I2I1I0, en donde I es la letra mayscula griega sigma. La etiqueta I:
es slo una alternativa comn para la etiqueta S, para un bit de suma.

CARRERA DE INGENIERA DE SISTEMAS

3. OBJETIVOS:

Visualizar a travs de un display de 7 segmentos el nmero decimal


correspondiente al sumando de la operacin aritmtica.
Visualizar a travs de un display de 7 segmentos el nmero decimal
correspondiente al cosumando de la operacin aritmtica.
Aplicar el circuito sumador binario de 4 bits (74283), para realizar la suma de dos
dgitos decimales (sumando y cosumando).
Visualizar a travs de un display de 7 segmentos el nmero decimal
correspondiente al resultado de la operacin aritmtica

4. MATERIALES E INSUMOS

Kit de entrenamiento IDL 800 Digital Lab.

Multmetro digital Fluke 117

Sumador binario de 4 bits (74283)

Decodificador BCD a 7 segmentos (7447 o 7448)

Display de 7 segmentos AC o CC, segn decodificador utilizado.

Resistencias de 220 / Watt

Cables de conexin

Extensin elctrica tipo cordn de al menos 2 mts.

CARRERA DE INGENIERA DE SISTEMAS


5. PROCEDIMIENTO
1. Disee el circuito electrnico que permitir cumplir con los objetivos de la prctica
planteados, a travs de la utilizacin de un software para simulacin de circuitos
electrnicos de su preferencia.
2. Determine los recursos que utilizar del Kit de entrenamiento IDL 800 Digital Lab,
para la realizacin de la prctica, con la finalidad de optimizar el tiempo de ejecucin
de la misma.
3. Con el Kit de entrenamiento IDL 800 Digital Lab apagado, realice el conexionado
de su circuito electrnico diseado, utilizando los recursos seleccionados en el
punto 2 y los materiales que fueron solicitados previo la realizacin de la prctica
Para el conexionado, refirase a los Anexos 1,2 y 3.
4.

Encienda el Kit de entrenamiento y verifique el correcto funcionamiento del


circuito sumador implementado, y la correspondiente visualizacin en los displays
de 7 segmentos, de los nmeros correspondientes al: sumando, cosumando y
resultado de la operacin aritmtica. Tabule utilizando imgenes, al menos 4
pruebas de funcionamiento.
SUMANDO

COSUMANDO

RESULTADO

2
3
9
3

1
2
0
5

3
5
9
8

5. En caso de no observar resultados satisfactorios, verifique el correcto conexionado


de su circuito, utilizando el Multmetro Fluke 117, tanto para seguir continuidad de
los puntos de conexin en su circuito, as como tambin seales de voltaje.

6. CUADROS DE RESULTADOS
Se espera evaluar el desempeo de los estudiantes en la implementacin de
contadores binarios y utilizacin de registros de memoria. Las evidencias son
capturas de pantalla con los resultados de los puntos del procedimiento realizado, o
tablas descriptivas.

CARRERA DE INGENIERA DE SISTEMAS

N de
Procedimiento
1

Imagen

Observacin
Simulacin del circuito
en el software
Crocodile

Materiales y diseado
del circuito.

CARRERA DE INGENIERA DE SISTEMAS


3

Implementacin de los
materiales y
conexionado del
circuito en el Kit de
Entrenamiento.

Comprobacin de los
datos tabulados en el
procedimiento 4

CARRERA DE INGENIERA DE SISTEMAS

6. CONCLUSIONES

En conclusin pudimos notar que empleando los switchs para los bits de entrada se
fueron formando los respectivos nmeros que se mostraron en los displays de 7
segmentos, siendo estos el sumando y cosumando respectivamente.

Se us un Dispositivo Lgico Programable y un circuito sumador de 4 bits (74283) para


lograr mostrar la suma respectiva del sumando y cosumando en displays de 7
segmentos de igual manera.

8. RECOMENDACIONES

Disear el circuito siguiendo los pasos respectivos para poder comprobar todos los
pasos, adems de lograr los objetivos planteados.

CARRERA DE INGENIERA DE SISTEMAS

En caso de algn error en la comprobacin de uno de los pasos, se puede proceder a


verificar el correcto conexionado del circuito, utilizando un multmetro, tanto para
seguir continuidad de los puntos de conexin en el circuito, as como tambin seales
de voltaje.
ANEXOS

CARRERA DE INGENIERA DE SISTEMAS

You might also like