You are on page 1of 83

Creatronica 349.qxd:Maquetacin 1 21/4/16 12:11 p.m.

p Pgina 1









2&878&648 2608148/38078E8.8@680C7868M8&23807803/$8=B?A+ 868))!.8 8&23807803/86/8-72863817878F8M8&23807878M548 3815843728>74< 86844684788H I878M381728@6868472 8'48"
*6/8138/78H))")!!)I 86/805/8#/815805/878&648(/81648/780358/728'868 8',.8%508168L878E8 852.817.8'*687 8 078168M60868%5846825- 8%838058H))"! I 805/8648138"
K380785868
38038186281818258H6/814J83816I.8-"0'+-0%!0*-$,0/,0+0/,0'-0,. 78M38172$874825-87/806822784586838#5-8 89816/8&64*8!8"87M.8)" 8"8(/81684354$83-81438&3858478A64814J/
.'..8',.8826L8J4-8K3628 )8"87M.8G83-81438&803/86/81+!0!.0+5868-528'83878682788G8%5/8168,3865 8 )"!8G8
78 3815843728/58-6846-8M5/8-78&38238L78M54862805/8168/38586
27-8/5817-8K348787-.8B585-825-8M4580815-85874807-8D68-686/80358/7/8-5/87825-86K60815-868M46-81748/8-648,3803587282608154 8F8/586/81478:7/846-8M5/8-78&382387868/6-81478M74816.8 -81J8M458"
C38&3878278468M4580803/8158172858M74803728628781684372805/8168/38586/86-8178468,3-817 87-8058582783/8-814378238L7803/8F;580586480378238L7803/86825-87M7847815-858367-8D687M7846806/86/825-86/8"
0358/785-816815- 8&78#58M68/7868-7/80358/6-8268*7826- 8-728,586837/816878158438L7803/8M5486-8043815868278 381584372.
/2-"'.0#(!%0 .%/+0(/*'+$,-*.50 07747663

0 -*)000&-')+-.(0
!.+ -+/*')+0#(!%0 .%/+ !%(-*-&.&
0&/0+/,'-,. (/*'+$,-*.0 '4*6/13/7$8)"!!)8"8
-0+/*0')+0&/0(.0#)(/**-$,0#(!% 5-8%747836,6- %305$8! "
.%/+0(/*'+$,-*. &-')+0/"),".%(/0/,
(/*.8584780358.8782268#5 +/,'-,.00-*)0(/*. /"),".%(/0&/0'/,*-$,0.(
5470358.87226#5 /*')+ (/164/61$8
//0&/0/&.**-$, '26#7/458'.87226#5 . 6&6260145/307.05.74
5-8%747836,6- &-,-"'+.*-$,0-*)0 /%0.,./+0
71430378+3,6458+3,645 #))+&-,.&)+0,'/+,.*-),.( .%()0 %.()"
#(!%0 .%/+0(/*'+$,-*.0/"
3-8'2&641587-145
!,.0!%(-*.*-$,0&/0 .%/+ #)/+*-)0'/+-)+0-*)0 +6*7275 +6,3-178 2&8 7&648 26014/307
,'/+,.*-),.(0 0&/0# 0&/ %74*743178+3,6458+3,645 ($8!"))







INTRODUCCIN

"Electrnica" es la ciencia que estudia la con-


duccin elctrica tanto en el vaco, en los gases o en
los semiconductores, utilizando dispositivos basa-
dos en estos fenmenos, como por ejemplo los bul-
bos de vaco (actualmente en desuso, salvo raras ex-
cepciones), transistores, diodos, etc.
No es necesario decir dnde los componentes
electrnicos toman parte en nuestra vida: basta mi- vara repentinamente entre los dos estados: estado
rar alrededor y veremos decenas de aplicaciones de alto y estado bajo. El estado alto puede ser caracte-
la electrnica. rizado como la tensin "ms positiva" de la seal y
La electrnica digital, al contrario de la lineal o el estado bajo por la tensin "ms negativa" de esa
analgica, no manipula seales, ya sea de corriente seal. Puede ser a la inversa, es decir: estado alto =
o de tensin continua; utiliza en cambio seales dis- tensin ms negativa, y estado bajo = tensin ms
cretas, o sea, seales elctricas que apenas poseen positiva; en este ltimo caso decimos que la lgica
dos condiciones o estados posibles. usada es la negativa (lgica negativa) y, evidente-
Las seales que caracterizan la voz humana, por mente, en el primer caso decimos que la lgica es
ejemplo, varan en amplitud y frecuencia, con el positiva, o sea, al mayor valor, el estado alto, y al
tiempo. Esto quiere decir lo siguiente: en un mo- menor, el estado bajo (lo que est perfectamente de
mento dado la seal presenta una cierta amplitud y acuerdo con nuestros principios). Tambin es usual
determinada frecuencia. Un instante despus puede representar cada uno de los dos estados de una seal
ocurrir la variacin de esta amplitud en forma con- digital por dos smbolos matemticos: el "0" (cero)
tinua hasta alcanzar, digamos, un cierto nivel, des- y el "1" (uno o unidad), y ah, nuevamente, podre-
pus de lo cual volver a variar en mos aplicar una de las dos lgicas,
sentido contrario, de forma tam- o sea:
bin continua, a medida que
transcurre el tiempo. La ampli- Lgica positiva:
tud de esta seal (seal analgi- "1" - corresponde al mayor va-
ca) podr asumir cualquier valor lor de tensin de la seal digital.
entre dos establecidos con ante- "0" - corresponde al menor va-
rioridad, tal como se grafica en la lor de tensin de la seal digital.
figura 1.
En las seales digitales, al Lgica negativa:
contrario de las analgicas, la "1" - corresponde al menor va-
amplitud vara abruptamente de lor de tensin de la seal digital.
un valor lmite a otro tambin l- "0" - corresponde al mayor va-
mite, no existiendo estados o fa- lor de tensin de la seal digital.
ses intermedias entre estos dos
lmites. En la figura 3 se expone mejor
La figura 2 representa varias lo que acabamos de afirmar sobre
seales digitales en forma de lgica positiva y negativa.
tensin. Note cmo la tensin Tambin se acostumbra identi-

die usar una lmpara o un rel salvo rarsimas ex-


cepciones, para caracterizar cada uno de los dos es-
tados binarios. Para eso se usan los circuitos a base
de componentes electrnicos capaces de cumplir
funciones lgicas, en que los smbolos 0 y 1 se tra-
ducen por dos niveles, perfectamente definidos, de
una tensin elctrica (circuitos lgicos). Original-
mente esos circuitos eran realizados con componen-
tes discretos, hasta el advenimiento de los denomi-
nados circuitos integrados a comienzo de los aos
'60, que como sabemos es un microcircuito cuyos
elementos se encuentran asociados, de manera inse-
parable, sobre un pequesimo material semicon-
ductor, normalmente de silicio, de superficie del or-
den de 10 mm2. Estos microcircuitos son finalmen-
te encapsulados en un material aislante cuya finali-
dad es propiciar la debida resistencia mecnica.
Adems de este encapsulado, los CI poseen varios
"pines" ("patitas") metlicos que posibilitan la cone-
xin entre algunos puntos del microcircuito con
componentes, o incluso otros circuitos (integrados o
discretos), externos al CI propiamente dicho; ade-
ficar los dos estados lgicos por las iniciales de las ms, estas "patitas" tambin tienen por objetivo la
palabras Bajo (B) y Alto (A), pero debido a la pene- soldadura o fijacin del CI a una placa de montaje.
tracin de obras de procedencia inglesa o norteame- Gracias a los circuitos integrados fue posible, no s-
ricana en nuestro pas, se usa la convencin de las lo obtener un nico circuito digital en una nica
letras L y H, respectivas iniciales de "low" (lase: " pastilla, sino varios de estos circuitos lgicos, lo que
lou", bajo) y de "high" (lase "jai", alto). disminuye considerablemente el costo de un pro-
Las seales digitales pueden obtenerse a partir yecto y, en consecuencia, el costo del dispositivo en
de elementos elctricos o electrnicos propiamente el que toman parte. Tal implementacin (integra-
dichos. De hecho, una lmpara incandescente, por cin) no se limita slo a circuitos digitales; la misma
ejemplo, posee slo dos estados bien definidos de tambin se aplica a circuitos lineales.
funcionamiento: apagada o encendida. A cada una En este ltimo caso, el CI recibe la designacin
de estas dos condiciones se puede asociar un estado especfica de circuito integrado lineal y, en el otro,
lgico que tanto podr ser el 0 (cero) o el 1 (uno), o recibe el nombre de circuito integrado no lineal o
sea: circuito integrado lgico, o tambin circuito inte-
grado digital.
lmpara encendida - 0 (o 1) La mayora de los circuitos integrados, princi-
lmpara apagada - 1 (o 0) palmente los digitales, tienen exteriormente el as-
pecto indicado en la figura 4.
Se consiguen resultados semejantes si sustitui-
mos la lmpara incandescente por el contacto de un
rel o incluso por un interruptor de tipo conecta- Circuitos Lgicos Bsicos
desconecta de tipo convencional. El pasaje o no pa-
saje de corriente por un cable, tambin caracteriza Los circuitos lgicos bsicos o elementales cons-
los dos estados lgicos de la electrni- tituyen el fundamento de las aplica-
ca digital. Ciertamente, el lector ha-
ciones de la electrnica digital. El de-
llar una gran cantidad de dispositi- bido agrupamiento de estos circuitos
vos de dos estados, capaces de carac- bsicos permite la realizacin de ope-
terizar cualquier seal digital. raciones ms complejas de la electr-
Es obvio que, en la actualidad, na- nica digital; es necesario, por lo tan-

to, una atencin muy especial al estudio que sigue a permitir la aplicacin de la tensin Vcc, tal como
fin de poder, en un futuro no lejano, entender y, se muestra en la figura 6. As, podemos elaborar el
quizs, elaborar circuitos lgicos altamente comple- siguiente razonamiento lgico, de acuerdo a lo ex-
jos. presado anteriormente:
Para que el lector tenga una idea de cun impor-
tantes son estos circuitos lgicos, basta que haga a L (0)
una analoga con las cuatro operaciones fundamen- = s L (0) - lmpara apagada
tales (+, -, x, y %) de las matemticas: a partir de b H (1)
ellas se cre una enorme ciencia que poca gente co-
noce en su totalidad. Lo mismo ocurre con la elec- Lo expuesto resume las condiciones lgicas de la
trnica digital! Para describir con cierta claridad el nueva "posicin" del circuito.
comportamiento de cada uno de los circuitos lgi- Llevando solamente la entrada (a) al estado l-
cos apelamos a nuestro elemento conocido: el "rel", gico alto (H) ser el turno del rel RL para operar,
con sus contactos, y nuestra no menos conocida el cual cerrar su contacto como ilustra la figura 7.
lmpara incandescente. As como en el caso anterior, LPD1 no encender
(estado lgico bajo - 0) porque el contacto B de
Circuito Lgico "Y" RL2 impide que la lmpara se encienda. As segui-
Consideramos el circuito elctrico de la figura 5 mos teniendo el siguiente cuadro descriptivo:
en el cual la bobina del rel RL1, cuando est debi-
damente alimentada por la tensin de la fuente de

alimentacin B1 de Vcc volt, cierra su contacto A y
la tensin Vcc ser aplicada al interruptor B del se-
gundo rel cuyo comportamiento es similar al ante-
rior, si bien le toca a ste realizar el ltimo enlace
para que se encienda la lmpara LPD1.
En la forma en que se encuentra el circuito, la
lmpara no enciende, pues no recibe alimentacin
por los contactos de los rels cuyos solenoides, co-
mo podemos ver, estn en potencial nulo, as como
la extremidad libre de LPD1. Ahora, como los po-
tenciales de entrada son nulos (Va=Vb=0 volt) y
porque el de salida tambin lo est, podemos esta-
blecer, de acuerdo con lo visto anteriormente, que:

Cuando a toma el valor L y b toma el valor L, en-


tonces, la lmpara s est apagada, porque toma el valor
L

Lo cual se puede escribir:

a 0
= s 0 - lmpara apagada
b 0

Donde a y b representan las dos entradas del cir-


cuito de la figura 5 y s, su salida.
Supongamos ahora que aplicamos la tensin de
la batera (Vcc) solamente a la entrada b.
En ese caso, el solenoide del rel RL2 ser acti-
vado y su contacto B conmutar pero la lmpara
LPD1 no encender, pues el contacto A de RL1 no

a H (1) das, a y b, y una salida nica, s. Los smbolos ms


= s L (0) - lmpara apagada usuales de estas compuertas son los que aparecen en
b L (0) la figura 9, para un operador AND de dos entradas
y una nica salida. Representando la condicin de
La lmpara LPD1 slo se encender cuando los ausencia de tensin por "0" (cero) y la condicin de
contactos A y B de los rels estn cerrados, lo que existencia de tensin (Vcc) por "1" (uno) y aten-
ocurre nicamente si se aplica, simultneamente, la diendo a la caracterstica fundamental del circuito
tensin Vcc (estado alto - H) en ambas entradas, a lgico Y, podemos decir que el circuito queda com-
y b, tal como se ve en la figura 8. Ser: pletamente definido por la siguiente Tabla de Ver-
dad (se llama as a la tabla que define el funciona-
miento de un componente):
a H (1)
= s H (1) - lmpara encendida ENTRADA SALIDA
b H (1) a b s
0 0 0
En sntesis, la lmpara LPD1 del circuito "Y" de 0 1 0
la figura 5 slo tomar el nivel alto cuando se aplica 1 0 0
a ambas entradas un nivel de tensin alto en rela-
cin a tierra, o sea, cuando el contacto A y el con- 1 1 1
tacto B estuvieran operados. Esa caracterstica fun-
damental hace que el circuito descripto sea designa- En esta tabla, llamada tabla de verdades del cir-
do circuito lgico "Y", u operador lgico "Y", o sim- cuito lgico Y, estn definidas todas las combina-
plemente operador "Y". En ingls se lo designa "lo- ciones posibles para las dos entradas, proporcionan-
gic AND gate", de donde proviene la expresin do 22 = 4 combinaciones posibles; para un operador
compuerta lgica "Y" o compuerta lgica AND, co- Y de 3 entradas tendramos 23 = 8 combinaciones
mo tambin se le conoce. Un circuito lgico Y pue- posibles. En terminos de tensin, la tabla de arriba
de ser realizado de varias formas diferentes, tenien- toma el siguiente aspecto en que: L - 0 y H - 1:
do particular importancia la implementacin con
componentes electrnicos de concepcin reciente
ENTRADA SALIDA
(semiconductores). Es as que para definir un cir-
cuito lgico Y no hace falta considerar el circuito a b s
propiamente dicho; basta representar el circuito por L L L
un smbolo apropiado que no acarree ambigeda- L H L
des. Est claro que esta especie de "caja negra" de-
H L L
be presentar, para el circuito analizado, dos entra-
H H H

Verificamos que la salida slo asume el nivel al-


to cuando ambas entradas se encuentran en ese es-
tado lgico, o sea, alto.

Circuito Lgico "O"


Consideremos ahora el circuito de la figura 10,
en el cual los contactos A y B de los rels RL1 y
RL2 estn conectados en paralelo. Compare este
circuito con el circuito de la figura 5 y vea que, en

este ltimo, los contactos se encontraban en serie.


Dejando las entradas a y b segn aparecen en la
figura 10, o sea, abiertas, la lmpara LPD 1 no en-

ciende pues no recibe alimentacin a travs de los ENTRADA SALIDA


contactos de cada uno de los rels cuyos solenoides a b s
estn sin alimentacin. La relacin matemtica que L L L
explica lo expuesto es la siguiente: L H H
H L H
a L (0) H H H
s L (0) - lmpara apagada
b L (1) Donde: L = O y H=1

Donde a y b indican las dos entradas del circui- Del anlisis de las tablas de verdad de los opera-
to de la figura 10 y s su salida. dores lgicos vistos podemos llegar a la siguiente
Ahora, supongamos que slo se aplica la tensin conclusin:
de la batera en la entrada b. Como ambos extremos - el operador Y puede ser asociado a la operacin
del solenoide de RL2 estn sometidos a una tensin "multiplicacin", y el operador lgico O a "suma".
elevada, implica la conmutacin del contacto B aso- - el comportamiento de estos dos circuitos lgicos es
ciado a ese rel; con lo cual la lmpara LPD1 se en- "dual": el circuito Y slo proporciona 1 (o H) en su sali-
cender (estado lgico alto en la salida del circuito). da nicamente cuando se aplica a ambas entradas el es-
Matemticamente: tado lgico 1 (H); la salida del operador lgico O (o L)

a L (0)
s H (1) - lmpara encendida
b H (1)

La lmpara LPD1 tambin se encender cuan-


do el solenoide del rel RL1 est debidamente ali-
mentado con la tensin, Vcc, de la batera, tal como
se muestra en la figura 11.
Ser entonces:

a H (1)

s H (1) - lmpara encendida
b L (0)

Cuando ambas entradas del circuito lgico "O"


son llevadas, simultneamente, al nivel alto, o sea a
Vcc volt, es obvio que la salida del circuito asumir
el estado lgico alto (H) y, evidentemente, la lm-
para se encender como en los dos ltimos casos (fi-
gura 12). Segn lo visto en este circuito lgico, la
tabla de verdad ser la siguiente:

ENTRADA SALIDA
a b s
0 0 0
0 1 1
1 0 1
1 1 1

En trminos de tensin, la tabla se traduce co-


mo:

muchas maneras diferentes de la considerada en la


figura 10, tambin teniendo aqu particular impor-
tancia la implementacin con diodos y transistores,
usada en los circuitos integrados.
El circuito lgico O tambin suele ser designa-
do "circuito lgico O inclusive", o simplemente "O
inclusive". Esto porque como veremos ms adelan-
te, existe otro tipo de O, el "exclusivo". Tambin es
de uso corriente el trmino ingls "OR" para desig-
slo asume el estado lgico nar el circuito O.
O (o L) cuando, simult-
neamente, todas sus en- Circuito lgico "NO"
tradas son llevadas al es- En el circuito de la figura 15, el interruptor A es
tado lgico O (L). comandado por el solenoide del rel RL1 el cual po-
see una terminal, que representa la nica entrada de
La figura 13 presenta los smbolos comnmente este circuito (entrada a), la cual se encuentra abierta
usados para la representacin grfica del operador (sin conexin) o con potencial nulo. Est claro que
O. En la figura 14 se representa una compuerta "O" en estas condiciones la lmpara LPD1 encender
de tres entradas cuya tabla de verdad es la siguiente: (nivel de salida alto) ya que se est usando el contac-
to de reposo.
ENTRADA SALIDA En caso de que el interruptor A conmute de la
a b c s posicin indicada en la figura 15 para la posicin in-
L L L L ferior, la lmpara indicadora LPD1 se apagar, lo
H L L H que ocurre cuando a la terminal a del solenoide del
L H L H rel se aplica la tensin de la batera ("1" lgico), o
H H L H sea, el estado lgico alto (1 o H), lo que se puede
L L H H apreciar en la figura 16.
H L H H En sntesis, estando la entrada en nivel bajo (0
L H H H volt - estado "0" o L) la salida asume el estado alto
H H H H (Vcc volt - estado "1" o H). Cuando se aplica el ni-
Tal como sucede en el circuito lgico Y, el cir- vel alto (Vcc volt - estado "1" o H), la salida toma el
cuito lgico O tambin puede ser implementado de estado lgico "0" o L.
El circuito invierte o complementa el estado l-
gico aplicado a su entrada. La tabla de verdad de es-
te operador lgico es:

ENTRADA SALIDA
a s
1 0
0 1

o tambin:

ENTRADA SALIDA

a s
L H
H L

El circuito lgico "NO" o circuito de negacin,


o bien, inversor, tambin es conocido por "logic
NOT gate" en lengua inglesa (abreviadamente
"NOT").

Los smbolos que se acostumbra emplear para


representar el circuito lgico de negacin pueden
apreciarse en la figura 17.
En los casos en que una negacin se encuentra
en una entrada o est en una salida de un circuito
lgico, se utiliza el crculo pequeo para representar
tal negacin, lo que se representa como lo mostrado

en la figura 18.

Circuito Lgico "NO Y"


Hasta el momento, hemos analizado los opera-
dores lgicos bsicos, luego, a partir de ellos, por
medio de combinaciones o agrupaciones apropia-
das, se pueden obtener todos los dems circuitos l-
gicos por complejos que puedan ser.
Las combinaciones ms simples de estos tres cir-
cuitos bsicos conducen a tres circuitos ms de am-
plia aplicacin prctica, por este motivo se los estu-
dia independientemente, como simples "compuer-
tas" lgicas.
En este prrafo analizaremos uno de ellos, el cir-
cuito "NO Y" que no es ms que la asociacin de un
circuito "Y" con un circuito "NO", es decir, el cir-
cuito "NO Y" es ms el complemento o negacin
del circuito Y.
La figura 19 muestra un circuito "NO Y" de dos
entradas y una sola salida, a la cual est aplicada una
lmpara. Cuando se aplica un "1" lgico en ambas entra-
Los dos primeros rels se encuentran desactiva- das a y b del circuito en forma simultnea, tal como
dos (nivel de entradas bajo), por lo cual sus respec- se representa en la figura 19, los rels RL1 y RL2
tivos contactos no proporcionan el camino de co- son debidamente alimentados y, a travs de la con-
rriente para que el tercer rel (RL 3) opere; el cual, mutacin de los respectivos contactos A y B, pro-
en estas condiciones, proporciona la alimentacin a porcionan una alimentacin al rel RL3, con lo cual
la carga (LPD 1), lo que se interpreta como un es- conmuta y la salida pasa a "0", es decir, la lmpara
tado "alto" en la salida del circuito. Por lo tanto, po- se apagar como consecuencia de no haber tensin
demos establecer lo siguiente: entre sus bornes. Lo dicho se puede representar de
la siguiente manera:
a L (O)
s H (1) - lmpara encendida a H (1)
b L (O) s -> L (O) - lmpara apagada
b H (1)
Cuando se activa un rel cualquiera, como con-
secuencia de aplicar un "1" lgico en la entrada co- La tabla de verdad correspondiente es:
rrespondiente, aun as el tercer rel permanecer
inactivo y la lmpara encendida. Matemticamente: ENTRADA SALIDA
a b s
a (o b) L (O) 0 0 1
s -> H (1) - lmpara encendida 0 1 1
b (o a) H (1) 1 0 1
1 1 0

de los circuitos lgicos "Y" y "NO Y", concluimos


que los estados lgicos de sta son complementa-
rios. Esto equivale a disponer de un operador NO
en serie con la salida de un circuito lgico Y, como
muestra la figura 20, donde las entradas son desig-
En trminos de tensin, la tabla se traduce co- nadas a y b y su salida s. Resumiendo, la caracters-
mo: tica fundamental del circuito Y consiste en presentar
una salida igual a 1 cuando, "y slo cuando", todas las
ENTRADA SALIDA son "1". Algo semejante ocurre aqu: la salida del cir-
a b s cuito "NO Y" ser igual a 0 cuando, "y slo cuando",
L L H ambas entradas sean iguales a "1". El smbolo del cir-
L H H cuito "NO Y" se representa en la figura 21. La figura
H L H 22 presenta algunas grficas bastante difundidas,
H H L principalmente en Europa, para el circuito lgico
donde: "NO Y". Un ejemplo tpico para la representacin
L=O y H=1 de la compuerta NO Y es el circuito de la figura 23
que tambin usa rels, el cual se asemeja al circuito
Com pa ran do de la figura 10, slo que en este caso la alimentacin
los resultados para la salida fue tomada en los contactos de reposo
arrojados en las de ambos rels. Tenga en cuenta que estos son
Tablas de verdad ejemplos prcticos a los fines de facilitar el estudio,
dado que en la prctica se emplean semiconductores
para obtener compuertas pequeas, compactas y de
bajo costo. Por comodidad, el operador NO Y,
tambin se conoce por las letras iniciales o sea: cir-
cuito lgico NY, tambin se lo conoce por el nom-
bre "NAND" originado en la expresin "lgica
NAND gate", o sea puerta lgica NO Y.
El trmino "puerta" o "compuerta", para desig-
nar un operador lgico, es de uso corriente y am-
pliamente divulgado en nuestro pas. Resulta de la
traduccin de la palabra "gate".

Circuito Lgico "NO O"


El circuito "NO O" es otro operador que abre-
viadamente suele expresarse "NOR", por las pala-
bras inglesas equivalentes "not or".
Un circuito "NO O" es el resultado de la com-
binacin de un circuito O con un circuito inversor,
en que la entrada de ste est conectada a la salida
del primero, como se ha representado en la figura
24 en donde vemos una compuerta NOR de dos en-
tradas, designadas por a y b y una salida indicada
por s. La figura 25 muestra un circuito correspon-
diente a un operador NOR de dos entradas. En las
condiciones en que se presentan los contactos A y B
de los rels de la figura 25, la lmpara LPD1 en-
ciende. Notar que ambos rels RL1 y RL2 se en-
cuentran desactivados o, lo que es lo mismo, ambas
entradas estn en nivel bajo. Matemticamente:

a y b L(O) s H(1) -" lmpara encendida"

Al aplicar un "1" lgico a la entrada a, o a la en-


trada b, o bien, a ambas entradas simultneamente,
se accionar el rel RL 1 o el RL2, o bien, ambos re-

ls. La operacin de uno o ambos rels, interrumpi-
r la alimentacin de la carga (LPD1) y la lmpara
por lo tanto, se apagar, caracterizando el estado ba-
jo de acuerdo con nuestra convencin. La tabla de
verdad correspondiente es la siguiente:

ENTRADA SALIDA
a b s
0 0 1
0 1 0
1 0 0
1 1 0
Para el estudio de nuestro operador, consideremos el
En trminos de tensin, la tabla se traduce como: circuito de la figura 27, el que se compone de tres
"subcircuitos" ya estudiados, a saber:
ENTRADA SALIDA
a b s - un circuito "0" (para los rels RL1 y RL2)
L L H - un circuito "NAND" (para los rels RL3 y RL4) y
L H L - un circuito "Y" (para los rels RL5 y RL6)
H L L
H H L Para facilitar el anlisis del circuito considera-
donde: mos cada una de las cuatro combinaciones posibles
L=O y H=1 con sus dos entradas a y b.

Un circuito NOR tiene como propiedad carac- 1) a O (L) y b O (L)


terstica el hecho de presentar la salida s = 1 cuan- Como las entradas a y b estn en nivel bajo
do, "y slo cuando", todas sus entradas se encuen- (0 volt o tierra) los rels RL1 a RL4 mantienen sus
tran en "0". En los circuitos con ms de dos entra- respectivos contactos A, B, C y D en la posicin in-
das, la propiedad caracterstica, que define el circui- dicada en la figura 27. Como consecuencia, RL5
to, tambin se mantiene. Los smbolos ms usuales opera gracias a la presencia del nivel alto aplicado a
para representar un circuito NOR de dos entradas l va los contactos C y D; la operacin de RL5 cie-
estn representados en la figura 26. rra el contacto E, pero la tensin de la batera es in-
capaz de alcanzar la lmpara porque RL6 se en-
Circuito Lgico "O EXCLUSIVO" cuentra desactivado y su contacto F abierto. Por lo
Ya hemos dicho que conviene diferenciar el ope- tanto, la lmpara LPD1 permanece apagada.
rador O (inclusive) visto en la edicin anterior del "O
EXCLUSIVO". Para esto, consideremos la siguien-
te afirmacin: "Maana ir de compras o al cine";
con tal afirmacin nada me impide ir nicamente de
compras o ir slo al cine, o bien, ir a los dos! De he-
cho: yo no dije que solamente ira a uno de estos lo-
cales de recreacin! Tenemos aqu el denominado "O
INCLUSIVO" (ya estudiado) el cual, como vimos,
tambin incluye las dos hiptesis de la afirmacin
nombrada: ir de compras y tambin ir al cine. Modi-
fiquemos ligeramente la frase: "Maana ir solamen-
te de compras o solamente ir al cine". Note que se
elimina la hiptesis de que ocurran los dos hechos.

Tenemos entonces: a y b en O (L) s en O (L) - F. De todo esto, matemticamente se deduce:


lmpara apagada.
a en 0 (L)
2) a O (L) y b 1 (H) s en 1 (H) - lmpara encendida
Con la entrada b en nivel alto, tanto RL2 como b en 1 (H)
RL4 operan, pero la conmutacin de este ltimo no
impide la desactivacin de RL5 debido a la presen-
3) a 1 (H) y b O (L)
cia del contacto C de RL3 que est inactivo. La
Cuando la entrada a est en nivel alto, el rel
conmutacin de RL2 enva una tensin al bobinado
RL1 debe operar y, a travs de su contacto A, pro-
de RL6 el cual cierra su contacto F que, con el con-
porciona la debida alimentacin al solenoide de
tacto E, alimentar LPD1, encendindola. La figu-
RL6 el cual cierra su contacto F, encendiendo la
ra 28 muestra el nuevo estado de los contactos A a
lmpara ya que la conmutacin de RL3, por el nivel
alto presente en la entrada a, no afecta en nada el
comportamiento de RL5, el cual se mantiene acti-
vado gracias a la presencia del contacto D de RL4
(la entrada b permanece en estado bajo para el
anlisis que acabamos de realizar). El circuito equi-
valente para esta otra condicin se muestra en la fi-
gura 29. Podemos escribir:

a en 1 (H)
s en 1 (H) - lmpara encendida
b en 0 (L)

4) a 1 Z (H) y b 1 (H)
El nivel alto en ambas entradas hace operar a
ambos rels RL1 y RL4. La conmutacin de RL1 y
RL2 hacen que RL6 tambin opere, cerrando par-
cialmente, el vnculo de alimentacin para la lmpa-
ra. En este caso, tanto RL3 como RL4 estn ener-
gizados y el solenoide de RL5 no recibe alimenta-
cin por lo que su contacto E permanece en la con-
dicin de reposo (abierto), con lo cual la salida to-
ma el estado "0", es decir, la lmpara permanece
apagada. La figura 30 muestra la posicin de los
contactos A a F bajo estas condiciones. Matemti-
camente:

Si a en 1 (H) y b en 1 (H)
entonces s en o (L) lmpara apagada

La tabla verdad del circuito lgico "O EXCLU-


SIVO" se reduce a:

ENTRADA SALIDA
a b s
0 0 0
0 1 1
1 0 1
1 1 0
En trminos de tensin, la tabla se traduce como:

ENTRADA SALIDA
a b s
L L L
L H H
H L H
H H L
donde:
L=O y H=1
En trminos
A partir de las tablas que anteceden, extraemos la de tensin, la
siguiente propiedad caracterstica del operador "O tabla se traduce
EXCLUSIVO": su salida se presenta en O cuando, como:
"y slo cuando", las entradas sean iguales entre s (o
ambas iguales a 0 o ambas iguales a 1). Esta propie- ENTRADA SALIDA
dad permite usar combinaciones de estos circuitos a b s
para efectuar sumas de nmeros, como es el caso de L L H
las calculadoras. L H L
En resumen, el circuito "O EXCLUSIVO" est H L L
formado por una compuerta Y, una O y una H H H
NAND (NO + Y) conectadas entre s como se donde:
muestra en el circuito de la figura 27. El circuito l- L=O y H=1
gico presentado por la figura 31 muestra la debida
interconexin de estos tres operadores bsicos para El circuito "NOR EX" tambin es conocido co-
formar el circuito analizado. mo "EX NOR", trmino originado en la expresin
El smbolo del circuito O EXCLUSIVO ms uti- "EXCLUSIVO NOT OR", de procedencia inglesa,
lizado est representado en la figura 32. La figura y se acostumbra representarlo grficamente por el
33 muestra dos smbolos ms, bastante difundidos. smbolo mostrado en la figura 35. Existen otros
Es costumbre, para simplificar, designar el circuito smbolos de este operador lgico, como podemos
que estamos analizando como "O EX", en idioma ver por la figura 36.
ingls se lo llama "EXCLUSIVE OR" o abreviada- Podramos continuar
mente "EX OR", expresin sta de uso bastante di- con la equivalencia de cir-
fundido en nuestro idioma. cuitos lgicos digitales b-
As como a las salidas de los operadores O e Y sicos, pero lo dado resulta
fueron asociados circuitos de negacin para formar suficiente para que pueda
sus respectivos complementarios NOR y NY (o aplicar sus propios razona-
NAND), tambin en este caso podremos asociar un mientos.
circuito de negacin a la salida del circuito "O EX",

dando origen al denominado circuito lgico "NO O
EXCLUSIVO" (figura 34) o abreviado "NOR
EX".
Los resultados correspondientes al anlisis de la
compuerta "NOR EX" estn resumidos en las tablas
siguientes:

ENTRADA SALIDA
a b s
0 0 1
0 1 0
1 0 0
1 1 1

Correspondencia entre Operadores Lgicos ENTRADA SALIDA


e s
Prcticamente, cualquier circuito lgico bsico L H
puede obtenerse de otro (u otros) circuito lgico H L
tambin bsico. Tener conocimiento de esa tcnica donde siempre, a = b.
es bastante til, principalmente cuando realizamos
desarrollos prcticos y en un determinado momen- Este mismo razonamiento aplicaremos para las
to no disponemos, por ejemplo, de un operador otras dos variantes de la figura 37.
NAND que se hace necesario para proseguir las ex-
periencias y/o montaje del circuito experimental. - Para el NOR (figura 37-B)
Adquirir el componente en el mercado no siempre Por las mismas razones expuestas arriba, extraemos
es la solucin ms adecuada y en algunos casos pue- las dos posibilidades ocurridas de entrada (a = b) de la
de ser imposible, por lo menos en el da. tabla verdad de la puerta lgica NOR, luego:

Obtencin de un Circuito Lgico ENTRADA SALIDA


de Negacin (circuito "NO") a b s
El circuito lgico "NO" (o "NOT") se puede ob- 0 0 1
tener a partir de cualquier operador lgico del tipo 1 1 0
NAND, NOR o incluso EX NOR, ya que a la sa-
lida de estos tres operadores lgicos se asocia un in- o tambin:
versor, el cual se aprovechar para nuevas oportuni-
dades. ENTRADA SALIDA
La figura 37 muestra la forma de proceder, que e s
consiste en interconectar todas las entradas de cada L H
uno de los operadores entre s, a fin de obtenerse el H L
circuito de negacin. Veamos si los tres circuitos
presentados realizan la funcin lgica de comple- Quedando comprobado que el circuito de la fi-
mentacin, y esto se consigue verificando si la tabla gura 37-B realiza la funcin de negacin.
de verdad de cada uno de estos circuitos es igual a la
del circuito lgico "NO". - Para el NOR EX (figura 37-C)
De forma anloga tendremos las tablas verdad
- Para el NAND (figura 37-A) de abajo, extradas del circuito NOR EX:
Las en-
tradas a y b ENTRADA SALIDA
del operador a b s
siempre asu- 0 0 1
men el mis- 1 1 0
mo estado (0
o tambin:
1) porque
las mismas ENTRADA SALIDA
estn interconectadas entre s para propiciar la ni- e s
ca entrada "e" del operador NO. De acuerdo con la L H
tabla verdad del NAND, extraemos las dos nicas H L
posibilidades que pueden ocurrir:
Tambin se demuestra que un operador NOR
ENTRADA SALIDA EX, cuyas entradas estn interconectadas entre s,
a b s como ilustra la figura 37-C, se transforma en un cir-
0 0 1 cuito de negacin o complementacin.
1 1 0 Las consideraciones que anteceden tambin son
vlidas en los casos donde el nmero de entradas sea
o tambin: superior a dos.


4 de forros.qxd:sumario 223 21/11/13 18:13 Pgina 4Fo1

You might also like