You are on page 1of 10

UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE

RELATRIO DE AULA PRTICA DE LABORORIO DE CIRCUITOS


ELETRNICOS

ELI EDSON CABRAL DE LIMA JNIOR

NATAL RN
12 DE SETEMBRO DE 2014
1 OBJETIVOS

Medio do ganho e impedncia de um amplificador de dois estgios.

2 FUNDAMENTOS TERICOS

Um amplificador de dois estgios com TBJ um circuito mais complexo, onde


temos a entrada de um estgio como sada do outro. Para o caso analisado iremos
analisar um amplificador de dois estgios em cascata acoplado capacitivamente.

Assim, a tenso CA (Corrente Alternada) na sada do primeiro estgio aplicada


ao terminal de entrada do segundo estgio atravs de um capacitor, logo o capacitor de
acoplamento permite a isolao CC (Corrente Contnua), entre estgios, e, portanto,
mantm as condies de polarizao inalteradas, pois o capacitor visto como uma
resistncia infinita (circuito aberto) para os sinais contnuos.

Temos assim, o seguinte esquema:

Figura 1. Circuito de um amplificador de dois estgios com capacitor de acoplamento e emissores degenerados.

Acesso em: <http://www2.joinville.udesc.br/~dee2cjfa/ElaI/Aulas/AmplificadoresdeMultiplosEstagios.pdf>

2.1 Anlise DC:


Na anlise DC, como o capacitor de acoplamento faz com que haja uma isolao
CC, tm dois amplificadores de emissor degenerado, da seguinte forma:

Figura 2. Circuito de um amplificador com seus dois estgios isolados na anlise DC.

Acesso em: http://www2.joinville.udesc.br/~dee2cjfa/ElaI/Aulas/AmplificadoresdeMultiplosEstagios.pdf

Se fizermos a anlise para um dos transistores, temos a anlise para o outro


transistor, assim escolhendo o primeiro temos:

Fazemos Thevenin para encontrar a tenso na base e a resistncia de Thevenin,


assim, temos,

Agora temos o seguinte circuito,


Figura 3. Circuito da Figura 2 simplificado por Thevenin.

Acesso em: http://www2.joinville.udesc.br/~dee2cjfa/ElaI/Aulas/AmplificadoresdeMultiplosEstagios.pdf

Assim fazemos a anlise de malha onde temos,

,onde, , e, , o que implica


que, . Assim, temos as seguintes correntes:

Onde as tenses so dadas por


As equaes (1) e (2) determinam o ponto de polarizao do transistor. Mas,
para aplicar o modelo de pequenos sinais e utilizar de forma satisfatria esses
transistores como amplificadores temos que verificar se eles esto em modo ativo que
o pressuposto na nossa anlise. Para verificar isso, utilizamos a relao que, em modo
ativo, .

2.2 Anlise AC:

Na anlise AC utilizaremos o modelo de pequenos sinais para encontrar os


ganhos, (do primeiro e segundo estgio, como tambm o ganho total), e as resistncias
de entrada e sada do amplificador.

Nessa anlise os capacitores se tornam um curto-circuito para as pequenas


variaes dos sinais, assim temos o seguinte modelo para os transistores, considerando a
tenso de Early infinita e, portanto infinito, e no o consideraremos na anlise.
Assim temos,

Figura 4. Modelo de Pequenos Sinais para o transistor TBJ.

Acesso em: http://www2.joinville.udesc.br/~dee2cjfa/ElaI/Aulas/AmplificadoresdeMultiplosEstagios.pdf

Com esse modelo o nosso circuito da Figura 1 fica da seguinte forma,


Figura 5. Modelo de Pequenos Sinais para o amplificador de 2 estgios.

Acesso em: http://www2.joinville.udesc.br/~dee2cjfa/ElaI/Aulas/AmplificadoresdeMultiplosEstagios.pdf

Onde, e

Sendo assim o ganho do primeiro estgio dado pela tenso de entrada, sem
considerar a resistncia do gerador, dividida pela tenso de sada. A tenso de entrada
dada por, . E a tenso de sada dada por,
, assim o ganho do primeiro estgio dado por,

A tenso de sada do primeiro estgio a tenso de entrada do segundo estgio,


assim o ganho do segundo estgio, dado por, utilizando a mesma ideia do primeiro
estgio,

Logo, o ganho total dado por,

Agora precisamos encontrar as resistncias de entrada e sada, e elas so uma


relao de tenso e corrente, assim, a tenso de entrada dada por,
e a corrente de entrada dada por, , logo
como,

, logo,
Utilizando a mesma ideia para encontrar a resistncia de sada temos,

3 PROCEDIMENTOS EXPERIMENTAIS E RESULTADOS:

Na realizao da experincia foram feitas as seguintes atividades, com uma


ressalva, o transistor usado foi o BC549B, pois o BC549C estava em falta.

1- Montagem do circuito abaixo:

Figura 6. Circuito a ser montado na prtica.

Figura 7. Circuito da prtica montado.


2 Medir os pontos de operao dos TBJs (Vce, Ic):

Os valores medidos foram, = 4,1 V e = 2,32 mA; = 4,6 V e =


1,94 mA.

3 Medir o ganho de tenso do circuito, aplicando uma senoide de 1 KHz de


frequncia e amplitude ajustada para que se obtenha uma senoide com 1 V de pico na
sada:

4 Medir a impedncia de entrada:

4 ANLISE DOS RESULTADOS, COMPARAO COM VALORES


TERICOS E CONCLUSES

Para fazer os clculos tericos iremos utilizar as frmulas deduzidas na


fundamentao terica. E um de 200, que o valor usual para o transistor BC549B. E
para fins de aproximaes utilizaremos . Assim, encontramos a polarizao
primeiro,

= 12.(4700) / (47000.4700) = 1,091 V

= (47000.4700) / (47000 + 4700) = 4,273 K

= (1,091 0,7).200 / (4273 + 150.201) = 2,272 mA

12 3300.0,002272 150.((0,002272 / 200) + 0,002272) = 4,16 V

= 12.(8200) / (47000.8200) = 1,783 V

= (47000.8200) / (47000 + 8200) = 6,982 K


= (1783 0,7).200 / (6982 + 560.201) = 1,812 mA

12 3300.0,001812 560.((0,001812 / 200) + 0,001812) = 5 V

Percebemos que o pressuposto de que os transistores esto em modo ativo


vlido, pois as tenses de coletor-emissor so bem mais altas que 0,7 V, o que nos
remete a polarizao em modo ativo, isso era um problema que poderamos enfrentar,
pois o ganho do transistor BC549B mais baixo que o do BC549C (que era o que
deveria ter sido usado), mas no final temos os transistores em modo ativo.

Com o valor das correntes de coletor podemos determinar os parmetros de


pequenos sinais, onde temos, utilizando a tenso de Early como aproximadamente 26
mV,

0,002272 / 0,026 = 87,38 mA/V

0,001812 / 0,026 = 69,7 mA/V

= 200 / 0,08738 = 2,288 K

= 200 / 0,0697 = 2,869 K

= -(0,08738.1902)/(1 + 13,11) = 11,78 V/V

= -(0,0697.2481)/(1 + 39,032) = 4,32 V/V

= 11,78 . 4,32 = 50,89 V/V

= 1,552 K

Para o ganho total estamos desconsiderando a resistncia da fonte, por isso


podemos multiplicar os ganhos dos estgios.

Assim, temos as seguintes tabelas para efeito de comparao:


Valores Medidos
Ponto de Operao Q1 = 4,1 V = 2,32 mA
Ponto de Operao Q2 = 4,6 V = 1,94 mA
Ganho do 1 Estgio =13,29 V/V
Ganho do 2 Estgio =4,29 V/V
Ganho Total = 57 V/V
Impedncia de Entrada = 3,987 K

Valores Calculados
Ponto de Operao Q1 = 4,16 V = 2,272 mA
Ponto de Operao Q2 =5V = 1,812 mA
Ganho do 1 Estgio = 11,78 V/V
Ganho do 2 Estgio = 4,32 V/V
Ganho Total = 50,89 V/V
Impedncia de Entrada = 1,552 K

Ao compararmos as tabelas percebemos que nossas medies esto condizentes


com os valores tericos, o que defasou um pouco foi a resistncia de entrada, mas temos
que ter em mente que isso pode ter sido causado pela no considerao da resistncia da
fonte.

Em suma, obtivemos uma boa amplificao, que j era esperado, pois temos um
amplificador de dois estgios, alm do que, temos que considerar que o transistor
utilizado no era o previsto o que poderia causar problemas, mas no final tivemos a
construo e o funcionamento do amplificador de dois estgios.

You might also like