Professional Documents
Culture Documents
2017 Multiplexores y
Demultiplexores
(INFORME PREVIO)
Alumno: Lizonde Peredo, James FIEE - 2017 I
Cdigo: 15190167 Universidad
Nacional
Profesor: Ing. Oscar Casimiro Pariasca
Mayor de
Horario: Martes 14:00-16:00hrs San Marcos
CUESTIONARIO PREVIO
1. Qu es un circuito multiplexor? Y un demultiplexor? Explique
1
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
La funcin (,,,)se encuentra en estado alto cuando el binario de entrada sea 1111,
1110, 1011 y 0101, donde A(MSB) y D(LSB).
Veamos la Tabla 1.2:
2
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
ENTRADA SALIDA
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 0
11 1 0 1 1 1
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 1
15 1 1 1 1 1
TABLA 1.2 Tabla de verdad de la funcin (,,,) .
En la simulacin, tenemos:
3
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
C.I. 74LS139
Con las tres entradas que posee el circuito podemos realizar 4 combinaciones
diferentes en binario, de 00 a 11 que nos activaran una de las salidas Yn. Este circuito
integrado una de las utilidades que tiene en la prctica es para seleccionar memorias y
perifricos en el espacio de memoria de los sistemas con microprocesadores. La
habilitacin del 74139 se realiza cuando la entrada G (G1 o G2) la llevamos a nivel
bajo. Con este decodificador/demultiplexor se pueden realizar otros ms grandes
haciendo uso de la entrada G. Aunque en la familia de circuitos TTL tenemos otros
con ms entradas y salidas:
ENTRADA SALIDA
X X 1
0 0 0 0
0 1 0 1
1 0 0 2
1 1 0 3
TABLA 2.1 Tabla de verdad del Demultiplexor 74LS139
C.I. 74LS151
El 74LS151 tiene ocho entradas de datos (D0 D7) y, por tanto, tres lneas de
entrada de direccin o de seleccin de datos (S0-S2). Se necesitan tres bits para
seleccionar cualquiera de las ocho entradas de datos (23 = 8). Un nivel BAJO en la
entrada de habilitacin permite que los datos de entrada seleccionados pasen a la
salida. Observe que se encuentran disponibles tanto la salida de datos como su
complemento. En la Figura 2.1 (a) se muestra el diagrama de pines y en la parte (b) el
smbolo lgico ANSI/IEEE.
4
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
C.I. 74LS153
C.I. 74LS155
5
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
C.I. 74LS157
El 74HC157, al igual que su versin LS, est formado por cuatro multiplexores
de dos entradas. Cada uno de los cuatro multiplexores comparten una misma lnea de
seleccin de datos y una de habilitacin (enable). Ya que slo existen dos entradas de
datos que puedan ser seleccionadas en cada multiplexor, es suficiente con tener una
nica entrada de seleccin.
Un nivel BAJO en la entrada de habilitacin permite al dato de entrada
seleccionado pasar a la salida.
Un nivel ALTO en la entrada evita que los datos pasen a la salida, es decir,
inhabilita los multiplexores. Este dispositivo puede estar disponible en otras familias
CMOS o TTL. Consulte el sitio web de Texas Instruments en www.ti.com.
6
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
7
Laboratorio de Circuitos Digitales I
EXPERIENCIA N 06: CIRCUITOS MULTIPLEXORES Y DEMULTIPLEXORES
8
Laboratorio de Circuitos Digitales I