You are on page 1of 11

UNIVERSIDAD TCNICA DE AMBATO

FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL


PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

UNIVERSIDAD TCNICA DE AMBATO


Facultad de Ingeniera en Sistemas, Electrnica e Industrial

Ttulo:
Diseo de Contadores Sncronos
Carrera:
Ingeniera en Electrnica y Comunicaciones

rea Acadmica:
Fsica y Electrnica

Lnea de Investigacin:
Nanotecnologa

Ciclo Acadmico y Paralelo:


Quinto B

Mdulo y Docente:
Electrnica Digital II
Ing. Carlos Gordn

Alumno:
Quintua Tamay Denise Dayana
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

Disear un contador MOD 8 Asc/Desc JK

1. Diagrama de estado.
ASCENDENTE X=0

000
111 001

110 010

101 011
100

DESCENDENTE X=1

000
111 001

110 010

101 011
100
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

2. Nmeros de Flip-Flops
N(estados) 2()

8 23

3. Tabla de estados y de excitacin.

X Q2 Q1 Q0 Q2+1 Q1+1 Q0+1 J2 K2 J1 K1 J0 KO

0 0 0 0 0 0 1 0 X 0 X 1 X

0 0 0 1 0 1 0 0 X 1 X X 1

0 0 1 0 0 1 1 0 X X 0 1 X

0 0 1 1 1 0 0 1 X X 1 X 1

0 1 0 0 1 0 1 X 0 0 X 1 X

0 1 0 1 1 1 0 X 0 1 X X 1

0 1 1 0 1 1 1 X 0 X 0 1 X

0 1 1 1 0 0 0 X 1 X 1 X 1

1 0 0 0 1 1 1 X 1 1 X 1 X

1 0 0 1 0 0 0 1 X 0 X X 1

1 0 1 0 0 0 1 0 X X 1 1 X

1 0 1 1 0 1 0 0 X X 0 X 1

1 1 0 0 0 1 1 X 1 1 X 1 X

1 1 0 1 1 0 0 X 0 0 X X 1

1 1 1 0 1 0 1 X 0 X 1 1 X

1 1 1 1 1 1 0 X 0 X 0 X 1
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

4. Simplificaciones MOD8 JK MAPAS.


J2

2 00 01 11 10

1 0

00 0 X X 1

01 0 X x 0

11 1 X X 0

10 0 X X 0

=
+

2 00 01 11 10

1 0

00 X 0 1 X

01 X 0 0 X

11 X 1 0 X

10 X 0 0 X

=
+


UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

2 00 01 11 10

1 0

00 0 0 1 1

01 1 1 0 0

11 X X X X

10 X X X X

=
+

2 00 01 11 10

1 0

00 X X X X

01 X X X X

11 1 1 0 0

10 0 0 1 1

+
=
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

2 00 01 11 10

1 0

00 1 1 1 1

01 X X X X

11 X X X X

10 1 1 1 1

2 00 01 11 10

1 0

00 X X X X

01 1 1 1 1

11 1 1 1 1

10 X X X X

5. Implementacin y simulacin
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

Disear un contador MOD 8 Asc/Desc Tipo D

1. Diagrama de estados

111 000

110 001

101 010

100 011

X=0 (Ascendente)

X=1 (Descendente)

2. Nmero de F-F
#
8 23

# De Flip-Flop=3
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

3. Tabla de estado y Excitacin

+ + +
0 0 0 0 0 0 1 0 0 1
0 0 0 1 0 1 0 0 1 0
0 0 1 0 0 1 1 0 1 1
0 0 1 1 1 0 0 1 0 0
0 1 0 0 1 0 1 1 0 1
0 1 0 1 1 1 0 1 1 0
0 1 1 0 1 1 1 1 1 1
0 1 1 1 0 0 0 0 0 0
1 0 0 0 1 1 1 1 1 1
1 0 0 1 0 0 0 0 0 0
1 0 1 0 0 0 1 0 0 1
1 0 1 1 0 1 0 0 1 0
1 1 0 0 0 1 1 0 1 1
1 1 0 1 1 0 0 1 0 0
1 1 1 0 1 0 1 1 0 1
1 1 1 1 1 1 0 1 1 0

4. Mapas k contador ascendente/descendente mod 8

XQ2
00 01 11 10
Q1Q0

00 0 1 0 1

01 0 1 1 0

11 1 0 1 0

10 0 1 1 0

D2=XQ1Q2+XQ2Q0+Q2Q1Q0+XQ2Q1Q0+XQ2Q1Q0
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

XQ2
00 01 11 10
Q1Q0

00 0 0 1 1

01 1 1 0 0

11 0 0 1 1

10 1 1 0 0

D1=XQ1Q0+XQ1Q0+XQ1Q0+XQ1Q0

XQ2
00 01 11 10
Q1Q0

00 1 1 1 1

01 0 0 0 0

11 0 0 0 0

10 1 1 1 1

D0=Q0
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
PERODO ACADMICO: MARZO 2017 SEPTIEMBRE 2017

5. Implementacin y Simulacin
Proteus

Protoboard

Se ha llegado a la conclusin que para la implementacin falto espacio para colocar dos
compuertas, una multiplicadora y una sumadora de las siguientes ecuaciones se realiz menos
las de color distinto

D2=XQ1Q2+XQ2Q0+Q2Q1Q0+XQ2Q1Q0+XQ2Q1Q0

D1=XQ1Q0+XQ1Q0+XQ1Q0+XQ1Q0

D0=Q0