You are on page 1of 12

UNIVERSIDAD NACIONAL DE SAN ANTONIO ABAD DEL CUSCO

FACULTAD DE INGENIERIA DE PROCESOS

ESCUELA PROFESIONAL DE INGENIERIA QUIMICA

CONTROL DE PROCESOS

LABORATORIO N 05:

CIRCUITOS CON COMPUERTAS LOGICAS

Alumnos:

- Chalco Aguilar Oscar / 073220


- Cornejo Huaypar Enma Verioska / 060126

Ing. Franklin A. Salas Camacho


Docente

10/08/2017
CIRCUITOS CON COMPUERTAS LOGICAS

1. RESUMEN
En el presente laboratorio se realiz el adecuado uso del protoboard as como la
manera correcta de colocar los dispositivos en l; posteriormente se disearon
diferentes circuitos electrnicos para cada circuito integrado de cada compuerta
lgica (AND, NOT, OR NAND), para luego comprobar las tablas de la verdad en
cada una de ellas.

Palabras clave: Circuito integrado. Compuerta lgica, Protoboard.

2. INTRODUCCION

Una compuerta lgica es un dispositivo que nos permite obtener resultados,


dependiendo de los valores de las seales que ingresan. Es necesario aclarar entonces
que las compuertas lgicas se comunican entre s usando el sistema BINARIO. Este
consta de solo 2 indicadores 0 y 1 llamados BIT dado que en electrnica solo hay 2
valores equivalentes (conectado-desconectado)
Haciendo uso de las compuertas lgicas presentamos las siguientes tablas de verdad
y una representacin grfica interna para los circuitos integrados, AND, NAND, OR
y NOT.

Compuertas HD74LS08 (AND), HD74LS32 (OR), HD74LS00 (NAND).

Las compuertas HD74LS08, HD74LS32, HD74LS00, presentan en el encapsulado cuatro


compuertas AND, OR, NAND respectivamente, de dos entradas y una salida cada una, en la
figura 1 se muestra la distribucin de los pines del Circuito Integrado. En la figura 2 se
muestra el esquema del circuito integrado internamente.

Figura N1. Estructura del circuito integrado HD74LS08(AND).

Figura N2. Estructura del circuito integrado HD74LS32(OR).


Figura N3. Estructura del circuito integrado HD74LS00(NAND).

Como se observa en la figura 1, figura 2 y figura 3, el encapsulado tiene 14 pines de


los cuales 12 pertenecen a las compuertas, el pin 7 y 14 son las conexiones a negativo
y positivo respectivamente. El voltaje tpico para alimentar al CI es de 5 voltios y su
rango de temperaturas de operacin va desde los -20C hasta los 75C.

Compuerta NOT

A diferencia de los anteriores CI. La compuerta HD74LS04 es una compuerta


inversora y presenta en el encapsulado seis compuertas NOT de una entrada y una
salida cada una, en la figura 4 se muestra la distribucin de los pines del CI. y el
esquema del circuito integrado internamente.

Figura N4. Estructura del circuito integrado HD74LS04.

Este circuito integrado tambin posee 14 pines de los cuales 12 son destinados a la
compuerta y 2 son para la alimentacin y el negativo. El voltaje y temperatura
recomendada de operacin son idnticas a las expuestas para la compuerta AND, OR,
NAND.

Importante:

Es importante realizar un reconocimiento de la parte electrnica de los componentes


que se usaran en la construccin del CI. En el protoboard, en la figura 5, se observa
un diagrama para un LED.
Figura N5. Diagrama Esquemtico del componente LED.

3. MATERIALES Y METODOS

3.1 Materiales
Compuerta HD74LS00 (NAND) Resistencia 220 Ohm
Compuerta HD74LS04 (NOT) Interruptores de x6
Compuerta HD74LS08 (AND) Protoboard
Compuerta HD74LS32 (OR) Batera de 9v o fuente de
Diodos LED alimentacin
Cables Jumper

3.2 Mtodos

El mtodo que se us en este laboratorio fue terico-prctico, al inicio con una breve
explicacin de la teora acerca de los circuitos integrados de cada compuerta lgica y su
funcionamiento, explicados en la pizarra, y luego se pas a colocar cada dispositivo en el
protoboard, realizndose as el mtodo practico del laboratorio

4. RESULTADOS

4.1 Procedimiento.

Desarrollar los circuitos mostrados expuestos en clases, tomando las precauciones indicadas.

A. PRUEBA PARA EL CIRCUITO INTEGRADO HD74LS08 (AND).

Para la construccin del CI. HD74LS08 en el protoboard, es necesario realizar un diagrama


esquemtico en el cual se describa principalmente la distribucin de cada componente, la
orientacin de la entrada y salida del CI., LED, Interruptores, para su correcto funcionamiento.
En la figura 1A del ANEXO A, se observa el diagrama esquemtico para la compuerta
HD74LS08.

Posterior al diagrama esquemtico, se realiza el armado en el protoboard, es necesario tener en


cuenta el esquema del circuito, para evitar errores.

En la figura 2A del ANEXO A, se muestra el armado final de la compuerta HD74LS08 en el


protoboar, realizado en el laboratorio.

Finalmente se realiza la comprobacin mediante el uso de la tabla de verdad, en este caso para
compuerta AND.

En la tabla 1A del ANEXO A, se muestra la tabla de verdad para la compuerta HD74LS08


(AND).
B. PRUEBA PARA EL CIRCUITO INTEGRADO HD74LS32 (OR).

La construccin del CI. HD74LS32, es similar al CI. HD74LS08, anteriormente descrito, solo
difiere en el funcionamiento y simulacin de acuerdo a la tabla de verdad para este CI.

En la figura 3A del ANEXO A, se observa el diagrama esquemtico para la compuerta


HD74LS08.

En la figura 4A del ANEXO A, se muestra el armado final de la compuerta HD74LS08 en el


protoboar, realizado en el laboratorio.

Finalmente se realiza la comprobacin mediante el uso de la tabla de verdad, en este caso para
compuerta AND.
En la tabla 2A del ANEXO A, se muestra la tabla de verdad para la compuerta HD74LS08
(AND).

C. PRUEBA PARA EL CIRCUITO INTEGRADO HD74LS00 (NAND).

La construccin del CI. HD74LS00, es similar al CI. HD74LS08, anteriormente descrito, solo
difiere en el funcionamiento y simulacin de acuerdo a la tabla de verdad para este CI.
En la figura 5A del ANEXO A, se observa el diagrama esquemtico para la compuerta
HD74LS08.
En la figura 6A del ANEXO A, se muestra el armado final de la compuerta HD74LS08 en el
protoboar, realizado en el laboratorio.

Finalmente se realiza la comprobacin mediante el uso de la tabla de verdad, en este caso para
compuerta AND.
En la tabla 3A del ANEXO A, se muestra la tabla de verdad para la compuerta HD74LS08
(AND).
D. PRUEBA PARA EL CIRCUITO INTEGRADO HD74LS04 (NOT).

La construccin del CI. HD74LS04, Se procedi primero al armado del diagrama esquemtico
como en el caso de los circuitos integrados anteriores, y considerando el circuito interno del
circuito integrado.
En la figura 7A del ANEXO A, se observa el diagrama esquemtico para la compuerta
HD74LS08.
En la figura 8A del ANEXO A, se muestra el armado final de la compuerta HD74LS04(NOT)
en el protoboar, realizado en el laboratorio.

Finalmente se realiza la comprobacin y simulacin, mediante el uso de la tabla de verdad, en


este caso para compuerta AND.
En la tabla 4A del ANEXO A, se muestra la tabla de verdad para la compuerta HD74LS04
(AND).

EJERCICIO DE APLICACIN:

1. Control de nivel en tanque.

Se desea hacer un control bsico de nivel, con dos boyas de nivel, una de NIVEL BAJO (SNB)
y otro de NIVEL ALTO (SNA), estos se encuentran colocados a los 3 y 8 Litros del tanque. Para
el ingreso y salida del fluido se dispone de dos vlvulas una de ingreso (Vin) y otra de salida
(Vout). La lgica es la siguiente la vlvula de ingreso se mantendr abierta mientras el sensor de
nivel alto se encuentre en su posicin 0, al cambiar de posicin el sensor esta vlvula se cerrar,
Inmediatamente la vlvula de salida se abrir para descargar el fluido. La tabla de verdad para
este problema es la siguiente:

Tabla 1. Tabla de verdad con descripcin del proceso.

ENTRADAS SALIDAS Descripcin de la tabla:


SNB SNA Vin Vout Alarma
Nivel del fluido muy bajo, vlvula de ingreso
0 0 1 0 0 abierta, vlvula de salida cerrada

0 1 0 0 1 Falla de los sensores,

1 0 1 0 0 Nivel del fluido bajo (1), vlvula de ingreso abierta,


vlvula de salida cerrada
1 1 0 1 0 Nivel del fluido alto, vlvula de ingreso cerrada,
vlvula de salida abierta
Ecuaciones:

SNB
SNA + SNB
SNA = Vin
+ SNB ) = Vin
SNA (SNB


SNA (1) = Vin Ecuacin 1

SNB SNA = Vout Ecuacin 2


SNB SNA = Alarma Ecuacin 3

La ecuacin 1 representa la respuesta final para Vin (vlvula de ingreso), la ecuacin 2,


representa la respuesta para Vout (vlvula de salida), y la ecuacin 3 representa la respuesta
para la alarma, todos ellos hacen referencia a la tabla de verdad propuesta en el problema.

a) Representar mediante la iconografa la lgica de este proceso.

Figura N6. Diagrama iconogrfico para la simulacin del proceso de control bsico de
nivel en un tanque.

NOT

AND

Figura N7. Diagrama Esquemtico del proceso de control bsico de nivel en un tanque.
b) Montar sobre el protoboard el circuito lgico, empleando las compuertas lgicas necesarias,
dos interruptores, como simular los sensores de nivel, tres LEDs para Vin, Vout y la Alarma.

5. CONCLUSIONES

El diagrama esquemtico es muy importante realizarlo antes de la construccin en


el protoboard, para ello se utiliz un software especializado cuyo nombre es
FRITZING, pero tambin pudo realizarse a mano, con papel y lpiz, o en el editor
de textos MS WORD, existen muchos otros softwares especializados en este
propsito.

En la simulacin de las compuertas AND, OR, NAND, NOT, Se logr los resultados
esperados cumplindose as la tabla de verdad para cada compuerta.

En el control bsico de nivel (ejercicio de aplicacin), se tuvo que realizar una previa
simulacin con el software especializado LabVIEW 2016, para simular el problema
descrito en la tabla de verdad propuesta, posteriormente se realiz los dems pasos
logrndose en la simulacin los resultados esperados para cada caso de acuerdo a la
tabla de verdad, en la construccin se utiliz: 2 compuertas (1 AND y 1 NOT), LED,
RESISTENCIASY EL INTERRUPTOR.

6. BIBLIOGRAFIA

Sin datos de Autor. (2000). COMPUERTA LOGICA "OR" -


COMPUERTAS DIGITALES. -, de - Sitio web:
https://sites.google.com/site/ovaselectronica/CONTENIDOS/Compuerta-
OR
TTL Entradas. (2006). TTL 7408 (AND) 4 Compuertas de 2 Entradas -
TechMake Electronics . -, de Techmake.com Sitio web:
http://www.techmake.com/00049.html
SALAS CAMACHO Franklin A., Gua Laboratorio de Control de Procesos
N5, 2017
ANEXO A.

COMPUERTA AND

Figura N1A. Diagrama Esquemtico del circuito integrado HD74LS08 (AND).

Figura N2A, Armado Final y Simulacin del circuito integrado HD74LS08.

Tabla 1A. Tabla de verdad para la compuerta lgica AND

A B C
0 0 0
0 1 0
1 0 0
1 1 1
COMPUERTA OR

Figura N3A. Diagrama Esquemtico del circuito integrado HD74LS32 (OR).

Figura N4A, Armado Final y Simulacin del circuito integrado HD74LS32 (OR).

Tabla 2A. Tabla de verdad para la compuerta lgica OR.

A B C
0 0 0
0 1 1
1 0 1
1 1 1
COMPUERTA NAND

Figura N5A. Diagrama Esquemtico del circuito integrado HD74LS00 (NAND).

Figura N6A, Armado Final y Simulacin del circuito integrado HD74LS00 (NAND).

Tabla 3A. Tabla de verdad para la compuerta lgica NAND.

A B C
0 0 1
0 1 1
1 0 1
1 1 0
COMPUERTA NOT

Figura N7A. Diagrama Esquemtico del circuito integrado HD74LS04 (NOT).

Figura N8A, Armado Final y Simulacin del circuito integrado HD74LS04 (NOT).

Tabla 4A. Tabla de verdad para la compuerta lgica NOT.

A C
0 1
1 0

You might also like