Professional Documents
Culture Documents
Captulo 1
Volts
una grfica de la salida analgica. En el lado iz- 3
quierdo, el voltaje de A a B aumenta gradualmente 2 Indicador Indicador
a 5 V; en el lado derecho, el voltaje disminuye gra- 1 movindose movindose
dualmente a 0 V. Al detener el indicador del poten- hacia arriba hacia abajo
0
cimetro en cualquier punto intermedio podemos Tiempo
obtener un voltaje de salida con cualquier valor (b)
entre 0 y 5 V. Un dispositivo analgico, entonces,
es un dispositivo que tiene una seal que vara en Fig. 1-1 (a) Salida analgica de un potencimetro.
forma continua de acuerdo con la entrada. (b) Forma de onda de una seal analgica.
Un dispositivo digital funciona con una seal usualmente se generan y procesan por medio de
digital. La figura 1-2(a) muestra un generador de circuitos integrados (CI).
onda cuadrada. El generador produce una forma Tanto las seales analgicas como digitales se
de onda cuadrada que se despliega en el oscilos- representan de manera grfica en las figuras 1-1
Seal copio. La seal digital tiene solamente los valores y 1-2. Una seal puede definirse como informa-
5 V o 0 V, como se muestra en la figura 1-2(b). cin til transmitida dentro, hacia o desde circuitos
El voltaje en el punto A se mueve desde 0 hasta electrnicos. Las seales se representan comn-
5 V. El voltaje permanece entonces en 5 V por mente como un voltaje que vara en el tiempo,
un momento. En el punto B el voltaje disminuye como lo muestran las figuras 1-1 y 1-2. Sin em-
inmediatamente de 5 a 0 V. El voltaje permanece bargo, una seal podra ser una corriente elctrica
entonces en 0 V por un tiempo. En un circuito elec- que vare ya sea de manera continua (analgica) o
trnico digital solamente estn presentes dos vol- que tenga una caracterstica (digital) de encendido-
tajes. En el diagrama en forma de onda de la figura apagado (ALTO-BAJO). En la mayora de los cir-
Seales ALTA y 1-2(b) estos voltajes se identifican como ALTO y cuitos digitales, es comn representar las seales
BAJA BAJO. El voltaje ALTO es 5 V; el voltaje BAJO en el formato voltaje contra tiempo. Cuando los
es 0 V. Ms adelante llamaremos al voltaje ALTO circuitos digitales se conectan con dispositivos que
(5 V) 1 lgico y al BAJO (0 V) 0 lgico. Los cir- no lo son, como, por ejemplo, lmparas y motores,
cuitos que slo manejan las seales ALTA y BAJA
Circuitos se llaman circuitos digitales.
digitales La seal digital de la figura 1-2(b) podra tam-
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
(a)
ACERCA DE LA ELECTRNICA
B
+5 ALTO
Un campo de estudio cambiante La electrnica se encuentra
Volts
Fig. 1-3 (a) Medidor analgico. (b) Multmetro digital (DMM). Cortesa de Fluke Corporation. Reproducido con
permiso.
entonces la seal puede considerarse como de co- dispositivo de medicin digital. A medida que au- Volt-ohm-
rriente contra tiempo. menta la corriente, resistencia o voltaje que se est milmetro
El estndar volt-ohm-milmetro (VOM) que midiendo mediante el DMM, la pantalla se mueve
se muestra en la figura 1-3(a) es un ejemplo de un hacia arriba en pequeos pasos. El DMM es un
dispositivo de medicin analgico. A medida que ejemplo de circuitos digital que lleva a cabo ta- Multmetro
aumenta el voltaje, la resistencia o la corriente que reas que antes solamente realizaban los disposi- digital
se est midiendo con el VOM, la aguja se mueve tivos analgicos. Esta tendencia hacia el uso de
de manera gradual y continua hacia arriba de la circuitos digitales est creciendo. En la actualidad, Tendencia hacia
escala. En la figura 1-3(b) se muestra un mult- los modernos bancos de los tcnicos cuentan con los circuitos
metro digital (DMM). ste es un ejemplo de un ambos aparatos, el VOM y el DMM. digitales
V (constante)
I=
A
R
Fig. 1-5 Sistema analgico utilizado para interpretar el nivel de otacin en un tanque de agua.
ALMACENAMIENTO
(memoria)
Tanque de agua
Pivote
Convertidor
analgico-a-
Analgico Digital digital (A/D)
ENTRADA PROCESAMIENTO SALIDA
r
Flotado Unidad central
Convertidor
A/D
de proceso
CPU y CRT u
(CPU)
memoria otra pantalla digital
Fig. 1-6 Sistema digital utilizado para interpretar el nivel de otacin en un tanque de agua. Ventajas de
los circuitos
digitales
proporciona una indicacin del nivel del agua en el
tanque. Si se requiere mayor informacin acerca
del nivel del agua puede utilizarse un sistema digi-
tal como el que se muestra en la figura 1-6.
Los sistemas digitales son necesarios cuando
los datos pueden almacenarse, utilizarse para rea-
lizar clculos o desplegarse como nmeros y/o le-
William (Bill) H. Gates III.
tras. Un arreglo un poco ms complejo para medir
El presidente y principal arqui-
la cantidad de lquido en un tanque de agua es el
tecto de software de Microsoft
sistema digital que se muestra en la figura 1-6. La
Corporation, Gates comenz
entrada an es una resistencia variable como lo fue
a programar computadoras a
en el sistema analgico. La resistencia se convierte la edad de 13 aos. En 1974,
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
Conteste las siguientes preguntas. 9. Refirase a las figuras 1-5 y 1-6. Si este tan-
6. En general, los circuitos electrnicos se clasi- que de agua fuera parte del sistema hidrulico
fican en analgicos o . de la ciudad, donde las cantidades de uso de
7. Las mediciones de tiempo, velocidad, peso, agua son importantes, el sistema de la figura
presin, intensidad luminosa y posicin son (1-5, 1-6) sera el ms apropiado.
(analgicas, digitales) por naturaleza. 10. Verdadero o falso. La razn ms importante
8. Refirase a la figura 1-5. A medida que dismi- por la que los circuitos digitales estn convir-
nuye el nivel del agua, aumenta la resistencia tindose cada vez ms populares es debido a
de entrada. Esto provoca que la corriente I que los circuitos digitales son generalmente
(disminuya, aumente) y el medi- ms sencillos y rpidos que los circuitos ana-
dor del nivel del agua (ampermetro) indicar lgicos.
(ms, menos).
1.3 Cmo se genera una seal hacia arriba y hacia abajo, genera la forma de onda
digital? digital que se muestra a la derecha. En el periodo t1,
Las seales digitales se componen de dos niveles de el voltaje es 0 V, o BAJO. En t2 el voltaje es +5 V o
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
Niveles de voltaje bien definidos. La mayora de los niveles ALTO. En t3, el voltaje es de nuevo 0 V o BAJO y
voltaje TTL de voltaje utilizados en esta clase sern de alrede- en t4 es de +5 V otra vez o ALTO.
dor de +3 V a +5 V para ALTO y de cerca de 0 V A la accin del interruptor que genera la forma
Lgica tierra (GND) para BAJO. A estos voltajes se les de onda BAJO, ALTO, BAJO, ALTO de la figura
transistor- llama comnmente niveles de voltaje TTL debido 1-7(a) se le llama disparo. Por definicin, disparar
transistor a que se utilizan con la familia lgica transistor- (el verbo) significa conmutar al estado contrario.
transistor de CI. A manera de ejemplo, en la figura 1-7(a), si el in-
Rebote de terruptor se desplaza de BAJO a ALTO, decimos
contacto Generacin de una seal digital que la salida se ha disparado, y si el interruptor se
Una seal digital TTL puede generarse en forma mueve de ALTO a BAJO decimos que la salida ha
Forma de onda manual mediante el uso de un interruptor mec- sido disparada de nuevo.
digital nico. Considere el circuito simple que se muestra en Un problema del interruptor mecnico es el re-
la figura 1-7(a). Conforme la palanca del interruptor bote de contacto. Si pudiramos observar con mu-
de un solo polo y doble tiro (SPDT) se desplaza cho cuidado el disparo del interruptor de BAJO a
(a)
A 5 V
ALTO
Regin indefinida
B
BAJO
0 V (GND)
(b)
ALTO t1 t2 t3 t4
5 V
Circuito latch
5V para eliminar
el rebote GND
BAJO
(c)
Fig. 1-7 (a) Generacin de una seal digital con un interruptor. (b) Forma de onda de rebote de contacto
provocado por un interruptor mecnico. (c) Se agrega un circuito latch de eliminacin de rebote a un
interruptor simple para acondicionar la seal digital.
ALTO, se vera como la forma de onda de la figura interruptor lgico sin rebote. Observe el uso del
1-7(b). La forma de onda viaja primero de BAJO a circuito eliminador de rebote o latch. A un gran
ALTO directamente (vase A); pero entonces, de- nmero de interruptores lgicos mecnicos que
bido al rebote de contacto, se mueve a BAJO (vase utilizar en el equipo de laboratorio se les elimin
B) y despus de nuevo a ALTO. A pesar de que el rebote con circuitos latch. A los circuitos latch
esto sucede en un periodo muy pequeo, los cir- a menudo se les llama flip-flops. Note que en la Latch (ip-op)
cuitos digitales son lo suficientemente rpidos para figura 1-7(c) la salida del latch durante el periodo t1
ver esto como una forma de onda BAJO, ALTO, es BAJO; sin embargo, no es de 0 V. Durante t2 la
BAJO, ALTO. Observe que la figura 1-7(b) mues- salida del latch es ALTO a pesar de que es un poco
tra que en realidad existe un rango de voltajes que menor que un +5 V completo. De manera similar,
estn definidos como ALTO y BAJO. La regin t3 es BAJO y t4 es ALTO en la figura 1-7(c).
indefinida entre ALTO y BAJO puede provocar Se podra sugerir el uso de un interruptor de
problemas en los circuitos digitales, por lo que de- botn para generar una seal digital. Si se presiona
ben evitarse. el botn, se genera un estado ALTO y si se libera,
Para solventar el problema que se ilustra en la fi- se genera uno BAJO. Considere el circuito simple Interruptor
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
gura 1-7(b), los interruptores mecnicos a menudo de la figura 1-8(a). Cuando el botn se presiona se lgico sin
se disean para que no exista el rebote. En la figura genera un estado ALTO de aproximadamente +5 rebote
1-7(c) se muestra un diagrama de bloques de un V en la salida. Sin embargo, cuando el botn se li-
Oprimido = ALTO 5 V
Multivibrador
SALIDA
de un solo tiro
Liberado = ? 0 V (GND)
5V PR 5V
OB
LE
MA
(a) (b)
Fig. 1-8 (a) El botn no generar una seal digital. (b) Botn utilizado para disparar un multivibrador de un
tiro para generar una seal digital de un solo pulso.
Fig. 1-9 Multivibrador de operacin libre que genera una secuencia de pulsos digitales.
bera, el voltaje en la salida es indefinido. Existe un ltimo, su equipo contar con un reloj de operacin
circuito abierto entre la fuente de alimentacin y la libre, el cual generar una serie de pulsos conti-
salida. Lo anterior no funcionar adecuadamente nuos, como se muestra en la figura 1-9.
como un interruptor lgico.
Puede utilizarse un interruptor de botn nor- Cableado de un multivibrador
malmente abierto con un circuito especial para ge- Los multivibradores astables, monoestables y bies-
nerar un pulso digital. La figura 1-8(b) muestra el tables pueden cablearse con el uso de componentes
Multivibrador botn conectado a un circuito multivibrador de un discretos (resistencias, capacitores y transistores
de un tiro tiro. Cada vez que se presiona el botn, un pulso individuales) o adquiridos en forma de CI. Debido
positivo corto sale del circuito de un tiro. El ancho a su alto desempeo, facilidad de uso y bajo costo,
del pulso de salida est determinado por el diseo en este curso se utilizarn estos circuitos en forma
del multivibrador y no por el tiempo que se man- de CI. En la figura 1-10(a) se muestra el diagrama
tenga oprimido el botn. esquemtico de un prctico circuito de reloj fun-
cionando libremente. Este circuito de reloj genera
Circuitos multivibradores una salida con nivel TTL de baja frecuencia (de 1 a
Anteriormente se utilizaron tanto el circuito latch 2 Hz). El corazn del circuito de reloj de operacin
como el de un tiro. Ambos se clasifican como cir- libre es un CI temporizador 555 comn. Observe
cuitos multivibradores (MV). Al latch tambin se que tambin deben utilizarse varias resistencias,
Tipos de le llama flip-flop o multivibrador biestable. Al de un capacitor y una fuente de alimentacin en el
multivibrador: un tiro tambin se le llama multivibrador monoes- circuito.
astable, table. Un tercer tipo de circuito multivibrador es En la figura 1-10(b) se muestra un cableado t-
biestable y el astable tambin llamado multivibrador de ope- pico de este reloj de operacin libre en un proto-
monoestable racin libre. En muchos circuitos digitales se le board. Observe que no se utiliza soldadura en esta
conoce simplemente como reloj. tablilla. Asimismo, observe que la pata 1 del CI
Multivibrador El multivibrador de operacin libre oscila por s se encuentra inmediatamente junto a la muesca o
de operacin mismo sin la necesidad de un interruptor o seal punto cerca del extremo de este CI de 8 patas. El
libre (reloj) externos. En la figura 1-9 se muestra un diagrama diagrama de cableado de la figura 1-10(b) se mues-
de bloques de un multivibrador de operacin libre, tra para su conveniencia. Normalmente usted ten-
el cual genera una serie de pulsos con nivel TTL. dr que cablear circuitos en el protoboard directa-
La salida en la figura 1-9 se dispara en forma al- mente desde el diagrama esquemtico.
terna de BAJO a ALTO, ALTO a BAJO, etctera.
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
(a)
470 k
8 7 6 5
555 1 k
1 2 3 4
SALIDA
Negro 1 F
() TIERRA 5 V
(b)
Fig. 1-10 (a) Diagrama esquemtico de un reloj de operacin libre que usa un CI temporizador 555. (b)
Cableado del circuito del reloj de operacin libre en un protoboard (tablilla de experimentacin).
Para resolver el problema de rebote del interrup- cuando SW1 se abre (vase el punto F de la forma
tor, en la figura 1-11(b) se ha agregado un circuito de onda), la salida del CI temporizador 555 perma-
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
eliminador de rebote. Ahora, cuando el interruptor nece en ALTO por un periodo de retardo. Despus
de botn se cierra en el punto C (vase la forma de de dicho periodo (aproximadamente de 1 segundo
onda de salida), no se presenta rebote y la salida para este circuito), la salida se dispara de ALTO a
se dispara de BAJO a ALTO. De manera similar, BAJO. El periodo de retardo puede ajustarse cam-
cuando SW1 se abre en el punto D, no se observa biando el valor de la capacitancia del capacitor C2.
ningn rebote en la forma de onda y la salida se La disminucin del valor de la capacitancia C2 de-
dispara de ALTO a BAJO. crementar el tiempo de retardo a la salida, mien-
En la figura 1-12 se muestra un interruptor de tras que el aumento de C2 incrementar el retardo.
entrada con un circuito eliminador de rebote in-
tegrado. Observe que el CI temporizador 555 se Cableado del multivibrador
encuentra en el corazn del circuito eliminador de de un tiro
rebote. Cuando el interruptor de botn SW1 est Al multivibrador de un tiro (MV) tambin se le
cerrado (vase el punto E de la forma de onda), conoce como multivibrador monoestable. El cir-
la salida se dispara de BAJO a ALTO. Despus, cuito de un tiro responde a un pulso de disparo
sw1 5 V (ALTO)
0 V (BAJO)
Tiempo
A
Cierra
sw1
5 V
D Abre sw1
ENTRADA SALIDA
sw1 5 V (ALTO)
Circuito eliminador
de rebote
0 V (BAJO)
Tiempo
C
Cierra sw1
(b)
Fig. 1-11 (a) Rebote en el interruptor provocado por un interruptor mecnico. (b) Un circuito eliminador de rebote
evita dicho rebote.
de entrada con un pulso de salida de un ancho y interruptor de botn para elevar el voltaje en la en-
duracin determinados. trada B de TIERRA a +3 V, aproximadamente. ste
En la figura 1-13 se muestra un circuito MV de es el voltaje de disparo. Cuando se dispara, el multi-
un tiro que puede cablearse en el laboratorio. El vibrador de un tiro enva un pulso de corta duracin
CI multivibrador de un tiro 74121 utiliza un simple a las dos salidas. La salida normal Q (pata 6) emite
5 V
100k 100k
R1 R2 SALIDA
4 8
ENTRADA Retardo
5 V (ALTO)
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
sw1
2 3
CI temporizador 0 V (BAJO)
Tiempo
(555)
6 E F
Cerrado Abierto
7 sw1 sw1
C2 10 F
5 1
.01 C1
Retardo de tiempo en relacin
con el valor de C2
Punto de disparo
(sw1 se cierra)
Fig. 1-13 Circuito multivibrador de un tiro con el uso del CI TTL 74121.
nodo
BAJO
Luz ALTO
5V Sin luz BAJO
Ctodo
150 150
(a) (b)
Fig. 1-15 (a) Indicador de salida de LED simple. (b) Interruptor lgico conectado al indicador de salida de LED simple.
5 V
En la figura 1-15(b) se muestra de nuevo el indi-
cador de salida de LED simple. Esta vez la entrada
la forma un diagrama simplificado de un interruptor 150
lgico. El interruptor de salida acta como el inte-
rruptor en la figura 1-15(a), excepto que se le elimin A
ENTRADA
el rebote. El indicador de salida es de nuevo el LED SALIDA
con una resistencia limitadora en serie. Cuando el Luz = ALTO
Sin luz = BAJO
interruptor lgico de entrada de la figura 1-15(b) C
produce un estado BAJO, el LED no se encender.
Sin embargo, cuando el interruptor lgico genera un ALTO 10 k
estado ALTO, el LED se encender. 5V
En la figura 1-16 se muestra otro indicador de BAJO
salida del LED. El LED acta exactamente igual
que el que se acaba de mostrar. Se enciende para
indicar un estado lgico ALTO y no se enciende
para indicar un estado BAJO. El LED de la figura Fig. 1-16 LED indicador de salida controlado por un transistor.
1-16 es controlado por un transistor, en vez de estar
operado directamente por la entrada. El circuito 5 V
transistorizado de la figura 1-16 cuenta con una
nodo
ventaja con respecto al circuito manejado directa-
mente, y es que toma menos corriente del interrup- Indicador de BAJO
tor o de la salida del circuito digital bajo prueba. ENTRADA
Ctodo
En su equipo de laboratorio puede encontrar los
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
(Tierra)
(TIERRA para la familia TTL)
Indicador de ALTO
Indicador de BAJO
V D1 SALIDAS
Rojo
D5 Indicador de ALTO
4 8
D2 R2
2 390
CI temporizador
Entrada 3
ENTRADA 555
de prueba 6
R3
D3 390
R1
TTL (TIERRA) 3.9 k 5 1
D6 Indicador de BAJO
TIERRA para TTL C1
D4 0.01 F
Negro (TIERRA)
(b)
Fig. 1-18 (a) Dibujo de un probador lgico construido por los estudiantes. (b) Diagrama esquemtico de un
probador lgico con el uso del CI temporizador 555. [Cortesa de Electronic Kourseware Intercative, Inc.]
la familia de CI TTL, un voltaje de 0 a 0.8 V se 5. Uno de los dos indicadores LED que se mues-
considera BAJO. Un voltaje de 2 a 5 V se considera tran en la figura 1-18(a) deber encender. Si
Probador lgico ALTO. Los voltajes entre 0.8 y 2 V se encuentran ambos encienden, la punta no est conectada
en la regin indefinida y son seal de problemas en al circuito o sta se encuentra en la regin in-
Niveles lgicos los circuitos TTL. definida entre ALTA y BAJA.
TTL Un dispositivo de prueba porttil que se utiliza El probador lgico de la figura 1-18(a) tambin
Copyright 2008. McGraw-Hill Espaa. All rights reserved.
para determinar los niveles lgicos de salida se co- puede utilizarse con la familia lgica CMOS de CI;
Familia lgica noce con el nombre de probador lgico. En la fi- CMOS son las siglas en ingls de semiconductor
CMOS gura 1-18(a) se muestra un probador lgico de bajo complementario de xido metal (complementary
costo construido por los estudiantes. Para utilizar metal oxide semiconductor). Si el probador lgico
Semiconductor este dispositivo en la medicin de niveles lgicos se va a utilizar para medir niveles lgicos CMOS,
complementario TTL, utilice el siguiente procedimiento: la punta de alimentacin de la familia TTL se
de xido metal 1. Conecte el cable rojo de alimentacin a la ter- deja desconectada. Posteriormente, la terminal de
minal +5 V del circuito bajo prueba. alimentacin roja se conecta al positivo (+) de la
Niveles lgicos 2. Conecte el cable negro de alimentacin (TIE- fuente de alimentacin, mientras que la terminal
CMOS RRA) a la terminal TIERRA. negra (TIERRA) se conecta a TIERRA. Haga con-
3. Conecte la tercera terminal de alimentacin tacto con la punta de prueba en el lugar del circuito
(TTL) a TIERRA. digital CMOS a probar y los indicadores LED es-
4. Toque con la punta de prueba en el lugar del pecificarn su nivel lgico CMOS, ya sea ALTO
circuito digital que se va a probar. o BAJO.