You are on page 1of 6

1.

Experincias
Material necessrio
-Kit KL-21001 Linear Circuit Lab;

-Modulo KL-230012 bloco C;

-um osciloscpio;

-1 Cabo de alimentao.

1.1. Experincia 1
Objectivo
-Medio dos valores de Idss (corrente de dreno em saturao ou curto-circuito).

Procedimentos
-fixar o mdulo KL-230012 no Kit KL-21001 bloco b;

Figura 1. Circuito amplificador simulado no circuit wizard.


Figura 2. Grfico simulado, quando VR1 for mnimo ento Vin2=0.

Figura 3. Grfico simulado, quando oVR1 for 1/2, ento Vin2=1/2Vin1.

Figura 4. Grfico simulado, quando VR1 for mximo ento Vin2=Vin1.


Figura 14: Circuito real do Transstor JFET do tipo n.

1.2.Experincia 2
Objectivo
-Medio do valor de IGS (corrente da porta-fonte).

Procedimentos
Parte 1
-Fixar o mdulo KL-230012 no Kit KL-21001 bloco D ;
- Introduzir um sinal de entrada sinodal de 1 khz;
- Ajustar o potencimetro ao mnimo;
- Ajustar amplitude do sinal de tal forma que sinal de sada no tenha distoro;
- Ver e desenhar a forma de onda de sinal de entrada;
- Ajustar o potencimetro ate que sinal de entrada seja metade de sinal de sada;
- Deligar a fonte de alimentao;
- Usando o ohmmetro entre os pontos B e C do teu potencimetro messa Zin do amplificador
operacional.
Figure 5. Esquema do circuito amp. op

1.3. Experincia 3
Objectivo

-Medio do valor de Vp (tenso de pinch-off).

Procedimentos

-Fixar o mdulo KL-230012no Kit KL-21001 bloco D;


- Ajustar o sinal de sada no gerador do sinal para 1khz senoidal;
- Manter o switch S1 aberto;
- Ajustar o gerador de sinal de tal forma que o sinal de sada no esteja distorcida;
- Ver o valor Vpp de Vout (Vopp);
- Fechar o swich S1 ver as variaes de Vout;
- Ajustar VR1 ate que Vout seja metade daquele que vimos no quarto passo;
- Abrir S1;
- Usando o ohmmetro messa o a resistncia de VR1 A com a relao ao ground. Esse ser
o valor da Zout do amplificador operacional;
- Ajustar o gerador do sinal para diferentes frequncias: 100 Hz, 1 kHz,10 kHz, 100 kHz e
repetir os passos 1-8.
Figure 6. Esquema de circuito amp. op

1.4. Experincia 4
Objectivo

-Medio dos valores de Idss (corrente de dreno em saturao ou curto-circuito).

Procedimentos

-fixar o mdulo KL-23004 no Kit KL-21001 bloco b;


-ligar o terminal Drain do transstor MOSFET do tipo n ao terminal do resistor R6 de 1k, no
outro terminal do mesmo resistor inserir o ampermetro para medir o Idss;
-inserir o voltmetro na fonte varivel do Kit-21001 e da fonte ligar o seu terminal positivo ao
ampermetro e com o terminal negativo ligar ao Ground juntamente com o terminal Source e
Gate;
-variar a VDD de 3-18 volts para verificar as correntes IDSS e preencher a tabela.
Figura 17: Transstor JFET do tipo n no circuito real com uma resistncia varivel
Vdd Figura
3v 78. 4v
Mosfet5v
do tipo7v
n simulado
9v no 12vcircuit
15vwizard
18v
Simulado Idss(mA) 1 2 3 3 3 3 3 3
Real Idss(mA) 2.76 3.60 4.20 4.58 4.65 4.65 4.65 4.65

Figura 19. Mosfet do tipo n do circuito real

Tabela 3. Resultados obtidos no circuito real e no simulador.

You might also like