Professional Documents
Culture Documents
COMPUTACIN E
INFORMTICA
MANUAL DE APRENDIZAJE
ELECTRNICA
DIGITAL
CDIGO: 89001628
Profesional Tcnico
ELECTRNICA DIGITAL
CONTENIDO N PG.
TAREA N 1: UTILIZAR INSTRUMENTACIN ELECTRNICA Y HERRAMIENTAS DE
SIMULACIN PARA REALIZAR EL ANLISIS DE CIRCUITOS ELCTRICOS CON DISPOSITIVOS 7
ELECTRNICOS PASIVOS.
1.1. Utiliza herramientas de simulacin para el anlisis de circuitos aplicados de la ley
7
de Ohm.
1.2. Utiliza herramientas de simulacin para el anlisis de circuitos serie y paralelo. 9
1.3. Implmenta en protoboard circuitos elctricos en serie y paralelo. 11
1.4. Utiliza instrumentos reales para la medicin de los circuitos serie y paralelo. 13
1.5. Utiliza herramientas de simulacin para el anlisis de mallas y nodos. 17
FUNDAMENTO TERICO. 21
Ley de Ohm. 21
Sistema Internacional de Medidas. 22
Clasificacin de las resistencias. 23
TAREA N 2: UTILIZAR INSTRUMENTACIN ELECTRNICA Y HERRAMIENTAS DE
SIMULACIN PARA REALIZAR EL ANLISIS DE CIRCUITOS ELCTRICOS CON DISPOSITIVOS 29
ELECTRNICOS ACTIVOS.
2.1. Utiliza herramientas de simulacin para el anlisis de circuitos con diodos. 30
2.2. Utiliza herramientas de simulacin para el anlisis de circuitos con condensadores. 33
2.3. Utiliza herramientas de simulacin para el anlisis de circuitos con transistores. 35
2.4. Utiliza herramientas de simulacin para el anlisis de circuitos con amplificadores
38
operacionales.
2.5. Utiliza herramientas de simulacin para el anlisis en fuentes de alimentacin. 40
2.6. Utiliza instrumentos reales para comprobar operatividad de diodos, condensadores
42
y transistores.
FUNDAMENTO TERICO. 44
Materiales semiconductores. 44
Estructura del silicio. 44
Diodo ideal. 47
Diodo Zener. 51
Diodo Rectificador de Onda. 52
TAREA N 3: REALIZAR EL ANLISIS PARA LA REPRESENTACIN DE LA INFORMACIN A
54
PARTIR DE LOS DIVERSOS SISTEMAS DE NUMERACIN.
3.1. Realiza conversaciones entre los diverrsos sistemas de numeracin. 54
3.2. Utiliza los cdigos de numeracin para comprender el almacenamioento y
57
transmisin de informacin.
FUNDAMENTO TERICO. 60
Sistemas de numeracin. 60
Cdigos BCD, GRAY y ASCII 69
CONTENIDO N PG.
TAREA N 4: UTILIZAR HERRAMIENTAS DE SIMULACIN PARA EL ANLISIS DE LA
77
CONVERSIN A/D Y D/A.
4.1. Utiliza herramientas de simulacin para realizar la conversin A/D. 77
4.2. Utiliza herramientas de simulacin para realizar la conversin D/A. 79
FUNDAMENTO TERICO. 80
Conversin Analgica-Digital. 80
Convertidor Analgico-Digital. 84
Conversin Digital-Analgica. 86
Conversores. 87
Digitalizacin de seales. 96
TAREA N 5: UTILIZAR HERRAMIENTAS DE SIMULACIN PARA COMPROBAR LAS DISTINTAS
124
FUNCIONES LGICAS Y SUS TABLAS DE VERDAD.
5.1. Utiliza herramientas de simulacin para resolver ejercicios con compuertas AND. 125
5.2. Utiliza herramientas de simulacin para resolver ejercicios con compuertas OR. 125
5.3. Utiliza herramientas de simulacin para resolver ejercicios con compuertas OR
125
Exclusivo.
5.4. Utiliza herramientas de simulacin para resolver ejercicios con compuertas NAND. 126
5.5. Utiliza herramientas de simulacin para resolver ejercicios con compuertas NOR. 127
FUNDAMENTO TERICO. 129
Compuertas lgicas. 129
TAREA N 6: UTILIZAR HERRAMIENTAS PARA COMPROBAR LOS MTODOS DE
137
SIMPLIFICACIN DE FUNCIONES LGICAS.
6.1. Simplifica funciones mediante el mtodo algebraico. 137
6.2. Simplifica funciones mediante el mtodo de Karnaugh. 137
6.3. Utiliza herramientas de simulacin para comprobar la simplificacin de funciones. 139
FUNDAMENTO TERICO. 140
lgebra de Boole (Mapa "K") 140
Compuertas derivadas. 149
Leyes del lgrebra de Boole. 152
Mapas de Karnaugh. 163
Celdas de memorias. 176
FLIP-FLOP RS-Asncronos. 178
TAREA N 7: UTILIZAR HERRAMIENTAS DE SIMULACIN PARA EL ANLISIS DE CIRCUITOS
188
COMBINACIONALES.
7.1. Utiliza herramientas de simulacin para comprobar el funcionamiento de un
188
multiplexor.
7.2. Utiliza herramientas de simulacin para comprobar el funcionamiento de un
191
demultiplexor.
7.3. Utiliza herramientas de simulacin para comprobar el funcionamiento de un
193
decodificador.
7.4. Utiliza herramientas de simulacin para comprobar el funcionamiento de un
194
codificador.
FUNDAMENTO TERICO. 195
Multiplexores y demultiplexores 195
TAREA 1:
UTILIZAR INSTRUMENTACIN ELECTRNICA Y HERRAMIENTAS DE
SIMULACIN PARA REALIZAR EL ANLISIS DE CIRCUITOS
ELCTRICOS CON DISPOSITIVOS ELECTRNICOS PASIVOS.
Equipos y materiales:
Orden de ejecucin:
OPERACIONES:
1.1. UTILIZA HERRAMIENTAS DE SIMULACIN PARA EL ANLISIS DE
CIRCUITOS APLICANDO DE LA LEY DE OHM.
Por lo tanto, cuando el circuito es alimentado por 30 voltios y por l cruza una
corriente de 1.5 amperios el valor de la resistencia es de 20 ohmios.
Paso 1: En el circuito los valores de las fuentes se suman por estar enseriadas:
Vtotal = 12V + 5V, entonces el Vtotal = 17V.
Paso 2: Con el resultado del voltaje total, se despeja I para obtener el valor
de la corriente total que aportan las dos fuentes en serie utilizando la ecuacin
de la ley de Ohm. De donde se obtiene que la Itotal aportado por las dos fuentes
en el circuito es de 17 mA.
I= Vtotal/R= 17V / 1 k = 17 mA
Solucin 4: Primero se debe determinar el voltaje total del circuito para ello se
observa la disposicin y valores en voltios de las fuentes, se puede ver que las
dos tienen el mismo voltaje, adems los puntos en donde se unen tienen la
misma polaridad, por lo tanto estas fuentes se estn restando. Al efectuar la
resta se obtiene un valor igual a 0 voltios lo cual no genera ningn tipo de
circulacin de corriente. En otras palabras efectuando se tiene que: Vtotal = 6V
6V = 0V, entonces, I = V/R = 0V / 1 = 0A, por lo tanto la corriente que
circula es 0 Amperios.
Para esta operacin siga las indicaciones del instructor para implementar los
siguientes circuitos. Se deber contar con componentes electrnicos y un
protoboard, en caso contrario puede utilizar un software de simulacin de
circuitos electrnicos.
Solucin 1: El
clculo de la corriente V1
12V
en este circuito se R1 R2 R3 R4
puede desarrollar de 1.5 k 10 k 4.7 k 100 k
dos maneras, la
primera, calculando la
corriente que circula de manera independiente por cada una de las resistencias
y luego sumndolas, y la segunda calculando la resistencia equivalente de las
Para obtener la corriente total se debern sumar las corrientes individuales (I1,
I2, I3 y I4) obtenidas en el paso anterior:
Itotal = I1 + I2 + I3 + I4
Itotal = 8mA+1.2mA+ 2.55mA+ 0.12mA
Itotal =11.87mA
Circuito 2: Calcular el voltaje que proporciona la fuente para que exista una
corriente de 6 amperes que fluye por todo el circuito de acuerdo al diagrama.
R2
R5 R4 R3 R1 1.0 k
3.0 k 3.0 k 3.0 k ? 1.0 k
Para esta operacin siga las indicaciones del instructor del curso sobre el
manejo del multmetro.
Indicaciones para conectar las pinzas de medida del multmetro para efectuar
mediciones:
Medicin de resistencias.
Indicaciones para conectar las pinzas de medida del multmetro para efectuar
mediciones:
Medicin de continuidad.
Indicaciones para conectar las pinzas de medida del multmetro para efectuar
mediciones:
Medicin de voltaje.
Indicaciones para conectar las pinzas de medida del multmetro para efectuar
mediciones:
Medicin de corrientes.
Indicaciones para conectar las pinzas de medida del multmetro para efectuar
mediciones:
Circuito 2: En el siguiente R2
siguientes frmulas: R6
20
P = R * I 2 y P= V2/R.
Paso 1: Se empieza por encontrar la corriente total, por lo que hay que calcular
la resistencia equivalente de todo el circuito, resolviendo los paralelos se
obtiene:
Para R4 como su valor es igual que R1 y al estar en serie tiene el mismo valor
de corriente por lo tanto su voltaje es 5V y su potencia 25 Watts.
Paso 4: A partir del voltaje comn para cada resistencia, se calcula su corriente
individual y su potencia:
I = V / R2 = 50 / 12.5 = 4A
P = V * I = 50 * 4 = 200w
R5: I = V / R = 50 / 20 = 2.5 A.
P = V * I = 50 * 2.5 = 125 W.
R6: I = V / R = 50 / 20 = 2.5 A.
P = V * I = 50 * 2.5 = 125 W.
Paso 6: Construir una tabla con todos los valores individuales, y comprobar
que la suma de todas las potencias individuales es igual a la potencia total.
Ptotal = V * I = 110V * 5A = 550W
FUNDAMENTO TERICO.
LEY DE OHM.
La ley de Ohm relaciona los tres componentes que influyen en una corriente
elctrica, como son la intensidad (I), la diferencia de potencial o tensin (V) y
la resistencia (R) que ofrecen los materiales o conductores.
La Ley de Ohm define que "la intensidad de la corriente elctrica que circula
por un conductor elctrico es directamente proporcional a la diferencia de
potencial aplicada e inversamente proporcional a la resistencia del mismo", su
expresin matemtica viene dada por la siguiente frmula o ecuacin:
Simbologa de resistencias.
Existen dos tipos de regulaciones para representar a las resistencias una
norma americana y otro por una norma europea. Los smbolos son los
siguientes:
Cdigo de colores.
Las resistencias fijas indican su valor nominal mediante un cdigo internacional
de colores que consta, como norma general, de 3 bandas de valor y una de
tolerancia. El cdigo empleado es el siguiente:
Resistencias de capa metlica: Son fabricados con una capa muy fina de
metal (oro, plata, nquel, cromo u xidos metlicos) depositados sobre un
soporte aislante (de vidrio, mica). Su resistencia es muy baja y su estabilidad
muy alta.
Equipos y materiales:
Orden de ejecucin:
OPERACIONES.
Circuito a implementar:
Indicaciones:
Desarrollar matemticamente (opcional).
Implementar el circuito segn el grafico en software o protoboard.
Medir el voltaje de salida en el circuito con los diodos de Silicio.
Medir el voltaje de salida con los diodos de Silicio y Germanio
Circuito a implementar:
Indicaciones:
Desarrollar matemticamente (opcional).
Implementar el circuito segn el grafico en software.
Medir la corriente en condiciones ideales.
Medir la corriente en condiciones normales
Se pide determinar:
Indicaciones:
Indicaciones:
Desarrollar matemticamente
(opcional).
Implementar el circuito segn el grafico en software.
Determinar por software la capacitancia total.
Solucin matemtica:
Indicaciones:
Solucin matemtica:
Simplificndose el circuito de tal manera que C2, C3, C4, C5,6 quedaran en
paralelo, lo cual permite operar de la siguiente manera:
a) Interruptor cerrado.
b) Interruptor abierto.
Indicaciones:
Malla de colector.
Malla de base.
G =100
Voltaje Base Emisor de VBE(sat) = 0,2 V
Voltaje de Colector Emisor de VCE(sat) = 0,7V
Indicaciones:
Solucin 2:
Malla de colector:
Malla de base:
Para que el transistor se encuentre activo No se puede mostrar la imagen en este momento.
Malla de base:
RB = (VT VBE)/ IB =
En el amplificador inversor:
Actividad 2: Del resultado anterior, determinar entre que valores lmites podra
variar la ganancia de lazo cerrado del amplificador si las resistencias tienen una
tolerancia de 5 %?
5% (5 K) = 0.25 K
R1max = 5 + 0.25 = 5.25 K ,
R1min = 5 0.25 = 4.75 K
5% (500 K) = 25 K
R2max = 500 + 25 = 525 K
R2min = 500 - 25 = 475 K
Por tanto:
[Avf]max = R2max / R1min = 525/4.75 = 110,53
[Avf]min = R2min / R1max = 475/5.25 = 90,8
Es una ecuacin con dos incgnitas, y para resolverla, tendremos que fijar el
valor de una de ellas y despus despejar el valor de la otra. Por ejemplo:
R1 = 10 K R2 = 510 = 50 K R
El circuito diseado ser; 5K
R
Vs - Vo
1K +
K
El signo menos significa que existe un desfase de 180 entre la seal de salida
Vo y la seal de entrada Vs, Calculamos el periodo de la tensin de entrada y
el de la tensin de salida.
= 2f f = = 103Hz
T = 1 / f = 1/103 = 10-3 seg = 1 mseg
0.5
t (ms)
1 msg
Vs
- 0.5
Rendimiento 0,69
Potencias en salida:
Pact-out = 140 + 12*8 + 5*1 + 12*0,5 +5*1,5 = 254,5 W
Corriente Mxima 30 A 12 A 21 A 2A 2A 2A
Rendimiento 81 %
Carga mxima.
Potencia activa de salida = 338 W
30 % de carga mxima = (0,3)*(338) = 101,4 W
n = 81% = 0,81
Pact in = (Pact out) / () = (101,4) / (0,81) = 125, 19 W
Coseno = 0,626 (ejercicio 2)
PA = (PactE) / (coseno ) = (125,19) / (0,626) = 200 VA
Intensidad en la lnea:
I = (PA) / (Tension de lnea)= (200) / (230) = 0,87 A
Prueba de transistores.
Se emplear un multmetro analgico y las
medidas se efectuarn colocando el instrumento
en las escalas de resistencia y preferiblemente en
las escalas ohm x 1, ohm x 10 tambin ohm x
100. Si el transistor es NPN se colocara el borne
de color negro (negativo) del multmetro sobre la
patilla de la base y se colocara el borne color rojo
sobre las patillas correspondientes al emisor y
colector. El multmetro debe indicar una baja
resistencia:
Luego se invierte la posicin de los bornes del
multmetro, colocando el borne de color rojo
(positivo) sobre la base y el borne de color negro
sobre el emisor y despus sobre el colector. La
aguja no deber moverse debido a la polarizacin
inversa que se ha realizado.
FUNDAMENTO TERICO.
MATERIALES SEMICONDUCTORES.
Si los conductores son cuerpos que tienen electrones libres y los aislantes
tienen muy poco de ellos, los materiales semiconductores se ubican en una
situacin intermedia: a la temperatura de 0 K se comportan como aislantes,
pero cuando se les aporta de energa pueden modificar esta situacin,
cambiando a un comportamiento ms cercano al de los conductores.
Debido a que solo se puede establecer cuatro enlaces covalentes con los
tomos de silicio adyacentes, un electrn quedar libre. Considerando esta
situacin, es fcil determinar el resultado si se cambia un tomo de silicio por
otro de un elemento perteneciente al grupo III, como por ejemplo el boro,
definitivamente se introducir un hueco, pues el boro slo aporta tres
electrones de valencia. Estas situaciones estn representadas en el siguiente
grfico:
DIODO IDEAL.
Presenta
resistencia infinita.
La carga total en cada zona es neutra: por un electrn existe un ion positivo, y
por un hueco un ion negativo, es otras palabras, no hay distribuciones de carga
neta, tampoco existen campos elctricos internos. Es as que al crear dos
zonas de diferente concentracin de portadores, se pone en accin el
mecanismo de la difusin. Como en experiencias anteriores este fenmeno se
inclina por llevar partculas de donde hay ms a donde hay menos. Se tiene
como resultado a los electrones y los huecos cercanos a la unin de las dos
ESCUELA DE TECNOLOGAS DE LA INFORMACIN 48
ELECTRNICA DIGITAL
zonas, posteriormente la cruzan y se depositan en la zona contraria, en otras
palabras sucede que los: Electrones de la zona N pasan a la zona P y los
huecos de la zona P pasan a la zona N. Este comportamiento mvil de
portadores de carga tiene un doble efecto. Al ubicarnos en la regin de la zona
P cercana a la unin:
Polarizacin directa.
Polarizacin inversa.
Caracterstica tensin-corriente.
Por arriba de los 0 Voltios, la corriente que circula es muy baja, hasta que no se
llega al voltaje de barrera (VON). El paso de conduccin a corte no es
instantneo: a partir de VON la resistencia que presenta el dispositivo al paso de
la corriente baja progresivamente, hasta quedar limitada slo por las
resistencias internas de las zonas P y N. La corriente que circula por la unin
crece rpidamente. En el caso de los diodos de silicio, VON se sita en torno a
0,7 Cuando se polariza con voltajes por debajo de 0 Voltios, la corriente es
mucho menor que la que se obtiene para los mismos niveles de tensin que en
directa, hasta llegar a la ruptura, en la que de nuevo aumenta.
DIODO ZENER.
Los parmetros comerciales del diodo zener son los mismos que los de un
diodo normal, pero se suman el VZ que es el voltaje del zener y el IZM que es la
corriente mxima inversa soportada por el diodo.
La energa elctrica que proviene de las centrales elctricas es del tipo alterna
sinusoidal y llega hasta los hogares por medio de las redes de distribucin. Sin
embargo, en muchos equipos electrnicos, se requiere de voltaje continuo para
su funcionamiento. Un diodo rectificador permite la transformacin del voltaje
alterno a voltaje continuo.
Equipos y materiales:
Orden de ejecucin:
OPERACIONES:
10011101102 = 129 + 028 + 027 + 126 + 125 + 124 + 023 + 122 + 121
+ 020
10011101102 = 512 + 64 + 32 + 16 + 4 + 2
Para el clculo de los bits se considera que 1 byte es igual a 8 bits entonces los
16777216 bytes sern 167772168 bits. Como resultado total se obtiene que
16 MB es igual a 134217728 bits.
Solucin: Primero hay que convertir la capacidad del disco duro de GB a KB.
Por lo que 20 GB sern: 201024 = 20480 MB. Luego, 1 MB es igual a 1024
KB: 204801024 = 20971520 KB. Por ltimo, dividimos el resultado obtenido
entre 4 KB que es el tamao de cada bloque del disco, tenindose como
resultado:
5m 1s 67108864 bits
Xm 1s 9600 bits
5m 1s 67108864 bits
Xm 1s 1000000 bits
Solucin:
Solucin:
Solucin:
FUNDAMENTO TERICO.
SISTEMAS DE NUMERACIN.
Sistema Decimal.
El sistema decimal o de base diez, recibe este nombre porque utiliza diez cifras
para simbolizar todos los nmeros que se necesitan, siendo estos: 0, 1, 2, 3, 4,
5, 6, 7, 8 y 9.
Cuando existe la necesidad de contar por encima del valor nueve se utiliza una
combinacin del sistema de posiciones y dotamos de un valor especfico a
cada cifra dependiendo de la posicin que ocupe en cada momento.
Es decir, cuando se escribe el "10" se requiere dos cifras debido a que no hay
manera de representar diez unidades con una sola cifra. Por lo cual se regresa
al principio de la serie de cifras es decir al cero y aadimos una nueva cifra a
su izquierda, el uno, que al ocupar dicha posicin ya no tiene un valor de uno,
sino de diez.
Sistema Binario.
Un dgito binario por s solo (como "0" o "1") se llama un "bit". Por
ejemplo 11010 tiene cinco bits de longitud. La palabra bit viene de las palabras
inglesas "binary digit" y es la unidad ms pequea de informacin. Mientras
que el byte, es una agrupacin de 8 bits y es la unidad de medida estndar de
las computadoras, de su memoria y de su capacidad de almacenamiento.
Sistema Octal.
Sistema Hexadecimal.
0000 00 00 00 10000 20 16 10
0001 01 01 01 10001 21 17 11
0010 02 02 02 10010 22 18 12
0011 03 03 03 10011 23 19 13
0100 04 04 04 10100 24 20 14
0101 05 05 05 10101 25 21 15
0110 06 06 06 10110 26 22 16
0111 07 07 07 10111 27 23 17
1000 10 08 08 11000 30 24 18
1001 11 09 09 11001 31 25 19
1010 12 10 0A 11010 32 26 1A
1011 13 11 0B 11011 33 27 1B
1100 14 12 0C 11100 34 28 1C
1101 15 13 0D 11101 35 29 1D
1110 16 14 0E 11110 36 30 1E
1111 17 15 0F 11111 37 31 1F
Suma Binaria.
Resta Binaria.
Complementos.
Los nmeros positivos bajo el sistema del complemento a uno (C1) son
representados de manera idntica a los nmeros positivos en el formato de
magnitud con signo. Aunque, los nmeros negativos son el complemento a uno
del correspondiente nmero positivo. Para ejecutar el complemento a uno de
un nmero binario se invierte cada uno de los bits del mismo.
4. Efectuar las siguientes restas en binario, C-1 y C-2 con 10 bits (verificar las
respuestas en decimal):
a. 11000000 101111
b. 01011111 00101100
c. 00101100 00011111
d. 100011 10010
Multiplicacin Binaria.
Divisin Binaria.
x 0 1
De la misma manera que en la multiplicacin, la
0 0 0
divisin es bastante simple de ejecutar, puesto
que no son posibles en el cociente otras cifras 1 0 1
que UNOS y CEROS. A continuacin se presenta
el proceso de divisin:
Bit de Paridad.
El cdigo BCD (Binary Code Digit) utiliza cuatro dgitos binarios, para
representar a los nmeros decimales del 0 al 9. Este tipo de representacin
para dgitos decimales simples es otra de las utilizadas en los sistemas
informticos. Cuando se tiene un nmero decimal multidgito hay una
correspondencia uno a uno entre los dgitos individuales decimales y el grupo
binario.
Por ejemplo si se tiene el nmero 3127 su representacin en BCD sera:
DECIMAL 3 1 2 7
BCD 0011 0001 0010 0111
D C B A 0 1 2 3 4 5 6 7 8 9
Lnea 1 0 L L L L L H H H H H H H H H
Lnea 2 1 L L L H H L H H H H H H H H
Lnea 3 2 L L H L H H L H H H H H H H
Lnea 4 3 L L H H H H H L H H H H H H
Lnea 5 4 L H L L H H H H L H H H H H
Lnea 6 5 L H L H H H H H H L H H H H
Lnea 7 6 L H H L H H H H H H L H H H
Lnea 8 7 L H H H H H H H H H H L H H
Lnea 9 8 H L L L H H H H H H H H L H
Lnea 10 9 H L L H H H H H H H H H H L
1 + 1 + 0 + 1 + 0
= = = = =
1 0 1 1 1
b. A cada bit del cdigo binario generado se le suma el bit en cdigo Gray de la
siguiente posicin adyacente. No tenemos en cuenta los acarreos.
1 0 1 0 1
= + = + = + = + =
1 0 1 1 1
Cdigo ASCII.
Equipos y materiales:
Orden de ejecucin:
OPERACIONES:
Esto significa que a mayor nmero de bits del ADC, un cambio ms pequeo
en la magnitud analgica causar un cambio en el bit menos significativo (LSB)
de la salida, aumentando as la resolucin.
4,5
4,5
FUNDAMENTO TERICO.
Por otro lado, una seal digital es aqulla cuyas dimensiones (tiempo y
amplitud) no son continuas sino discretas, lo que significa que la seal
necesariamente ha de tomar unos determinados valores fijos predeterminados
en momentos tambin discretos. Estos valores fijos se toman del sistema
binario, lo que significa que la seal va a quedar convertida en una
combinacin de ceros y unos, que ya no se parece en nada a la seal original.
Precisamente, el trmino digital tiene su origen en esto, en que la seal se
construye a partir de nmeros (dgitos).
Este tipo de seal demanda mayor ancho de banda para su transmisin por
un determinado medio.
Se requiere una conversin analgica-digital inicial y una decodificacin en
la recepcin o equipo receptor.
La seal digital para ser transmitida requiere una sincronizacin muy exacta
entre los tiempos del reloj de transmisor, con respecto a los del receptor.
Una diferencia o desfase cambia la seal recibida con respecto a la que fue
transmitida.
Muestreo.
Cuantizacin.
Codificacin.
Recodificacin Digital-Digital para transmisin.
Muestreo.
Cuantificacin.
Codificacin.
Aspectos de la codificacin.
Nmero de canales.
Frecuencia de muestreo.
Resolucin (Nmero de bits).
Bit rate.
Prdida.
Donde:
CONVERSORES.
N = 2i.ai
R/8 R'
D3
R/4
D2
-
R/2 Vo
D1 + A.O.
R
D0
R'
V ref.
R/8 R/4 R/2 R -
Vo
D3 D2 D1 D0 + A.O.
Ahora bien, esta red sumadora necesita resistencias de valores muy variados
(por decir para 12 bits ha de ir desde R hasta R/4096), siendo muy difcil
totalizar tal cantidad de resistencias con la precisin requerida. Razn por la
cual es mejor utilizar una red de resistencias R-2R en escalera o en divisin de
voltaje, que tenga la propiedad de que la resistencia de carga vista desde
cualquier nudo de la red hacia adelante es de idntico valor: 2R.
!
!
!
2R 2R 2R 2R 2R ! R
!
!
Utilizando este tipo de red como sumadora, mediante interruptores entre dos
posiciones (ambas con tensin de referencia 0 V) segn el esquema siguiente,
puede obtenerse un conversor D/A que solamente utiliza dos valores de
resistencias R y 2R.
La segunda etapa amplificadora sirve para que la tensin de salida sea positiva
e introduce la amplificacin con el factor R'/R. Habida cuenta la sucesiva
divisin de tensiones e intensidades que se produce en cada nudo:
R7
C B A
Este circuito permite adems un ajuste del offset del amplificador, y por
consiguiente del conversor, mediante el potencimetro de 10 k. Otra
alternativa para minimizar el error de offset es elegir un amplificador
operacional de forma tal que dicho error sea despreciable comparado con el
error admisible.
Vref = 5 V = 5,00978 V
La ganancia del circuito de la figura 2.2 resulta Av = VVoi =10 2Dn. Para
implementar el circuito se propone utilizar el DAC0830, el cual est diseado
para ser utilizado con microprocesadores.
DIGITALIZACIN DE SEALES.
Los cambios de una magnitud fsica en el tiempo (por ejemplo tensin) pueden
emplearse para transmisin o almacenamiento de informacin de vdeo o
audio. El proceso de traduccin implica convertir las ondas acsticas o los
espectros visibles en seales de tensin y viceversa y su complejidad as como
el nmero de subsistemas comprometidos en la codificacin est en funcin
generalmente de las caractersticas del sistema: distancia de transmisin, tipo
de medio de transmisin o almacenamiento, etc.
El total de las seales que se han utilizado como ejemplo hasta ahora son
analgicas. Un sistema analgico es aquel en que la magnitud fsica que se
transmite puede coger diferentes valores numricos dentro de los tiempos de
trabajo del propio sistema. Comnmente, ste valor es directamente
proporcional a la magnitud fsica que se desea transmitir. As, en el caso de un
sistema de altoparlante, el voltaje que se transmite por el medio de transmisin
instalado es directamente proporcional a las variaciones de presin que se
capturan en la proximidad del micrfono. En otros casos, la magnitud fsica
original puede haber sido transformada para adaptarla a las caractersticas del
medio de transmisin o almacenamiento. En la figura 1 se representa en
esquema la forma de una seal de voltaje analgico donde se indica que,
desde un punto de vista formal, puede considerarse como una funcin real
(tensin) de variable real (tiempo). El margen de valores que toma la funcin se
denomina margen dinmico y suele estar acotado entre un valor mnimo y uno
mximo que dependen de las limitaciones fsicas de los sistemas de
transduccin.
Fig. 1 Representacin esquemtica de una seal analgica como funcin real de variable real.
Por otro lado hay un grupo a considerar de seales llamadas digitales, que
comprenden un conjunto discreto tanto en el dominio del tiempo como para la
amplitud. De poder considerar al telgrafo, sistema pionero en
telecomunicaciones, como primera versin de sistema de comunicaciones
digitales. Siendo algo ms heterodoxos, tambin las seales de humo o
navales responderan a este concepto. De forma ms analtica, tomando en
cuenta a la continuidad del eje de abscisas u ordenadas, las seales pueden
clasificarse en:
Analgicas, x (t): Amplitud y Tiempo continuos.
Muestreadas, x[n]: Tiempo Discreto, Amplitud continua.
Cuantizada, xC (t): Tiempo Continuo, Amplitud discreta.
Digital, xC[n]: Tiempo y Amplitud discretos.
Teorema de Muestreo.
As, un ejemplo ilustrativo de seal con rango frecuencial limitado por su propia
naturaleza sera el ruido que produce un motor, cuya frecuencia es consecuencia
directa del nmero de revoluciones por minuto al que gira. El otro caso sera el
de los sistemas de audio, cuyo rango de frecuencias queda limitado a menos de
20 KHz, pues dichos armnicos superan los lmites de percepcin del odo
humano. Ntese que en este ltimo caso la fuente (por ejemplo una orquesta)
podra generar armnicos de mayor frecuencia, que si se registraran no tendran
Seal de banda
limitada W
W
Seal paso bajo de banda limitada con ancho de banda W.
El teorema del muestreo constituye que slo puede realizarse un muestreo sin
prdida de informacin si es que la seal es de banda limitada. Las seales de
audio y de vdeo son de banda limitada por lo que aceptan representaciones
digitales.
Tm T0
t
t
T m T 1
En el grafico se observa la posible ambigedad entre dos seales para el mismo
conjunto de puntos de muestreo.
Tm T0 Tm T0
s(t s(t
t f0 fm f t
0
s(t)=sin(2ft) Tm
Importancia de la desigualdad estricta para el criterio de Nyquist.
Filtro Subsistema
Antialising de muestreo
La siguiente figura muestra la diferencia entre una seal que recorre todo su
margen dinmico y su correspondiente seal cuantificada, as como la
diferencia entre ambas, es decir, el error o ruido de cuantificacin para el
continuo del tiempo.
Diferencia entre una seal que recorre todo su margen dinmico, s(t), en rojo, y la seal
Cuantificada sQ(t), en azul, es decir, el ruido o error de cuantificacin, en verde.
s(t) s(t)
1
V p
3
2
2
V p
0
t
2
3
4
Si se desea mantener la misma fidelidad en seales de diferente margen dinmico, el nmero de
pasos de cuantificacin se debe mantener, pero ajustando sus valores mximos y mnimos.
Cdigos
Complemento a Vma
011 3
010 2
001 1 Marge
000 0 Tensin de
dinmic
2
111 -
110 -
101 - -Vma
100 -
Ventajas e Inconvenientes.
Imunidad al ruido.
Cualquier seal digitalizada slo admite unos valores predefinidos vlidos (dos
niveles de amplitud en banda base, las representaciones de los bits). Este
hecho nos permite detectar la presencia de ruido en la seal y si ste no tiene
un nivel de amplitud excesivo corregirlo. Vase la figura siguiente:
Informacin digital
Banda base
Ruido
Inmunidad al ruido de las seales digitalizadas en banda base.
Del mismo modo, las derivas temporales pueden ser rpidamente detectadas y
corregidas pues no responden al patrn de valores binarios. En ambos casos,
la limpieza que se realiza sobre la seal contaminada es tal que no existe
Ancho de banda.
A priori la respuesta intuitiva parece indicar que las seales digitales presentan
componentes frecuenciales de mayor valor que las analgicas, debido a los
bruscos flancos de subida y bajada de los pulsos con que se representa. No
obstante esta representacin es falsa, dado que los bits, las secuencias de
unos y ceros, no necesariamente responden a seales cuadradas, y
perfectamente podran codificarse mediante sinusoides que doblan su
frecuencia o cambian su fase.
Para ilustrar el clculo completo, considrese como ejemplo el flujo de bits por
segundo que requiere el sistema Compact Disc Digital Audio. Tal y como se
ver con mayor detalle en el apartado 3, el nmero de bits por segundo
debidos a la informacin de audio puede estimarse como:
Es decir, que para escuchar msica en tiempo real empleando las redes ADSL
comerciales se debe acudir a las conexiones de gama alta (2 4 Mbps),
mientras que NO es posible hacerlo con las ms convencionales de 128 kbps,
256 kbps o 512 kbps1.
KHz. Existe por tanto un incremento del ancho de banda de la seal en formato
digital de, aproximadamente, un factor 20. Los cables que interconectan
equipos de audio digital (CD, Minidisc, DAT, etc) deben ser capaces de
proporcionar este ancho de banda para que las seales no se deterioren en el
proceso de intercambio de informacin. Por ello, se utilizan cables coaxiales o
de fibra ptica. El caso de la seal de vdeo es parecido. Consideremos la
transmisin o intercambio directo de seales digitales con una calidad parecida
al PAL en el estndar ITU-601 y el formato 4:2:2.
Por otra parte, la seal de vdeo debe aportar informacin sobre las tres
componentes de color. El proceso de muestreo depende del formato de partida
de la seal de vdeo analgica. En el caso de seales de vdeo en blanco y
negro, basta con tomar muestras de la luminancia sobre la forma de onda de la
seal temporal. El proceso se ilustra esquemticamente en la figura siguiente:
El flujo medio de salida de datos del buffer de memoria debe ser superior al
flujo de entrada con objeto de no rebasar la capacidad del sistema durante el
funcionamiento continuo. Al disponer de un conjunto de imgenes
correspondientes a distintos instantes de tiempo es posible realizar
operaciones de compresin de datos o de tratamiento de imgenes que tengan
en cuenta no slo las caractersticas espaciales de cada imagen sino tambin
la evolucin temporal de la escena.
Formatos reducidos.
En algunas aplicaciones donde no resulta necesaria una excesiva calidad de la
imagen de vdeo digital suelen emplearse reducciones sobre el tamao de la
imagen. Con ello, se consigue una importante reduccin respecto a la tasa de
bits original, que puede hacer factible la codificacin de la seal en soportes de
baja densidad o canales de reducido ancho de banda. Un ejemplo tpico de
aplicaciones que utilizan formatos reducidos son los ficheros de vdeo para
Windows AVI. Otro ejemplo es el MPEG-1, diseado para codificar seal de
vdeo sobre un soporte CD-ROM, que en principio fue diseado slo para
almacenar informacin de audio. Todas estas aplicaciones suelen partir de una
reduccin del tamao de las imgenes y, adems, suelen aplicar codificadores
que comprimen la informacin de vdeo.
Cdigo
7= 111
6= 110
5= 101
4= 100
3= 011
2= 010
1= 001 luminancia
0= 000
0 Y
Codificacin en binario natural de los niveles de gris de una imagen.
En este caso, la imagen est representada por 3 matrices, cada una asociada a
una de las componentes. Los valores de las componentes R, G y B son
siempre positivos por lo que puede utilizarse una representacin en binario
natural como la utilizada para la luminancia.
Esta componente toma, normalmente, el valor nulo que indica que la imagen es
totalmente opaca. Valores diferentes de cero indican como deben combinarse
la imagen con el fondo para obtener el nivel de transparencia deseado.
As, un cdigo igual a 128 indicar que cada elemento de imagen se representa
como el promedio entre el color de la imagen y el color del fondo. Un nivel 255
indicara que slo aparece el fondo en la representacin grfica.
PARMETRO VALOR
Paso de cuantificacin, =
Error que genera el cuantificador, q q =
Frecuencia de muestreo, fm fm =
Ancho de banda de la seal digital resultante, BWd BWd =
Ayuda: Suponga que cada bit por segundo ocupa 0.5 Hz de ancho de banda.
a) Cul es el ancho de banda mximo del filtro paso bajo, si la salida del
bloque PCM trabaja con una tasa de 96 Kilomuestras por segundo?
b) Cuntos bits utiliza el bloque PCM, si la velocidad de entrada es de 384
Kbps?
c) Con cuntos niveles trabaja el bloque PCM?. Dibuja un diagrama entrada-
salida con algunos niveles.
d) Cul es el factor de compresin que utiliza ste sistema MP3?.
Se pide:
Equipos y materiales:
Orden de ejecucin:
OPERACIONES.
Escribir la tabla de verdad del siguiente circuito compuesto por las siguientes
puertas lgicas y su ecuacin lgica:
Escribir la tabla de verdad del siguiente circuito compuesto por las siguientes
puertas lgicas:
A
Salida
B
C
A B C S
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
Escribir la tabla de verdad del siguiente circuito compuesto por las siguientes
puertas lgicas:
B Salida
Solucin:
D C B A Salida
0 0 0 0 0
0 0 0 1 1
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 0 0 0 1
1 0 0 1 1
1 0 1 0 1
1 0 1 1 1
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1
FUNDAMENTO TEORICO:
COMPUERTAS LGICAS.
En el mbito de la electrnica digital, existe una buena cantidad de situaciones
a resolver que se repiten constantemente. Por ejemplo, es bastante comn que
al disear un circuito electrnico se requiera tener el valor opuesto al de un
punto determinado, o que cuando un cierto nmero de pulsadores se
encuentren encendidos, una salida permanezca apagada. Todas estas
situaciones se pueden representar mediante ceros y unos, y tratadas mediante
circuitos digitales. Los elementos bsicos de cualquier circuito digital son
las compuertas lgicas.
Compuerta IF (SI).
Entrada A Salida A
0 0
1 1
La compuerta IF es la ms sencilla de todas.
La compuerta AND es un circuito que produce una nica salida alta (1 lgico)
slo cuando todas sus entradas son 1. Puede tener desde dos entradas en
adelante. Su funcin es realizar una multiplicacin de las entradas, siguiendo
los principios bsicos de una multiplicacin ordinaria de nmeros binarios.
La figura nos muestra los smbolos lgicos estndar de una compuerta AND de
dos entradas
Compuerta OR (O).
Una compuerta OR es un circuito que produce una salida alta (1 lgico) cuando
cualquiera de las variables de entrada es 1.La figura nos muestra los smbolos
lgicos estndar de una compuerta OR de 2 entradas
Una compuerta NAND es un circuito que genera una salida baja (0 lgico) slo
cuando todas las entradas son 1. Esta operacin en trminos de nivel de
salida, es la opuesta a la operacin lgica AND. El funcionamiento de la
compuerta NAND es equivalente al de una compuerta OR negativa La figura
nos muestra los smbolos lgicos estndar de una compuerta NAND de 2
entrada
La tabla muestra la salida para cada posible entrada en trminos de bits, para
una compuerta NAND de dos entradas:
Una compuerta NOR es un circuito que genera una salida baja (0 lgico)
cuando una o ms de sus entradas son 1. Esta operacin en trminos de nivel
de salida, es la opuesta a la operacin lgica OR. La figura nos muestra los
smbolos lgicos estndar de una compuerta NOR de 2 entradas
Equipos y materiales:
Orden de ejecucin:
1.6. OPERACIONES:
1.7.
1.8. 6.1. SIMPLIFICA FUNCIONES MEDIANTE EL MTODO ALGEBRAICO.
Solucin:
a. Solucin algebraica:
b. Elaboracin mapa K:
Ejercicio 2: del ejercicio anterior dibujar un circuito que realice dicha funcin
con compuertas lgicas
Solucin 2:
Y su circuito es:
F = a.b.c + (a +b).c
Solucin 1:
FUNDAMENTO TERICO.
En el 1854 public una investigacin de las leyes del pensamientos obre las
cuales son basadas las teoras matemticas de Lgica y Probabilidad. Boole
aproxim la lgica en una nueva direccin reducindola a una lgebra simple,
incorporando lgica en las matemticas. Agudiz la analoga entre los smbolos
algebraicos y aquellos que representan formas lgicas. A pesar de que public
poco, excepto su lgica y obras matemticas, su conocimiento de la literatura
en general era amplia y profunda. Dante fue su poeta favorito.
Variables Lgicas.
Funciones Lgicas.
Una funcin lgica o booleana es una variable lgica cuyo valor es equivalente
al de una expresin algebraica, constituida por otras variables lgicas
relacionadas entre s por medio de las operaciones suma lgica, y/ o producto
lgico y /o negador simbolizados (+), (.) y (-) respectivamente. Las tres
operaciones mencionadas son las operaciones bsicas del lgebra de Boole,
que darn lugar a las funciones bsicas OR, AND y NEGACIN.
Compuertas Lgicas.
Cuando se desea cambiar el estado de una determinada variable se puede, por
ejemplo, accionar una llave que realice este proceso. Mediante un dispositivo
electrnico llamado compuerta lgica se puede conmutar el nivel de tensin de
un cable conectado a su salida cambiando adecuadamente la combinacin de
niveles de tensin existente en los cables que llegan a las entradas de dicha
compuerta.
En ella deben figurar todas las combinaciones posibles entre las variables, y
para cada una aparecer el valor de la funcin. Para n variables, el nmero
de combinaciones es 2n de las que no puede faltar ninguna, as como tampoco
estar repetida.
Funciones Bsicas.
Una compuerta OR de dos entradas es un dispositivo electrnico que presenta
dos entradas, a las cuales llegan los niveles de tensin de dos cables (A y B), y
una salida. Esta genera en el cable (Z) un nivel que depende de los niveles
existentes en las entradas. Su expresin booleana es: Z=A+B, Esta funcin se
puede representar mediante compuertas lgicas, Z puede tomar 2 valores: 0 o
1. Si toma este ltimo valor, entonces significa que Z se activa. Se debe tener
en cuenta que Z = A + B, y que:
0+0=0
1+0=1
0+1=1
1+1=1
BAZ
000
011
101
111
En ese caso, el cable Z estar encendido slo si todos los cables de entrada
estn encendidos. De lo contrario, Z estar apagado.
Puesto que los valores lgicos de cada producto corresponden a las variables
A, B y Z, podemos expresar: Z = A (+) B, y se lee Z es igual a A or excluyente
B.
No se puede mostrar la imagen en este momento.
COMPUERTAS DERIVADAS.
Inversor en su Salida.
a. Ley conmutativa: A + B = B + A
b. Ley asociativa: A + (B + C) = (A + B) + C
c. Ley distributiva:
Producto respecto de la suma: Ax(B+C) = AxB + AxC
Suma respecto del producto: C+BxA=(C+B)x(C+A)
d. Ley de absorcin:
Para la suma Para el producto
A+A=A AxA = A
A+0=A Ax0 = 0
A+1=1 Ax1 = A
g. Relaciones de De Morgan
Principio de Dualidad.
Cualquier propiedad en el lgebra de Boole sigue siendo validad si se
intercambian entre si todas las operaciones (+) y (.) y adems se intercambian
los valores 0 y 1. Ejemplo:
A+0=A
Ax1=A
expresin seria, , y la
implementacin mediante chips, como se
muestra en la figura de la derecha. De esta
forma se puede ver que, a diferencia del
primer caso, estamos utilizando slo UN
chip.
Mintrminos.
Es un producto lgico (AND) en el cual figuran una sola vez todas las variables
lgicas en juego. Estas variables pueden estar o no afectadas de la negacin
lgica, en caso de estarlo dicha negacin solo puede afectar a variables
individuales, nunca a operaciones. Es decir, dado un nmero n de variables, un
minitrmino es un producto lgico cuyos factores son todas las variables,
negadas o no. Mediante dos variables es posible formar 22 = 4 productos
distintos o mintrminos.
Siempre que Z sea 1, se realiza el producto lgico de las dos variables de la fila
correspondiente, y se forma luego la suma lgica de estos factores.
As,
Un producto lgico resulta con el valor lgico 1 para una sola combinacin de
valores de las variables que son sus factores.
Por ende, dada una tabla de verdad de una funcin, si se hace una suma con
los minitrminos correspondientes a las combinaciones de valores de las
variables para las cuales la funcin vale 1, dicha suma de minitrminos
responde a la tabla dada.
Resulta inmediato que cada producto mintrmino toma el valor lgico uno solo
para una nica combinacin de valores lgicos de las variables que lo
constituyen, resultando de valor cero para todo el resto de las combinaciones.
De esta manera, un mintrmino vale 1 solo para la combinacin 101 (o sea A =
1, no B= 0, C = 1):
Maxtrminos.
Es una suma lgica (OR) en la cual figuran solo una vez todas las variables
lgicas en juego. Estas variables pueden estar o no afectadas de la negacin
lgica. En caso afirmativo, dicha negacin solo puede afectar a variables
individuales, nunca a operaciones.
Lo que hace es realizar la suma lgica A+B (que se lee no A o B). En la ltima
columna se calcularon algebraicamente los resultados.
MAPAS DE KARNAUGH.
Cdigos Numricos.
Ejemplo 1: Cdigo Gray para tres bits y binario para tres bits.
Ejemplo 2: Cdigo Gray para cuatro bits y binario para cuatro bits.
Pasos:
a. Tabular la especificacin (hacer tabla de verdad).
b. Mapearla (hacer el mapa de Veitch-Karnaugh).
c. Simplificarla (hacer la expresin ms simple).
d. Implementarla (o sea colocar las compuertas para realizar esa funcin).
Mapa de Veitch-Karnaugh.
Los pasos realizados se pueden hacer sin usar lgebra, por ejemplo, los cuatro
primeros sumandos son directamente los correspondientes a los cuatro unos
adyacentes enlazados en la parte superior del diagrama y los dos siguientes se
corresponden con los dos unos adyacentes enlazados en la parte inferior. En
el diagrama de Karnaugh las variables coordenadas de un lazo (en la obtencin
de SP mnimas) con la conversin de los mintrminos 0 = -A y 1 = A (lo mismo
para cualquier otra variable).
a. Se enlazan las celdas con unos adyacentes buscando lazos que engloben
a otros.
b. Cada sumando de la expresin minimizada, es el producto que se forma con
las variables que son las coordenadas de cada lazo considerado.
c. La expresin SP mnima buscada es la suma de todos los productos
hallados segn el paso anterior.
Una suma de productos ser mnima si no existe otra suma de productos con
menor nmero de sumandos, ni otra de igual nmero de sumandos pero con
menor cantidad de variables lgicas.
El hecho de que los unos (o los ceros) de las esquinas sean adyacentes resulta
de imaginar al mapa como un planisferio de la tierra. A pesar de que ste se ve
en el plano, todos tenemos en mente la idea de que cubre toda una "esfera".
Algo similar ocurre con el "mapa" de Karnaugh (la idea es que cubre todo un
"toro", figura geomtrica cuya forma es la de una cmara de un neumtico de
auto). En resumen, dado el mapa K de una determinada funcin los pasos a
seguir son:
Lazos Redundantes.
Algunas veces aunque se tenga en cuenta todos los lazos mayores posibles,
un subconjunto de ellos puede cubrir todos los unos de esa funcin, en estos
casos existe un lazo redundante que viola el principio de que los unos queden
enlazados con el menor nmero de lazos posibles.
Funciones Incompletamente
Especificadas.
Cuando una variable de salida no se
puede definir con un cero o con un uno
en la tabla de verdad se coloca una x
que significa redundancia o no
preocuparse. Esto sucede cuando no
nos interesa la funcin de salida o
cuando se trata de estados prohibidos
que no forman parte de algn cdigo.
La redundancia se puede usar como
un comodn, se puede tomar como
uno o cero individualmente.
3 Teorema: dual del anterior. Una funcin lgica por agrupamiento de ceros,
est libre de riesgos estticos en los unos.
Ejemplo:
Ejemplo: Sintetizar por los cuatro mtodos y realizar los ocho circuitos:
CELDAS DE MEMORIAS.
Se ha visto circuitos que toman decisiones respondiendo a valores lgicos
presentes en sus entradas, es decir, las salidas dependen nicamente de las
entradas actuales del circuito.
Circuito Rel.
Dcadas atrs se utilizaba el circuito rel para la memorizacin.
Una memoria, por compleja que sea, puede construirse mediante un conjunto
de memorias BIESTABLES o circuitos flip-flop, cada uno de los cuales es
FLIP-FLOP RS ASINCRNICO.
El biestable RS asincrnico es un circuito construido en base a compuertas
lgicas con dos entradas R (Reset) y S (Set) y dos salidas Q1 y Q2 o Q y
respectivamente. En la figura se muestra el esquema general de un biestable
RS y su implementacin con compuertas NOR y NAND.
Flip-Flop JK Asincrnico.
Este tipo de biestable es similar al RS. Posee dos entradas: J, que opera de
forma idntica al Set del flip-flop RS; y la entrada K, que opera igual que el
Reset. La diferencia fundamental radica en que si J=1 y K=1, las salidas Q y
cambian siempre de estado, es decir, soluciona el problema del Estado
Prohibido del flip-flop RS.
Flip-Flop T-Asincrnico.
Lo que caracteriza a estos biestables es la existencia de una sola entrada T y
dos salidas complementarias Q y no Q.
Flip-Flop D Asincrnico.
Este flip-flop posee una sola entrada D y opera de tal manera que la salida en
el intervalo siguiente es igual a la entrada del intervalo anterior.
Se crea a partir del FF-SR agregando un inversor para condicionar que las
entradas sean siempre complementarias (S=):
Flip-Flop D Sincrnico.
El biestable D sincrnico posee una entrada de informacin D mientras la seal
del reloj est a nivel alto (1) y cuando sta pasa a nivel bajo (0), la salida Q
mantiene el valor del momento anterior con independencia del valor de la
entrada.
Registros.
Una vez que cambiaron todos los FF, cada uno de los bits de la palabra
11010111 estar disponible en la salida de los mismos. Y por ende en las 8
lneas del bus durante el tiempo CK=0, para ser transferidos hacia donde sea
necesario. Vale decir que las 8 salidas indican la informacin almacenada en el
registro. Si simplificamos un poco ms el esquema anterior nos queda:
A dems de estos dos tipos de registros, existen dos ms que son utilizados
principalmente en comunicaciones que son los: Entrada serie, salida serie (por
ejemplo para el pasaje de datos desde la computadora a la impresora) y
Entrada paralelo, salida paralelo (por ejemplo el modem).
Contadores.
De esto resulta, como se dijo anteriormente, que tiene que haber un solo 1 en
cada S para que los datos (tanto para ser escritos como para ser ledos) tengan
una direccin nica. Podemos sintetizar el Esquema General de la Memoria
RAM de la siguiente manera:
a. Se unen todos los unos (1), sin tener en cuenta los @ ni los .
b. Luego se unen las @ entre s, y con los unos.
c. Se unen las entre s, y con los unos.
d. En ningn caso se unirn @ con entre s.
e. Al sacar las variables (mintrminos A-B-C-D) del mapa K unidos a una -o
ms- @, hay que multiplicar ese trmino por (obteniendo una obteniendo
una memoria astable en el resultado).
f. Al sacar las variables (mintrminos A-B-C-D) del mapa K unidos a uno o
ms- , hay que multiplicar ese trmino por Z (obteniendo una memoria
biestable en el resultado).
g. Si en el mapa K hay un solo uno (1) con varias @ solas, entonces hay que:
1. agrupar ese uno (1) solo;
2. agrupar ese uno nuevamente pero con las @. Lo mismo ocurre en el caso
de que haya un solo uno (1) con varias solas.
h. Si hay un solo uno (1) y el mismo es adyacente a @ y a : se lo puede
agrupar con las @ y los , pero en este caso, NO al uno (1) solo (siempre y
cuando sea adyacente a @ y ).
Equipos y materiales:
Orden de ejecucin:
OPERACIONES.
AB 00 01 10 11
0 0 0 1 0
1 0 1 1 0
0 C 1 0
Luego que los dems canales que son los correspondientes a los trminos que
no aparecen en la funcin cannica se conectan permanentemente a 0 (tierra).
DCBA 1001 I9 DCBA 1010 I10 DCBA 1100 I12 DCBA 1101 I13
Canales Entradas
Salida F
Informacin ABC
I0 000 1
I1 001 0
I2 010 0
I3 011 1
I4 100 0
I5 101 1
I6 110 1
I7 111 1
Mientras que los dems canales que son los correspondientes a los trminos
que no aparecen en la funcin cannica se conectan permanentemente a 0
(tierra). Por ltimo se obtiene el circuito como se muestra en la figura.
Solucin 1:
a) El decodificador proporciona todos los mintrminos que pueden formarse
con las variables (a, b, c). Solo se requiere realizar la suma de los
mintrminos de la funcin f con una puerta OR.
FUNDAMENTO TERICO.
MULTIPLEXORES Y DEMULTIPLEXORES.
Los circuitos MSI son los que estn constituidos por un nmero de compuertas
lgicas comprendidos entre 12 y 100. En esta parte del manual se presenta
una serie de circuitos combinaciones que son utilizados en electrnica digital y
que son el punto de partida para la generacin de diseos ms complejos.
Aunque se pueden disear a partir de compuertas lgicas, estos circuitos se
pueden tratar como componentes, asignndoles un smbolo, o utilizando una
cierta nomenclatura. Los circuitos a tratar son los siguientes:
Circuitos Multiplexores y demultiplexores.
Circuitos Codificadores y decodificadores.
Circuitos Comparadores.
Tubera de agua 1
para regar Llave de paso
MULTIPLEXORES.
Un Multiplexor es un circuito combinacional al cual entran varios canales de
datos, y slo uno de ellos, el que se haya seleccionado, es el que aparece a la
salida. En otras palabras, permite seleccionar que datos pasan a travs de
dicho componente.
Por ejemplo como analoga. Imagine que hay dos tuberas (canales de datos)
por el que circulan distintos fluidos (datos). Una de ellas transporta agua para
regar y la otra agua potable apta para consumo.
Estas dos tuberas llegan a una granja, en la cual hay solo una manguera por la
que va a salir el agua (bien potable o bien para regar), segn lo que seleccione
el campesino al manipular la llave de paso (se comporta como un interruptor)
en una u otra posicin.
En la figura anterior se muestra dicho esquema. Las posiciones de la llave de
paso son: la 0 para el agua potable y 1 para el agua de regar. Accionando la
llave de paso, el campesino puede seleccionar si lo que quiere que salga por la
manguera es agua potable, para dar de beber al ganado, o agua para regar los
cultivos.
Es muy probable que a una granja lleguen 4 tuberas o ms. En el caso que
llegaran 4 tuberas el campesino tendra una llave de paso con 4 posiciones,
como se muestra en la siguiente figura:
Tuberia 0 0
Tuberia 1 1 Tuberia de acceso
a la granja
Tuberia 2 2
Tuberia 3 3
Llave de paso
Esta llave se podra poner en 4 posiciones distintas para dar paso a la tubera
0, 1, 2 3. Observando el grafico se desprende que slo pasa una de las
tuberas en cada momento, y slo una. Hasta que el campesino no vuelva a
cambiar la llave de paso no se seleccionar otra tubera.
Canal 0
4, 57,98,92,202... 0
Canal 1
0,1,7, 11,55,35... 1 Canal de salida
Multiplexor 11, 23,44,234,156...
Canal 2
11, 23,44,234,156... 2
( Canal 2 seleccionado )
Canal 3
0, 0,0,2, 3,45... 3
2
Entrada de
Sel ecci on
Fig. : Un multiplexor que selecciona entre 4 canales de datos de
entrada, de 2 bits de seleccin y de 1 bit de salida.
A
A0
1
B Salidas
A
B
0 O B Salida
1 O0 O
C
1 C
0
C D
1 S1 S 0
D
1
D
0 S 1 S0
Multiplexores y Bits.
Se ha demostrado cmo a un multiplexor le llegan nmeros por distintas
entradas y segn el nmero que le llegue por la entrada de seleccin, lo enva
por la salida. En este punto es importante recordar que los circuitos digitales
slo trabajan con nmeros. Pero estos nmeros, se sabe que siempre vendrn
expresados en binario y por tanto se podrn expresar mediante bits. Cuantos
bits? Depende de lo grande que sean los nmeros con los que se quiere
trabajar.
DEMULTIPLEXORES.
Un multiplexor trabaja tomando varias entradas y a su salida solo transmite
una de ellas. Mientras que un DEMULTIPLEXOR trabaja tomando una sola
entrada y la distribuye sobre varias salidas. La siguiente figura representa el
trabajo de un multiplexor:
f(a,b,c) = m(1,3,4,5,6)
Establecer:
a. La tabla de verdad.
b. Las funciones lgicas de D e I y simplificarlas.
c. Su circuito lgico mediante puertas.