You are on page 1of 16

Facultad de Ingeniería

Eléctrica y Electrónica

LABORATORIO DE SISTEMAS DIGITALES

PRÁCTICA N° 6
PREPARATORIO
TEMA: Diseño de Circuitos Digitales Utilizando Circuitos Combinacionales MSI
Alumnos: Ruiz Guillin Jean Pierre Grupo: GR 8
Condoy Reyes Nancy Pamela
2017 – A
QUITO - ECUADOR
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

ESCUELA POLITÉCNICA NACIONAL

FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNCA

LABORATORIO DE SISTEMAS DIGITALES

PRÁCTICA N°7

1. Tema: Diseño de Circuitos Digitales Utilizando Circuitos Combinacionales MSI


2.
3. Objetivo:
 Familiarizar al estudiante con el funcionamiento de circuitos combinacionales
MSI comerciales como: multiplexor, demultiplexores, decodificadores BCD a 7
segmentos.
4. Preparatorio
a. Consultar distribución de pines y la tabla de función de los circuitos
integrados: 74154, 7443, 74184, 74155, 74156
Circuito 74154

El circuito integrado 74154 tiene la funcion de decodificador/ demultiplexor binario de


4 bits (1:16) Con las cuatro entradas que posee el circuito podemos realizar 16
combinaciones diferentes de 0000 a 1111 que nos activaran una de las salidas Yn [1]
[2]

1
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función

Distribución de Pines

Figura 1. Distribución de pines CI 74154

2
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Circuito 7443

El circuito integrado 7443 transforma de un código de exceso 3 a un código decimal a


través de cuatro entradas se ingresa el numero en exceso 3 para mostrarlo en una de
las diez salidas dependiendo de la combinación de entrada. [3]

Distribución de Pines

Figura 2. Distribución de pines CI 7443

Circuito 74184

El Circuito Integrado 74184 realiza la conversión de un número BCD a un número


Binario [4] [5]

3
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función

Distribución de Pines

Figura 3. Distribución de pines CI 74184

4
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Circuito 74155

Este circuito integrado cuenta con doble demultiplexores 1 linea a 4 lineas con luces
estroboscópicas individuales e insumos binarios de direcciones comunes en un solo
paquete de 16 pines. [3]

Distribución de Pines

Figura 4. Distribución de pines CI 74155

Circuito 74156

Este circuito integrado presenta dos decodificadores de una entrada a cuatro salidas
en un solo encapsulado. [3]

5
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función

Distribución de Pines

Figura 5. Distribución de pines CI 74156

b. Consulte distribución de pines y tabla de función de los circuitos integrados:


7446, 7447, 7448, 7449
Circuito 7446/ 7447

El Circuito Integrado 7446 convierte el cogido binario de entrada en formato BCD a


niveles lógicos que permiten activar un display de 7 segmentos de ánodo común en
donde la posición de cada barra forma el numero decodificado. Este circuito es
compatible con el 7447, lo único que lo diferencia es la tensión máxima que se permite
en las salidas de colector abierto. En el 7447 es de 15V y en el 7446 es de 30V, aunque
en la práctica se suele usar más el 7447 para los montajes. [6]

6
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función

Distribución de Pines

Figura 6. Distribución de pines CI 7446/47


Circuito 7448

El Circuito Integrado 7446 convierte el cogido binario de entrada en formato BCD a


niveles lógicos que permiten activar un display de 7 segmentos de cátodo común en
donde la posición de cada barra forma el numero decodificado [6]

7
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función Distribución de Pines

Figura 7. Distribución de pines CI 7448

Circuito 7449

El Circuito Integrado 7449 es un dispositivo encapsulado TTL que contiene un


decodificador BCD para display de 7 segmentos con colector abierto, contiene menor
número de pines que el resto de circuitos integrados.

Distribución de Pines

Figura 8. Distribución de pines CI 7449


8
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

c. Consulte distribución de pines y tabla de función de los circuitos integrados:


7485 y 74C85.
Circuito 7485

Este comparador de magnitud es un circuito lógico combinacional que permite


comparar la magnitud de dos cantidades binarias y genera tres salidas: una para
indicar si A es mayor que B, otra para indicar si A es igual a B y una tercera para indicar
si A es menor que B. [7]

Tabla de Función

9
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Circuito 74C85

El Circuito Integrado 74C85 es un comparador de magnitud de 4bits que llevara a cabo


la comparación de códigos binarios o BCD. El circuito consta de 8 entradas comparar,
tres entradas en cascada y tres salidas

Distribución de Pines

Figura 9. Distribución de pines CI 7485

d. Consulte distribución de pines y tabla de función de los circuitos integrados:


74157 y 74158.

Circuito 74157 / 74158

Este selector de datos / multiplexor contiene inversores y conductores para


suministrar la selección completa de datos en el chip a la salida de 4 puertas. Se
proporciona una entrada de impulsos separados. Un comando de 4 bits se selecciona
de entre una de las dos fuentes y se encamina a las 4 salidas. El circuito 74157
presenta los datos reales, mientras que el circuito 74158 presenta los datos con
inversión para minimizar los tiempos de propagación [7]

10
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Tabla de Función

Distribución de Pines

Figura 10. Distribución de pines CI 74157

Distribución de Pines

Figura 11. Distribución de pines CI 74158

11
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

e. Consulte el funcionamiento y distribución de pines de los displays de 7


segmentos (tanto ánodo común como cátodo común) y de los displays
hexadecimales TIL 311. Compare estos dos tipos de displays y presente
ventajas, desventajas, etc

DISPLAY ANODO COMÚN


Funcionamiento: Cuenta con 7 pines que forman un dígito decimal y en
ocasiones un led adicional para el punto decimal, los ánodos van conectados a
Vcc, mientras que los cátodos son independientes y representan cada
segmento del display, requieren del decodificador 7447.

DISPLAY ÁNODO COMÚN VENTAJAS Y DESVENTAJAS

Requiere de un CI adicional
para su funcionamiento
(decodificador 7447),
además solo puede mostrar
dígitos del 0 al 9.

f.
g.

DISPLAY CATODO COMÚN


Funcionamiento: Cuentan con 7 pines que forman un dígito decimal y en
ocasiones tienen un led adicional para el punto decimal, los cátodos son
comunes y van conectados a GND, mientras que los ánodos son
independientes y representan cada segmento del display, requieren del
decodificador 7448.

DISPLAY CATODO COMÚN VENTAJAS Y DESVENTAJAS

Es similar al display de ánodo


común salvo que los cátodos son
comunes y van conectados a OL,
con relación al TIL311 su costo es
menor pero no presenta las
mismas ventajas.

h.

i.

DISPLAY HEXADECIMAL TIL311

12
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Funcionamiento: Contiene un retenedor de 4 bits, un decodificador y un


arreglo de 4x7 leds para los caracteres y 2 leds más para el punto decimal. Este
decodificador acepta un número binario de 4 bits y los muestra en
hexadecimal.

DISPLAY HEXADECIMAL TIL311 VENTAJAS Y DESVENTAJAS

Al tener en su estructura más leds,


puede mostrar los dígitos del 0 al 9
más los caracteres hexadecimales
A,B,D,E,F, en comparación con los dos
anteriores displays representa un
mayor costo.

j. Diseñar un circuito que realice la suma del menor de dos números A y B de


cuatro bits, con el menor de otros dos números C y D también de 4 bits. Todos
los números están codificados en el sistema binario natural. El número menor
de A y B, el número menor entre C y D, asi como el resultado deben ser
mostrados en display. Si los números A y B o C y D son iguales, se encienda un
led y no se presente ningún resultado.

13
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

k. Diseñar un circuito lógico que disponga de dos entradas (A,B) cada una de las
cuales recibe un numero de un digito codificado en BCD, y una entrada de
selección (S), de manera que cuando la entrada S=0 en la salida (Y) aparezca
el número mayor entre A y B, y que cuando S=1, en la salida (Y) se muestre el
resultado de A – B, el signo del resultado debe mostrarse por medio de un
led, el resultado debe aparecer en Displays.

14
ESCUELA POLITÉCNICA NACIONAL
FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
SISTEMAS DIGITALES

Referencia

[1] http://electronica-teoriaypractica.com/circuito-74154-ttl/

[2] http://meteo.ieec.uned.es/www_Usumeteog/comp_comb_demultiplexores.html

[3] https://issuu.com/edison022/docs/artepreparatorio_n7_digitales

[4] J, Martin, J, Arias, U, Bidarte, P, Ibañez, J, Lazaro, A, Zuloaga, “Electrónica Digital”, Madrid,
Jacaryan SA

[5] http://www.mfbarcell.es/docencia_uned/fsd/TEMA_01/BCD-binario-explicacion-
FSDepdf.pdf

[6] http://electronica-teoriaypractica.com/circuito-7446-ttl/

[7] C, Novillo, Sistemas Digitales, Escuela Politécnica Nacional

15

You might also like