Professional Documents
Culture Documents
I. PRÁCTICA N° 4
1. PP
2. YY
1.1. Tema
1.2. Objetivos
Implementar un contador síncrono MOD 29 llevando al estado inicial 2,
llevando a condición no importa y llevando al estado inicial 2 en
ascendente y 23 en descendente
1.3. Resumen
El presente trabajo permite el ensamblaje de tres circuitos MOD 29 diseñado
de diferentes maneras: llevando al estado inicial 2, llevando a condición no
importa y llevando al estado inicial 2 en ascendente y 23 en descendente; con
esto se podrá concluir las ventajas y desventajas que existen en cada una de
estas con el objetivo de que el estudiante decida cuál es la mejor opción para
armar futuros circuitos.
1.5. Introducción
Síncronos son aquellos en los que existe al menos una señal de reloj que va
marcando en qué momento se pueden producir los cambios en el circuito: sincroniza
el funcionamiento del circuito. Son sistemas en los que los cambios en los estados
se producen controlados por una señal de activación a través de una entrada
especial del sistema, denominada “entrada de reloj”
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
Materiales
Metodología
22 0 1 0 1 1 0 0 0 0 1 0 x 1 0 x x 1 x 0 0 x
23 0 1 0 1 1 1 0 0 0 1 0 x 1 0 x 0 1 x 0 x 1
24 0 1 1 0 0 0 0 0 0 1 0 x 1 x 1 0 x 1 x 0 x
25 0 1 1 0 0 1 0 0 0 1 0 x 1 x 1 0 x 1 x x 1
26 0 1 1 0 1 0 0 0 0 1 0 x 1 x 1 0 x x 0 0 x
27 0 1 1 0 1 1 0 0 0 1 0 x 1 x 1 0 x x 0 x 1
28 0 1 1 1 0 0 0 0 0 1 0 x 1 x 1 x 1 1 x 0 x
29 0 1 1 1 0 1 0 0 0 1 0 x 1 x 1 x 1 1 x x 1
30 0 1 1 1 1 0 0 0 0 1 0 x 1 x 1 x 1 x 0 0 x
31 0 1 1 1 1 1 0 0 0 1 0 x 1 x 1 x 1 x 0 x 1
32 1 0 0 0 0 0 0 0 0 1 0 0 x x x 0 x 1 x 0 x
33 1 0 0 0 0 1 0 0 0 1 0 0 x 0 x 0 x 1 x x 1
34 1 0 0 0 1 0 1 0 1 1 1 0 x 0 x 0 x x 0 1 x
35 1 0 0 0 1 1 0 0 0 1 0 0 x 0 x 1 x x 1 x 0
36 1 0 0 1 0 0 0 0 0 1 0 0 x 0 x x 1 1 x 0 x
37 1 0 0 1 0 1 0 0 0 1 1 0 x 0 x x 0 1 x x 0
38 1 0 0 1 1 0 0 0 0 1 0 0 x 0 x x 1 x 0 0 x
39 1 0 0 1 1 1 0 0 1 0 1 0 x 1 x x 1 x 0 x 0
40 1 0 1 0 0 0 0 0 0 1 0 0 x x 1 0 x 1 x 0 x
41 1 0 1 0 0 1 0 0 0 1 0 0 x x 1 0 x 1 x x 1
42 1 0 1 0 1 0 0 0 0 1 0 0 x x 1 0 x x 0 0 x
43 1 0 1 0 1 1 0 0 1 1 1 0 x x 0 1 x x 1 x 0
44 1 0 1 1 0 0 0 0 0 1 0 0 x x 1 x 1 1 x 0 x
45 1 0 1 1 0 1 0 1 0 1 1 1 x x 1 x 1 0 x x 0
46 1 0 1 1 1 0 0 0 0 1 0 0 x x 1 x 1 x 0 0 x
47 1 0 1 1 1 1 0 0 0 1 0 0 x x 1 x 1 x 0 x 1
48 1 1 0 0 0 0 0 0 0 1 0 x 1 0 x 0 x 1 x 0 x
49 1 1 0 0 0 1 0 1 1 0 1 x 0 0 x 0 x 1 x x 0
50 1 1 0 0 1 0 0 0 0 1 0 x 1 0 x 0 x x 0 0 x
51 1 1 0 0 1 1 1 0 0 0 1 x 0 0 x 1 x x 0 x 0
52 1 1 0 1 0 0 0 0 0 1 0 x 1 0 x x 1 1 x 0 x
53 1 1 0 1 0 1 0 0 0 1 0 x 1 0 x x 1 1 x x 1
54 1 1 0 1 1 0 0 0 0 1 0 x 1 0 x x 1 x 0 0 x
55 1 1 0 1 1 1 1 0 0 1 1 x 1 0 x x 1 x 0 x 1
56 1 1 1 0 0 0 0 0 0 1 0 x 1 x 1 0 x 1 x 0 x
57 1 1 1 0 0 1 0 0 0 1 0 x 1 x 1 0 x 1 x x 1
58 1 1 1 0 1 0 0 0 0 1 0 x 1 x 1 0 x x 0 0 x
59 1 1 1 0 1 1 0 0 0 1 0 x 1 x 1 0 x x 0 x 1
60 1 1 1 1 0 0 0 0 0 1 0 x 1 x 1 x 1 1 x 0 x
61 1 1 1 1 0 1 0 0 0 1 0 x 1 x 1 x 1 1 x x 1
62 1 1 1 1 1 0 0 0 0 1 0 x 1 x 1 x 1 x 0 0 x
63 1 1 1 1 1 1 0 0 0 1 0 x 1 x 1 x 1 x 0 x 1
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
2. Lógica combinacional
𝑱𝟒 :
̅𝑭
𝑱𝟒 = 𝑪𝑫𝑬
𝑲𝟒 :
̅+𝑫+𝑪
𝑲𝟒 = 𝑭
𝑱𝟑 :
̅ 𝑫𝑬𝑭
𝑱𝟑 = 𝑩
𝑲𝟑 :
̅ +𝑭
𝑲𝟑 = 𝑬 ̅+𝑫+𝑩
𝑱𝟐:
̅ 𝑬𝑭
̅ 𝑬𝑭 + 𝑪
𝑱𝟐 = 𝑩
𝑲𝟐 :
̅+𝑬+𝑪+𝑩
𝑲𝟐 = 𝑭
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
𝑱𝟏 :
̅ +𝑫
𝑱𝟏 = 𝑪 ̅ +𝑭
̅+𝑩
𝑲𝟏 :
̅𝑫
𝑲𝟏 = 𝑩 ̅𝑭
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
𝑱𝟎 :
̅𝑪
𝑱𝟎 = 𝑩 ̅𝑫
̅𝑬
𝑲𝟎 :
̅𝑫
𝑲𝟎 = 𝑩𝑫 + 𝑩𝑪 + 𝑩 ̅𝑬
̅ + 𝑪𝑫𝑬
3. Implementación en proteus.
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
25 0 1 1 0 0 1 x x x x x x x x x x x x x x x
26 0 1 1 0 1 0 x x x x x x x x x x x x x x x
27 0 1 1 0 1 1 x x x x x x x x x x x x x x x
28 0 1 1 1 0 0 x x x x x x x x x x x x x x x
29 0 1 1 1 0 1 x x x x x x x x x x x x x x x
30 0 1 1 1 1 0 x x x x x x x x x x x x x x x
31 0 1 1 1 1 1 x x x x x x x x x x x x x x x
32 1 0 0 0 0 0 x x x x x x x x x x x x x x x
33 1 0 0 0 0 1 x x x x x x x x x x x x x x x
34 1 0 0 0 1 0 1 0 1 1 1 1 x 0 x 1 x x 0 1 x
35 1 0 0 0 1 1 0 0 0 1 0 0 x 0 x 0 x x 0 x 1
36 1 0 0 1 0 0 x x x x x x x x x x x x x x x
37 1 0 0 1 0 1 0 0 0 1 1 0 x 0 x x 1 1 x x 0
38 1 0 0 1 1 0 x x x x x x x x x x x x x x x
39 1 0 0 1 1 1 0 0 1 0 1 0 x 0 x x 0 x 1 x 0
40 1 0 1 0 0 0 x x x x x x x x x x x x x x x
41 1 0 1 0 0 1 x x x x x x x x x x x x x x x
42 1 0 1 0 1 0 x x x x x x x x x x x x x x x
43 1 0 1 0 1 1 0 0 1 1 1 0 x x 1 1 x x 0 x 0
44 1 0 1 1 0 0 x x x x x x x x x x x x x x x
45 1 0 1 1 0 1 0 1 0 1 1 0 x x 0 x 1 1 x x 0
46 1 0 1 1 1 0 x x x x x x x x x x x x x x x
47 1 0 1 1 1 1 x x x x x x x x x x x x x x x
48 1 1 0 0 0 0 x x x x x x x x x x x x x x x
49 1 1 0 0 0 1 0 1 1 0 1 x 1 1 x 1 x 0 x x 0
50 1 1 0 0 1 0 x x x x x x x x x x x x x x x
51 1 1 0 0 1 1 1 0 0 0 1 x 0 0 x 0 x x 1 x 0
52 1 1 0 1 0 0 x x x x x x x x x x x x x x x
53 1 1 0 1 0 1 x x x x x x x x x x x x x x x
54 1 1 0 1 1 0 x x x x x x x x x x x x x x x
55 1 1 0 1 1 1 1 0 0 1 1 x 0 0 x x 1 x 0 x 0
56 1 1 1 0 0 0 x x x x x x x x x x x x x x x
57 1 1 1 0 0 1 x x x x x x x x x x x x x x x
58 1 1 1 0 1 0 x x x x x x x x x x x x x x x
59 1 1 1 0 1 1 x x x x x x x x x x x x x x x
60 1 1 1 1 0 0 x x x x x x x x x x x x x x x
61 1 1 1 1 0 1 x x x x x x x x x x x x x x x
62 1 1 1 1 1 0 x x x x x x x x x x x x x x x
63 1 1 1 1 1 1 x x x x x x x x x x x x x x x
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
2. Lógica combinacional
̅̅̅̅𝟎 ) + (𝑿
𝑱𝟒 = (𝑿𝑸 ̅ 𝑸𝟑 ̅̅̅̅
𝑸𝟏 ) ̅̅̅̅𝟏 )
̅ 𝑸𝟐 ) + (𝑿𝑸
𝑲𝟒 = (𝑿
̅ ̅̅̅̅
𝑱𝟑 = (𝑿 ̅̅̅̅𝟐 ̅̅̅̅
𝑸𝟒 𝑸𝟐 𝑸𝟏 ) + (𝑿𝑸 𝑸𝟏 ) ̅ ̅̅̅̅
𝑲𝟒 = (𝑿 ̅̅̅̅𝟐 )
𝑸𝟏 ) + (𝑿𝑸
̅̅̅̅𝟎 ) + (𝑿𝑸
𝑱𝟐 = (𝑿𝑸 ̅̅̅̅𝟏 ) + (𝑿
̅ 𝑸𝟏 𝑸𝟎 ) ̅ ̅̅̅̅
𝑲𝟐 = (𝑿 𝑸𝟏 ) + (𝑸𝟑 ) + (𝑿𝑸𝟏 ) + (𝑸𝟒 )
̅ ̅̅̅̅
𝑱𝟏 = (𝑿 ̅̅̅̅𝟒 )
𝑸𝟑 ) + (𝑿𝑸 ̅ ̅̅̅̅
𝑲𝟏 = (𝑿 𝑸𝟒 ̅̅̅̅ ̅̅̅̅𝟐 𝑸𝟐 ) +
𝑸𝟐 𝑸𝟎 ) + (𝑿𝑸
(𝑿𝑸𝟒 ̅̅̅̅
𝑸𝟐 )
𝑱𝟎 = 𝟏 𝑲𝟎 = (𝑿 ̅̅̅̅𝟒 ̅̅̅̅
̅ 𝑸𝟒 𝑸𝟐 ) + (𝑿𝑸 𝑸𝟑 ̅̅̅̅
𝑸𝟐 )
3. Implementación en proteus
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
33 1 0 0 0 0 1 0 0 0 1 0 1 x 0 x 1 x 1 x x 0
34 1 0 0 0 1 0 1 0 1 1 1 1 x 0 x 1 x x 0 1 x
35 1 0 0 0 1 1 0 0 0 1 0 0 x 0 x 0 x x 0 x 1
36 1 0 0 1 0 0 0 0 0 1 0 1 x 0 x x 0 1 x 1 x
37 1 0 0 1 0 1 0 0 0 1 1 0 x 0 x x 1 1 x x 0
38 1 0 0 1 1 0 0 0 0 1 0 1 x 0 x x 0 x 0 1 x
39 1 0 0 1 1 1 0 0 1 0 1 0 x 0 x x 0 x 1 x 0
40 1 0 1 0 0 0 0 0 0 1 0 1 1 x x 1 1 x 1 x x
41 1 0 1 0 0 1 0 0 0 1 0 0 x x 1 0 x 1 x x 1
42 1 0 1 0 1 0 0 0 0 1 0 0 x x 1 0 x x 0 0 x
43 1 0 1 0 1 1 0 0 1 1 1 0 x x 0 1 x x 1 x 0
44 1 0 1 1 0 0 0 0 0 1 0 0 x x 1 x 1 1 x 0 x
45 1 0 1 1 0 1 0 1 0 1 1 1 x x 1 x 1 0 x x 0
46 1 0 1 1 1 0 0 0 0 1 0 0 x x 1 x 1 x 0 0 x
47 1 0 1 1 1 1 0 0 0 1 0 0 x x 1 x 1 x 0 x 1
48 1 1 0 0 0 0 0 0 0 1 0 x 1 0 x 0 x 1 x 0 x
49 1 1 0 0 0 1 0 1 1 0 1 x 0 0 x 0 x 1 x x 0
50 1 1 0 0 1 0 0 0 0 1 0 x 1 0 x 0 x x 0 0 x
51 1 1 0 0 1 1 1 0 0 0 1 x 0 0 x 1 x x 0 x 0
52 1 1 0 1 0 0 0 0 0 1 0 x 1 0 x x 1 1 x 0 x
53 1 1 0 1 0 1 0 0 0 1 0 x 1 0 x x 1 1 x x 1
54 1 1 0 1 1 0 0 0 0 1 0 x 1 0 x x 1 x 0 0 x
55 1 1 0 1 1 1 1 0 0 1 1 x 1 0 x x 1 x 0 x 1
56 1 1 1 0 0 0 0 0 0 1 0 x 1 x 1 0 x 1 x 0 x
57 1 1 1 0 0 1 0 0 0 1 0 x 1 x 1 0 x 1 x x 1
58 1 1 1 0 1 0 0 0 0 1 0 x 1 x 1 0 x x 0 0 x
59 1 1 1 0 1 1 0 0 0 1 0 x 1 x 1 0 x x 0 x 1
60 1 1 1 1 0 0 0 0 0 1 0 x 1 x 1 x 1 1 x 0 x
61 1 1 1 1 0 1 0 0 0 1 0 x 1 x 1 x 1 1 x x 1
62 1 1 1 1 1 0 0 0 0 1 0 x 0 x 1 x 0 x 0 1 x
63 1 1 1 1 1 1 0 0 0 1 0 x 0 x 1 x 0 x 0 x 0
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
2. Lógica combinacional
𝑱𝟒 :
̅ + 𝑨𝑫 𝑬 + 𝑨𝑪𝑫𝑬 + 𝑨𝑪𝑫𝑬𝑭
𝑱𝟒 = 𝑨𝑭
𝑲𝟒 :
̅ + 𝑨𝑫 + 𝑨𝑪 + 𝑨𝑪 𝑫 𝑬 𝑭
𝑲𝟒 = 𝑨𝑭
𝑱𝟑 :
̅ 𝑩𝑫𝑬𝑭 + 𝑨𝑩𝑫 𝑬𝑭
𝑱𝟑 = 𝑨
𝑲𝟑 :
̅ + 𝑩 + 𝑨 𝑬 + 𝑫𝑬 + 𝑨𝑫
𝑲𝟑 = 𝑭
𝑱𝟐:
𝑱𝟐 = 𝑨𝑬 + 𝑨𝑭 + 𝑨𝑪 + 𝑨 𝑩 𝑬𝑭 + 𝑨 𝑪𝑬𝑭
𝑲𝟐 :
̅ + 𝑨𝑬 + 𝑨𝑩 + 𝑩𝑪𝑬𝑭 + 𝑩𝑪𝑬𝑭
𝑲𝟐 = 𝑨𝑭
𝑱𝟏 :
̅ + 𝑪𝑫
𝑱𝟏 = 𝑨𝑪 ̅ + 𝑩𝑫 + 𝑨𝑩
𝑲𝟏 :
̅ ̅̅̅
𝑲𝟏 = 𝑨𝑩 𝑫𝑭 + 𝑨𝑩 𝑪𝑫𝑭 + 𝑨𝑩𝑪 𝑫𝑭
𝑱𝟎 :
̅𝑪
𝑱𝟎 = 𝑭 + 𝑨 + 𝑩 ̅𝑫
̅𝑬
UNIVERSIDAD TÉCNICA DE AMBATO
FACULTAD DE INGENIERÍA EN SISTEMAS, ELECTRÓNICA E INDUSTRIAL
PERÍODO ACADÉMICO: MARZO 2018 – AGOSTO 2018
𝑲𝟎 :
3. Implementación en proteus
1.8. Conclusiones
1.9. Recomendaciones
Realizar cuidadosamente la tabla de transicion ya que de esta depende la obtencion
de las funciones logicas y el funcionamiento correcto del circuito, asi como tambien
realizar cuidadosamente la simplificacion de funciones y simularlo correctamente.
Bibliografía