You are on page 1of 10

Compuertas Lógicas.

Electrónica Digital.

Alumnos: (Equipo 6)
Atilano Tovar Emmanuel.
López Romero Camilo.
Reyes López Felipe de Jesús.
López Romero Camilo.

Profesor:
Roberto José Velasco Monroy.
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

Nombre de la práctica:

Compuertas Lógicas.
Objetivo:

 Desarrollar la capacidad para identificar cada elemento electrónico.


 Desarrollar habilidades para la lectura y armado de los circuitos.
Competencias a desarrollar:

 Habilidad de armado de circuitos.


 Habilidad en interpretación de circuitos.
 Habilidad de identificación de elementos electrónicos.

Fundamento teórico o Introducción:


Compuertas Lógicas.
Las Compuertas Lógicas son circuitos electrónicos conformados internamente por
transistores que se encuentran con arreglos especiales con los que otorgan señales de
voltaje como resultado o una salida de forma booleana, están obtenidos por operaciones
lógicas binarias (suma, multiplicación). También niegan, afirman, incluyen o excluyen
según sus propiedades lógicas. Estas compuertas se pueden aplicar en otras áreas de
la ciencia como mecánica, hidráulica o neumática.
Existen diferentes tipos de compuertas y algunas de estas son más complejas,
con la posibilidad de ser simuladas por compuertas más sencillas. Todas estas tienen
tablas de verdad que explican los comportamientos en los resultados que otorga,
dependiendo del valor booleano que tenga en cada una de sus entradas.

Trabajan en dos estado, "1" o "0", los cuales pueden asignarse a la lógica positiva o
lógica negativa. El estado 1 tiene un valor de 5v como máximo y el estado 0 tiene un valor
de 0v como mínimo y existiendo un umbral entre estos dos estados donde el resultado
puede variar sin saber con exactitud la salida que nos entregara. Las lógicas se explican
a continuación:

 La lógica positiva es aquella que con una señal en alto se acciona, representando
un 1 binario y con una señal en bajo se desactiva. representado un 0 binario.
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

 La lógica negativa proporciona los resultados inversamente, una señal en alto se


representa con un 0 binario y una señal en bajo se representa con un 1 binario.

1. Compuerta AND:

Esta compuerta es representada por una multiplicación en el Algebra de


Boole. Indica que es necesario que en todas sus entradas se tenga un estado
binario 1 para que la salida otorgue un 1 binario. En caso contrario de que falte
alguna de sus entradas con este estado o no tenga si quiera una accionada, la
salida no podrá cambiar de estado y permanecerá en 0. Esta puede ser
simbolizada por dos o más interruptores en serie de los cuales todos deben estar
activos para que esta permita el flujo de la corriente.

2. Compuerta OR:

En el Algebra de Boole esta es una suma. Esta compuerta permite que con
cualquiera de sus entradas que este en estado binario 1, su salida pasara a un
estado 1 también. No es necesario que todas sus entradas estén accionadas para
conseguir un estado 1 a la salida pero tampoco causa algún inconveniente. Para
lograr un estado 0 a la salida, todas sus entradas deben estar en el mismo valor
de 0. Se puede interpretar como dos interruptores en paralelo, que sin importar
cual se accione, será posible el paso de la corriente.
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

3. Compuerta NOT:

En este caso esta compuerta solo tiene una entrada y una salida y esta
actúa como un inversor. Para esta situación en la entrada se colocara un 1 y en la
salida otorgara un 0 y en el caso contrario esta recibirá un 0 y mostrara un 1. Por
lo cual todo lo que llegue a su entrada, será inverso en su salida.

4. Compuerta NAND:

También denominada como AND negada, esta compuerta trabaja al


contrario de una AND ya que al no tener entradas en 1 o solamente alguna de
ellas, esta concede un 1 en su salida, pero si esta tiene todas sus entradas en 1
la salida se presenta con un 0.

5. Compuerta NOR:

Así como vimos anteriormente, la compuerta OR también tiene su versión


inversa. Esta compuerta cuando tiene sus entradas en estado 0 su salida estará
en 1, pero si alguna de sus entradas pasa a un estado 1 sin importar en qué
posición, su salida será un estado 0.
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

6. Compuerta XOR:

También llamada OR exclusiva, esta actúa como una suma binaria de un


digito cada uno y el resultado de la suma seria la salida. Otra manera de verlo es
que con valores de entrada igual el estado de salida es 0 y con valores de entrada
diferente, la salida será 1.

7. Compuerta XNOR:

Esta es todo lo contrario a la compuerta XOR, ya que cuando las entradas


sean iguales se presentara una salida en estado 1 y si son diferentes la salida será
un estado 0.

8. Compuerta IF:

Esta compuerta no es una muy utilizada o reconocida ya que su


funcionamiento en estados lógicos es parecido a si solo hubiera un cable
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

conectado porque exactamente lo que se le coloque en la entrada, se encontrara


en la salida. Pero también es conocido como un buffer, en la práctica se utiliza
como amplificador de corriente o como seguidor de tensión para adaptar
impedancias.

Lugar de la práctica:

 Salón de clases
Equipo y/o material a utilizar:
 Protoboard.
 Compuertas analógicas(AND, OR, NOT).
 Cable de red.
 Fuente de energía.
 Leds.
 Resistencias.
Procedimiento:

Para comprobar el marco teórico, procederemos a conectarlo como nos indica


imagen:
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

Haremos un circuito similar y le pondremos nuestros propios números.


Empezando con la primera compuerta lógica AND, como tiene tres pines de entrada la
dividiremos en 2 AND para la conexión. La compuerta lógica AND de 4 pines en 3 AND
y la compuerta lógica OR la dejaremos tal cual al igual que los INVERSORES. Los
logicstate funcionarán como LEDs de entrada que generaran la señal y prender o apagar
el logicprobe del final. Serán llamadas A, B, C, D empezando de arriba hacia abajo del
circuito. A, B, C son los únicos que irán conectados a los INV.

La entrada 1 del AND 1:A irá conectada al pin 2 de salida del INV A, la entrada 2
del AND 1:A va a la salida 4 del AND 1:B, su entrada 5 va conectada a la entrada 3 del
INV B y su entrada 6 a la entrada 5 de U1:B AND. En la compuerta lógica U1:A, su entrada
1 va a la salida 4 del INV B, y la entrada 2 de U1:A AND va a D. La salida 3 de U1:A va
a la entrada 8 de U1:C AND. La entrada 5 de U1:B AND va a la salida 6 el INV C. La
entrada 6 de U1:B va a la salida 2 del INV A. La salida 4 de U1:B AND va a la entrada 9
de U1:C AND.

En la compuerta lógica U3:A, su entrada 1 va a la salida 4 del INV B, la entrada 2


de U3:A AND va a la salida 11 de U1:D AND. La entrada 12 de U1:D AND va a la salida
6 del INV C. Esta misma salida (6 C INV) tiene que estar en puente con la entrada 6 de
1:B AND y entrada 5 de U1: B AND. La salida 13 de U1:D AND va directamente a la
salida D.

La salida 3 de U3:A AND va a la entrada 2 de la compuerta lógica OR U2:A. La


entrada 1 de esta misma compuerta va a la salida 10 de U1:C AND. La salida 3 de U2:A
va a la entrada 6 de U2:B OR y la entrada 5 de esta última OR va a la salida 3 de 1:A
AND. La salida 4 de U2:B va nuestro logicprobe.

Manipulando los logicstate entre 1 y 0 para que logicprobe se apague o prenda,


conseguimos nuestra tabla de verdad:
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

A B C D A’BC’ A’B’C’D B’C’D’ Z


0 0 0 0 0 0 0 0
0 0 0 1 0 1 1 1
0 0 1 0 0 0 0 0
0 0 1 1 0 0 0 0
0 1 0 0 1 0 0 1
0 1 0 1 1 0 0 1
0 1 1 0 0 0 0 0
0 1 1 1 0 0 0 0
1 0 0 0 0 0 0 0
1 0 0 1 0 0 1 1
1 0 1 0 0 0 0 0
1 0 1 1 0 0 0 0
1 1 0 0 0 0 0 0
1 1 0 1 0 0 0 0
1 1 1 0 0 0 0 0
1 1 1 1 0 0 0 0

Montado en el protoboard se verá algo así:


INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

Conclusiones.

Esta primer “sencilla” práctica nos ayuda a conocer cómo se pueden dividir las
compuertas lógicas de 3, 4, 5 y así sucesivamente entradas. Tenemos que saber
manipular las entradas y salidas para aprovechar todas las compuertas que nos
proporcionan estos circuitos integrados. Existen compuertas con más entradas, pero son
de un costo más elevado.

También hay que aprenderse las tablas de la verdad de las compuertas básicas
para que el armado sea más rápido. Es recomendable que durante el armado se vayan
eliminando los pines utilizados para tener mayor orden.
INSTITUTO TECNOLÓGICO JOSÉ MARIO MOLINA PASQUEL Y HENRÍQUEZ
CAMPUS LAGOS DE MORENO

INGENIERÍA EN SISTEMAS AUTOMOTRICES

MANUAL DE PRÁCTICAS

MATERIA: ELECTRONICA DIGITAL FECHA DE LA PRÁCTICA: 14/MARZO/2019

UNIDAD: 1° PARCIAL No. DE PRÁCTICA: 1

El problema que se nos presentó fue a la hora de mandar una señal 1 a los LEDs
cuando se están energizando para comprobar la tabla de la verdad, ya que en el
cambio los LEDs no saben interpretar y a veces se quedan encendidos y/o apagados.

REALIZÓ:
Atilano Tovar Emmanuel.
López Romero Camilo.
Reyes López Felipe de Jesús.
Peña Rojas Rodrigo.

You might also like