Professional Documents
Culture Documents
INTEGRANTES:
2019
CALLAO - LIMA
I. Objetivos:
IV. Procedimiento:
PROCEDIMIEMTO TEÓRICO:
Suponiendo que el voltaje de entrada está en fase de 0º, entonces procedemos a hacer el
diagrama fasorial de corrientes para dicho circuito:
𝒋
𝒁𝒄 = 𝑹 −
𝒘𝒄
𝑰𝟐 = 𝑰𝟏 𝟐 + 𝑰𝟐 𝟐 + 𝟐𝑰𝟏 𝑰𝟐 cos ∅
𝑃 𝑰𝟐 − 𝑰𝟏 𝟐 − 𝑰𝟐 𝟐
=
𝑉𝐼1 𝟐𝑰𝟏 𝑰𝟐
𝑰𝟐 − 𝑰𝟏 𝟐 − 𝑰𝟐 𝟐
𝑃= ( )𝑹
𝟐
𝐈𝟐 − 𝐈𝟏 𝟐 − 𝐈𝟐 𝟐
𝐏= ( )𝐑
𝟐
𝑉𝑅′ 2 𝑉𝑋 𝑐 2 [∅]
= √( 2 ) + (𝑅′2 + 𝑥 2 )
𝑉[0º]
𝐼1 = 𝑍𝑐 𝑅′2 + 𝑥𝑐 𝑐
𝑉[0º]
𝐼2 =
𝑅
𝒋
𝒁𝒄 = 𝟑𝟎 − = [−𝟔𝟐. 𝟎𝟗º]
𝟐𝝅𝒇𝟒𝟔. 𝟑𝟒𝒖𝒇
𝑹 = 𝟗𝟑𝒐𝒉𝒎
DATOS TEORICOS:
DIAGRAMA FASORIAL:
𝐼1 = 0.235 62.09º
𝐼2 = 0.342 37.03º
𝐼𝑇 = 0.342 0º
𝐈𝟏 + 𝐈𝟐 = 𝑰𝑻
𝐼1 = 0.391 62.09º
𝐼2 = 0.269 37.03º
𝐼𝑇 = 0.568 0º
𝐈𝟏 + 𝐈𝟐 = 𝑰𝑻
3. Para una V entrada = 30.45v, R = 30 Ω y Xc = 56.64 tenemos:
𝐼1 = 0.475 62.09º
𝐼2 = 0.327 37.03º
𝐼𝑇 = 0.691 0º
𝐈𝟏 + 𝐈𝟐 = 𝑰𝑻
PROCEDIMIEMTO EXPERIMENTAL:
DATOS EXPERIMENTALES:
V. Tabla de errores:
𝑬𝒕𝒆𝒐𝒓 − 𝑬𝒆𝒙𝒑
%𝑬 = 𝒙𝟏𝟎𝟎
𝑬𝒕𝒆𝒐𝒓
Para 𝑰𝟏 :
Para 𝑰𝟐 :
Para P :
VI. Conclusiones:
VII. Recomendaciones: