You are on page 1of 18

Universidad de Magallanes Departamento Ingeniera Elctrica

Sistemas Digitales Laboratorio N1 Compuertas Digitales Bsicas

Integrantes: Nicole Ojeda Barra Fernanda Miranda Alvarez Ayudante Laboratorio: Niky Andrade

Introduccin
Esta primera experiencia de laboratorio tiene como objetivo la familiarizacin del uso y el funcionamiento de las compuertas lgicas bsicas de los sistemas digitales, as como la comprobacin de sus respectivas tablas de verdad haciendo conexiones con leds para analizar sus comportamientos dependiendo de la compuerta lgica que se estaba usando.

Conocimientos Previos A La Experiencia


Caractersticas y Especificaciones de Circuitos Integrados: Circuito Integrado 7408 Este circuito integrado contiene la compuerta AND, con 4 compuertas y 2 entradas por compuerta, la cual tiene las siguientes caractersticas: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -0.8 16 70 Unidad de medida V V V mA mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La compuerta lgica AND produce la multiplicacin lgica, la cual tiene la siguiente tabla de verdad y la siguiente lgebra de Boole:

A 0 0 1 1

Tabla de Verdad Entradas Salida B Y 0 0 1 0 0 0 1 1

Tambin se puede mencionar que este circuito integrado tiene una cpsula DIP de 14 pines, las cuales se pueden apreciar en la siguiente imagen:

Figura 1 Esquema compuerta 7408

Circuito Integrado 7432 Este circuito TTL 7432 est encapsulado en un DIP de 14 pines que contiene cuatro compuertas OR de 2 entradas cada compuerta. Sus caractersticas son las siguientes: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -800 16 70 Unidad de medida V V V A mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La tabla de verdad de la compuerta OR junto con la algebra de Boole es la siguiente:

A 0 0 1 1

Tabla de Verdad Entradas Salida B Y 0 0 1 1 0 1 1 1

La siguiente figura muestra un esquema del TTL 7432.

Figura 2 Esquema compuerta 7432

Circuito Integrado 7404 El TTL 7404 es un circuito lgico que contiene la compuerta lgica NOT, que contiene 6 compuertas con una entrada y una salida por compuerta, que est hecha por una cpsula DIP de 14 pines. Las caractersticas son: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -0.4 16 70 Unidad de medida V V V mA mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La tabla de verdad y su algebra de Boole es la siguiente: Tabla de Verdad Entrada Salida A S 0 1 1 0 La siguiente imagen muestra el esquema del circuito integrado:

Figura 3 Esquema compuerta 7404

Circuito Integrado 7486 El TTL 7486 contiene la compuerta lgica XOR, que contiene 4 compuertas con dos entradas cada una y una salida por compuerta, de una cpsula DIP 14 pines. Sus caractersticas son: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -800 16 70 Unidad de medida V V V A mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La tabla de verdad y la algebra de Boole es la siguiente:

A 0 0 1 1

Tabla de Verdad Entradas Salida B Y 0 0 1 1 0 1 1 0

La siguiente imagen es el esquema del TTL 7486:

Figura 4 Esquema compuerta 7486

Circuito Integrado 7400 El TTL 7400 contiene la compuerta lgica NAND con 4 compuertas de dos entradas cada una y una cpsula de DIP 14 pines. Las caractersticas son las siguientes: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -0.4 16 70 Unidad de medida V V V mA mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La tabla de verdad y su algebra de Boole son: Tabla de Verdad Entradas Salida B Y 0 1 1 1 0 1 1 0

A 0 0 1 1

El esquema del circuito integrado es el siguiente:

Figura 5 Esquema compuerta 7400

Circuito Integrado 7406 El TTL 7406 contiene la compuerta lgica NOT con 6 compuertas de una entrada por compuerta, hecho de una cpsula DIP 14 pines. Sus caractersticas son: MIN 4.75 2 NOM 5 MAX 5.25 0.8 250 48 70 Unidad de medida V V V A mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre

La tabla de verdad y el lgebra de Boole son las siguientes: Tabla de Verdad A S 0 1 1 0 Y el esquema de conexin del circuito integrado es:

Figura 6 Esquema compuerta 7406

Circuito Integrado 74125 Este circuito tiene 4 compuertas independientes, cuya funcin de cada uno es la amortiguacin no inversor. Las salidas tienen las caractersticas de 3 state. Cuando se activa, los resultados muestran las caractersticas de baja impedancia de salida LS estndar. Cuando est desactivado, los transistores de salida estn apagados y presentan un estado de alta impedancia. Sus caractersticas son: MIN 4.75 2 NOM 5 MAX 5.25 0.8 -2.6 24 70 Unidad de medida V V V mA mA C

Tensin de alimentacin Tensin de entrada nivel alto Tensin de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. de funcionamiento al aire libre Su tabla de verdad es:

A 0 0 1

Tabla de Verdad Entradas Salida B Y 0 1 1 1 X (Z)

X: representa cualquier valor, es decir, es irrelevante si es un 0 un 1. 9

(Z): representa la alta impedancia. La siguiente figura muestra el esquema del circuito integrado:

Figura 7 Esquema compuerta 74125

10

Procedimiento Experiencia 1
1. Verificacin de las funciones elementales: Conectar las entradas de una puerta AND a dos interruptores. Conectar su salida a un led. Alimentar el mdulo con la tensin de +5 Vcc. Realizar las cuatro combinaciones posibles con los interruptores y observar el estado del led. Comparar los resultados obtenidos con la tabla de verdad. Repetir las operaciones con las puertas siguientes: NOT, OR, NANDA, NOR, OR EXCLUSIVO, NOR EXCLUSIVO. Nota: La funcin NOR EXCLUSIVO no est presente en el mdulo por lo que se tendr que construir mediante una puerta OR EXCLUSIVO seguida por un NOT. 2. Comparacin entre funciones. Conectar las entradas de una puerta AND a dos interruptores; conectar la salida a un led. Conectar las entradas de una puerta NAND a los mismos interruptores; conectar la salida a otro led. Suministrar la alimentacin. Realizar las cuatro combinaciones posibles con los interruptores y observar el estado de los leds. Desconectar la salida del NOT al led que se desconect antes. Conectar la salida del NOT al led que desconect antes. Realizar de nuevo las cuatro combinaciones con los interruptores y observar de nuevo el estado de los leds. Repetir todas las operaciones tambin para las puertas OR y NOR.

11

Desarrollo Experiencia
1.-Verificacion de las funciones elementales Para poder verificar la compuertas, se debe realizar la tabla de verdad, la cual simboliza los resultados obtenidos al conectar las entradas de una compuerta a un led, donde 1 representa a un led encendido y 0 representa a un led apagado, adems A y B representa los interruptores e Y la respuesta de las diferentes combinaciones que se pueden realizar con A y B que son cuatro combinaciones, las cuales se observan en el led como se ha mencionado anteriormente. Verificacin de la Compuerta AND. Smbolo

Tabla de Verdad AND A 0 0 1 1 B 0 1 0 1 Y 0 0 0 1

Se puede notar que los resultados obtenidos en la tabla de verdad prctica coinciden con la tabla de verdad vista en teora, por lo tanto cumple que ser siempre 0 a menos que todas sus entradas sean 1. Verificacin de la Compuerta OR Smbolo

12

Tabla de Verdad OR A 0 0 1 1 B 0 1 0 1 Y 0 1 1 1

Se puede notar que los resultados obtenidos en la tabla de verdad prctica coinciden con la tabla de verdad vista en teora, por lo tanto cumple que ser siempre 1 a menos que todas sus entradas sean 0. Compuerta NAND Smbolo

Tabla de Verdad NAND A 0 0 1 1 B 0 1 0 1 Y 1 1 1 0

Se puede apreciar que los obtenidos en la tabla de verdad prctica coinciden con la tabla de verdad vista en teora, por lo tanto cumple que ser siempre 1 a menos que todas sus entradas sean 1.

Compuerta NOR Smbolo

13

Tabla de Verdad NOR A 0 0 1 1 B 0 1 0 1 Y 1 0 0 0

Se puede notar que los resultados obtenidos en la tabla de verdad que se obtuvo en laboratorio es igual a la tabla de verdad que se obtuvo en la teora, es decir, cumple que ser siempre 0 a menos que todas sus entradas sean 0. Compuerta NOT Smbolo

Tabla de Verdad NOT A Y 0 1 1 0 Se aprecia claramente que los resultados prcticos y tericos de la tabla de verdad son iguales, es decir, cumple que la salida siempre ser la entrada negada. Compuerta XOR Smbolo

14

Tabla de Verdad XOR A 0 0 1 1 B 0 1 0 1 Y 0 1 1 0

Claramente se nota que la tabla de verdad obtenida en el laboratorio es igual a la terica, por lo tanto cumple que ser siempre 1 cuando sus dos entradas sean distintas. Compuerta XNOR Como esta compuerta no est disponible en el laboratorio, se realiz con una compuerta XOR seguida por un NOT, la cual estaba conectada a las salida. Smbolo

Tabla de Verdad XNOR A 0 0 1 1 B 0 1 0 1 Y 1 0 0 1

Se puede notar que los resultados obtenidos en la tabla de verdad prctica coinciden con la tabla de verdad vista en teora, por lo tanto cumple que ser siempre 0 cuando sus entradas sean distintas.

15

2.-Comparacin entre funciones Conexin del AND y del NAND a la vez en las mismas entradas, pero las salidas en distintos leds. A 0 0 1 1 B Y (AND) Y (NAND) 0 0 1 1 0 1 0 0 1 1 1 0

Se puede apreciar que sus salidas son opuestas para estas compuertas. Conexin del AND y el NAND seguido de un NOT en las mismas entradas, pero sus salidas en disitntos LEDS. A 0 0 1 1 B Y (AND) Y (NAND con NOT) 0 0 0 1 0 0 0 0 0 1 1 1

Al conectar el NAND seguido de un NOT, las salidas de las compuertas son iguales. Conexin de un OR con un NOR en las mismas entradas con sus salidas conectadas a un LED. Conectar el OR y el NOR A B Y (AND) Y (NAND) 0 0 0 1 0 1 1 0 1 0 1 0 1 1 1 0

Se puede observar claramente que las salidas entregan un valor opuesto con respecto a la otra salida. Conexin de un OR con un NOR seguido de un NOT a las mismas entradas, y cada salida conectada a un led.

16

A 0 0 1 1

B Y (AND) Y (NAND) 0 0 0 1 1 1 0 1 1 1 1 1

Se puede ver claramente que las salidas son iguales para ambas conexiones.

17

Conclusiones
Al finalizar esta experiencia de laboratorio, se puede comprobar que en todas las compuertas lgicas la teora coincide perfectamente con la prctica hecha en el laboratorio. Tambin se pudo aprender que existen circuitos lgicos que contienen ms de una compuerta lgica en su interior que favorece las conexiones y en todos los mbitos. Adems, se pudo comprobar que la compuerta NAND slo es un inversor de la compuerta AND, ya que entrega los valores opuestos en la tabla de verdad, pero al conectarlo a un NOT, entrega los mismos valores. Lo mismo ocurre con las compuertas OR y NOR. Y finalmente, se cumpli uno de los principales objetivos que era la familiarizacin del uso de compuertas lgicas en la prctica.

18

You might also like