Professional Documents
Culture Documents
Latches Es un tipo de dispositivo lgico de almacenamiento temporal de dos estados (biestable o multivibrador), que se suele agrupar en una categora diferente a la de los flips-flops. La diferencia principal entre ambos tipos de dispositivos est en el mtodo empleado para cambiar de estado.
El latch S-R
Un latch es un tipo de multivibrador biestable. Un latch S-R (Set-Reset) con entrada activa a nivel alto se compone de dos puertas NOR acopladas tal como se muestra en la figura 1; un latch S-R con entrada activa a nivel bajo est formado por dos puertas NAND conectadas tal como se muestra en la figura 2. Observe que la salida de cada compuerta se conecta a la entrada de la puerta opuesta. Esto origina la realimentacin (feedback) regenerativa caracterstica de todos los multivibradores.
R Q S Q
S
Figura 1 NOR Latch Entradas Activas en Alto
R
Figura 2
S 1 0 1 0
R 1 1 0 0
Q NC 1 0 1
Q NC 0 1 1
Comentarios No cambio Latch en estado SET Latch en estado RESET Condicin no vlida
Se centra en cuatro Latch internos Los Latch de S - R son de uso frecuente para los circuitos Antirrebote de los contactos de un interruptor
VCC
(4)
1Q
(7)
2Q
(9)
3Q
S S R R
Q
Posicin 1a2 Posicin 2a1
(15) (14)
(13)
4Q
74LS279A
Latches Latch con entrada de habilitacin: El Latch tiene una entrada adicional la cual va a permitir el cambio en las salidas
S
Determinar la forma de onda de la salida Q, si se aplican las seales de EN entrada mostradas en la figura, el estado inicial de Q es bajo.
R
S R EN Q
Latch Tipo D El LATCH Tipo D se diferencia del LATCH S - R en que solo tiene una entrada, adems de la de habilitacin (EN), esta entrada recibe el nombre de entrada de datos D.
D EN
D EN
Latches
D
Determine la salida Q para el Latch tipo D , con las siguientes entradas.
EN
Q
D
EN Q
Note que EN no es activo durante estas veces as que el resultado del Latch no cambia .
1. El resultado de un Latch tipo D no cambiar si: a. Si las salidas son niveles bajos. b. Si EN no est activo c. Si D es un nivel bajo d. Todas las anteriores 2. Hacer el dibujo de un circuito con los integrados 74LS00 y 74LS02, en los cuales se puedan comprobar las tablas de verdad de cada uno de estos Latch S-R (Con entradas activas en nivel bajo y en nivel alto) 3. Haga el dibujo de un ejemplo de una aplicacin prctica que se le puede dar a un Latch (S-R) Tipo D
4. Suponga que el resultado inicial en Q es alto, para las entradas mostradas, el resultado se ir de alto a bajo sobre qu impulso de reloj? a. b. c. d. 1 2 3 4
EN S R
1 5.
a. b. c. d.
Antes del pulso de habilitacin Durante el pulso de habilitacin Inmediatamente despus del pulso de habilitacin Respuestas b y c